Está en la página 1de 1

Noticias del Sector

Las características más relevantes


de este módulo son:
• Conexión a base de batos
Los componentes se extraen,
como siempre, de bibliotecas con los
www.captura-el.com distintos tipos de modelos: símbolo,
modelo pspice, modelo ibis, modelo

¿Qué es 3D, huella {footprint.}...


Estas bibliotecas se puede co-

Altium nectar a una base de datos [co-


nectores ms-jet (como ms-access o •Signal integrity (reflexiones y Para facilitar el desarrollo del resto

Designer? ms-excel) o bien OCBD], de modo


que no hay que preocuparse de
diafonía)basado en esquema
La simulación de integridad de seña-
de hardware de la FPGA mientras no
está disponible se incluye una bibliote-
mantener los atributos y nos ase- les es más adecuada cuando tenemos la ca de instrumentos basados en FPGA:
Altium Designer es un conjunto de guramos que siempre se comprará placa terminada. Pero también es con- Contadores de frecuencia,analizadores
programas para el diseño electrónico el código correcto sin tener que veniente comprobar, aún sin tener la lógicos,terminales virtuales monitor in-
en todas sus fases y para todas la dis- pasar el BOM por terceros progra- placa, cuales serán las señales que peor teractivo de estado de pines; que nos
ciplinas, ya sean esquemas, simulación mas que escojan el código {part se comportan (con una longitud ficticia o hacen la depuración más fácil.
, diseño de circuitos impresos , imple- number} en la base de datos de media). Esto nos permitirá editar la reglas Para una depuración hardware en
mentación de FPGA, o desarrollo de compras. de longitud para las señales y que se pue- tiempo real, se ofrece NB2DSK1: Siste-
código para microprocesadores. • Visores de PCB y Gerbers da elegir la colocación de componentes ma de desarrollo hardware (JTAG) con
No se trata de un conjunto de pa- Los circuitos impresos dibujados más adecuada. soporte para los diferentes fabricantes y
quetes sueltos vendidos como una suite en la oficina técnica pueden ser vi- Nuestro proyecto está protegido y dispositivos a través de la tarjeta perso-
y conectados mediante archivos exter- sualizados en éste módulo por el conectado al control de versiones. nalizadora correspondiente.
nos (netlist), sino de un programa único ingeniero del diseño. El entorno provee completo lenguaje
(dxp.exe) que crea un (entorno){front- • Simulador mixto SPICE de scripting (Delphi, JavaScript,que per- Altium Designer
end} y comunica al usuario con los El módulo Device Intelligence in- mite modificaciones). Unified System
distintos servidores (por ejemplo, editor cluye un simulador Spice compatible El editor de esquemas una pieza Incluye el módulo Device Intelligence
de texto, editor de esquemas, editor con modelos Pspice, fácilmente ob- clave. Es un editor moderno, comple- + Diseño de PCBs
de PCB...) tenibles de los fabricantes. tamente jerárquico y multicanal. Con Un sistema completo de edición de
reutilización de diseños mediante “Devi- circuitos impresos basado en reglas. Con
ce Sheet symbols” potentes visores y mensajes. Estos son
Device Intelligence incluye el módu- necesarios para la última tecnología de
lo: Embedded que nos permite crear más placas multicapa con vias/microvias en-
rápidamente nuestra FPGA, incluyendo terradas y ciegas.
una amplia biblioteca de IP cores con El rutado interactivo es totalmente
multitud de funciones presintetizadas personalizable con rutado de arcos, pa-
y microprocesadores: controladores de res diferenciales, ajuste de anchos y vías,
CAN, ethernet, I2C, puerto serie, para- modo empujar pistas, eliminación de la-
lelo, PS/2, VGA, paletas color, controla- zos.El autorouter (Situs) es de tecnología
dores memorias, wrappers en formato topológica, un paso más en la tecnología
Wishbone de interconexión a micros y basada en formas que permite trazar
memorias. situaciones de conectores con pines en
Se comercializa en dos módulos: • Síntesis y simulación FPGA. Co- Todos los micros soportados zig-zag o componentes colocados a
Altium Designer Unified System y Al- nexión JTAG (PIC165,8051,Z80, MIPS3000, Micro- 45grados. Permite rutar toda la placa o
tium Designer Device Intelligence. También se pueden crear proyec- Blaze, ARM7, PowerPC405, Nios II..) distintas zonas o nets.
Aunque siempre se instala todo el pro- tos para implementarse en una FPGA, incluyen el kit completo de desarrollo Incluye el programa de simulación SI
grama, sólo se permite usar aquella mediante esquemas, código VHDL o de software, que puede utilizarse para con visualización de formas de onda de
parte cuya licencia se ha adquirido. Verilog. Se pueden sintetizar y simular incluir el objeto absoluto en nuestro reflexiones y diafonía, con asistente de
Veamos una descripción de las distin- en modo lógico/funcional. Si el proyecto proyecto FPGA o bien en nuestro micro terminadores de línea.
tos módulos. pasa la simulación sin errores, se puede externo. Para algunos µPsr también se Cantidad de utilidades de postproce-
decidir una pieza e implementarlo en incluye el OS (propietario o POSIX) sado: gotas, ajuste de longitudes, apan-
Altium Designer ella hasta conseguir el bitmap. Éste pue- El software de micros puede simular- tallado de señales, part & pin swapping
Device Intelligence de volcarse a la placa con la FPGA me- se y depurarse en alto nivel aun dentro Un completo editor de Gerber/
Incluye la parte básica dónde se diante los cables incluídos, siempre que de la FPGA mediante el protocolo NEXUS ODB++/taladrado/fresado con utilida-
crean los distintos proyectos para la placa disponga de conexión JTAG. sobre JTAG. des y panelización. Así como visualizador
los distintos objetivos, ya sea un Tmbién puede depurarse el proyecto Mediante el módulo C-to-hardware 3D que permite un visión real de la
esquema para un circuito impreso, con la misma técnica. Se disponen pla- compiler podemos mover funciones del tarjeta en tres dimensiones. Soporte
un programa para un micropro- cas de evaluación con distintas FPGA's software que ejecuta el µP al hardware MCAD-ECAD para modelos STEP y testeo
cesador o un esquema para ser y periféricos para distintos chips y fabri- de la FPGA o viceversa, para acelerar la de clearance en tiempo real.
simulado.... cantes, para facilitar el trabajo. función. Ref. Nº 0806540

26 REE • Junio 2008

También podría gustarte