Está en la página 1de 40

Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

1. OBJETIVOS:

➢ Comprobar el funcionamiento de un amplificador a colector común de un


Darlington.
➢ Explicar el funcionamiento del amplificador con transistor Darlington.
➢ Realizar las comprobaciones del funcionamiento con la simulación del
amplificador a conexión Darlington
➢ La práctica va a ser realizada el instrumento ELVIS lo que optimiza el
tiempo de desempeño.

1. MARCO TEÓRICO:

1.1 Conexión Darlington

El transistor Darlington es un tipo especial de transistor que tiene una alta


ganancia de corriente. Está compuesto internamente por dos transistores
bipolares que se conectan es cascada.

El transistor T1 entrega la corriente que sale por su emisor a la base del


transistor T2.

La ecuación de ganancia de un transistor típico es: IE= β x IB (Corriente de


colector es igual a beta por la corriente de base).

Entonces analizando el gráfico:

- Ecuación del primer transistor es: IE1 = β1 x IB1 (1)

- Ecuación del segundo transistor es: IE2 = β2 x IB2 (2)

Observando el gráfico, la corriente de emisor del transistor (T1) es la misma


que la corriente de base del transistor T2. Entonces IE1 = IB2 (3)

Entonces utilizando la ecuación (2) y la ecuación (3) se obtiene: IE2 = β2 x IB2


= β2 x IE1

Electrónica Analógica II Página 1


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Reemplazando en la ecuación anterior el valor de IE1 (ver ecuación (1) ) se


obtiene la ecuación final de ganancia del transistor Darlington. IE2 = β2 x β1 x
IB1

Como se puede deducir, este amplificador tiene una ganancia mucho mayor
que la de un transistor corriente, pues aprovecha la ganancia de los dos
transistores. ( la ganancias se multiplican). Si se tuvieran dos transistores con
ganancia 100 (β = 100) conectados como un transistor Darlington y se utilizara
la fórmula anterior, la ganancia sería, en teoría: β2 x β1 = 100 x 100 = 10000.

Como se ve es una ganancia muy grande. En la realidad la ganancia es menor.

Se utilizan ampliamente en circuitos en donde es necesario controlar cargas


grandes con corrientes muy pequeñas.

La caída de tensión entre la base y el emisor del transistor Darlington es 1.4


voltios que resulta de la suma de las caídas de tensión de base a emisor del
primer transistor B1 a E1 (0.7 voltios) y base a emisor del segundo transistor
B2 y E2 (0.7 voltios).

Modelo de pequeña señal

El análisis de pequeña señal de un par Darlington se puede realizar a partir de


los modelos de pequeña señal de los transistores Q1 y Q2. En la figura se
indica el circuito en parámetros h obtenido al sustituir cada uno de los
transistores por su modelo de pequeña señal; para simplificar el análisis y los
cálculos se han despreciado los efectos de los parámetros hre y el hoe1. Este
modelo completo resulta demasiado complicado incluso con las
aproximaciones realizadas, para usarlo en el análisis de amplificadores. Por
ello, se obtiene un modelo equivalente simplificado en parámetros {H}
obtenido a partir del modelo completo.

hie: Impedancia de entrada equivalente del par Darlington. Se define como:

Electrónica Analógica II Página 2


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

hfe Ganancia en intensidad del par Darlington. Este parámetro se define


como:

hoe Resistencia de salida del par Darlington. Por inspección del circuito:

1.2 Conexión en Cascada

La necesidad de emplear dos o más amplificadores conectados en cascada con el propósito de


que nuestro sistema amplificador pueda reunir las características que con el empleo de un solo
amplificador (con un solo elemento activo) no se podrían obtener: por ejemplo si el problema de
diseño consiste en construir un amplificador que tenga una impedancia de entrada muy alta (por
ejemplo 1 M ohmio) y que a su vez nos proporcione una ganancia de voltaje considerable por
ejemplo 80 entonces podemos percatarnos que ningún amplificador de una sola etapa (de los
vistos anteriormente) resolvería el problema. Sin embargo, para este caso, si conectamos en
cascada un amplificador Source común con un amplificador emisor común, el propósito de diseño
podría cumplirse. Ahora bien, si el problema de diseño consistiera además en que dicho
amplificador tenga una impedancia de salida muy baja (por ejemplo 10 ohmios), se agregaría
entonces una tercera etapa en cascada, la cual sería un amplificador en configuración de colector
común.

Electrónica Analógica II Página 3


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Electrónica Analógica II Página 4


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Electrónica Analógica II Página 5


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Tipos de Acoplamiento

En cuanto al dispositivo que utilicemos para interconectar las etapas, nos permitirá definir el tipo de
acoplamiento a utilizar. Los dispositivos usuales de acoplamiento son: Cable, condensador, y
transformador.

➢ Acoplamiento Directo

Consiste básicamente en interconectar directamente cada etapa mediante un cable. Presenta


buena respuesta a baja frecuencia. Típicamente se utilizan para interconectar etapas de emisor
común con otras de seguidor de emisor.

Electrónica Analógica II Página 6


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

➢ Acoplamiento Capacitivo

Permite desacoplar los efectos de polarización entre las etapas. Permite dar una mayor libertad al
diseño, pues la polarización de una etapa no afectará a la otra.

1. MATERIALES Y HERRAMIENTAS:

Para la consecución de la presente práctica se utilizaron los siguientes materiales e instrumentos:

➢ 5 Transistores MPF102
➢ 2 Resistencias de 10K
➢ 5 Resistencias de 1K
➢ 3 Resistencias de 3.3K
➢ 5 Resistencias de 220
➢ 1 Protoboard de dos hileras
➢ 2 Fuentes de DC
➢ 1 Multímetro Digital

Descripción Costo
5 MPF102 0.75
21 Resistencias 0.25 W 1.00
COSTO TOTAL 1.75 dólares

1. DESARROLLO:

Electrónica Analógica II Página 7


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

1.1 AMPLIFICADOR EN CASCADA

➢ Cálculos

AMPLIFICADOR FET A CONEXIÓN SOURCE COMÚN.

Electrónica Analógica II Página 8


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Datos :
VDS=7.
CALCULOS DE POLARIZACION 5v
VGS=-
Si partimos para los cálculos de 1.5v
la ganancia tenemos: RD=1.2
k
Av=gm (RD||RL ) ID=1mA
IDss=4
gmo=2IDssVp gmo=2*4mA3 mA
gmo=2.66mS Vp=-3v
Fc=100
gm=gmo*IDIDss Hz
gm=2.66mS*2.1mA4mA Av=1
gm=1.92mS

(RD|RL=Avgm (RD|RL=11.92mS (RD|RL=520Ω

VRs=-VGS VRs= 1.5v Rs=VRsID Rs=1.5v2mA Rs=750Ω

Modelo hibrido del amplificador a Gate común:

Calculo de impedancias de ingreso y salida.

Zi=Rs1+gmRs Zi=750Ω1+(1.92mS*750Ω) Zi=307Ω

Zo=RD Zo=1.2kΩ

Determinación del condensador Ci para una frecuencia de corte de


100 Hz.
Ci=12π*fc*(Zi+50)Ci=12π*100hz*( 307+50Ω)Ci=4.6uF
Determinación del condensador Co para una frecuencia de corte de
100 Hz.
Co=12π*fc*(Zo+Rl)Co=12π*100hz*( 1.2kΩ+1.2kΩ)Co=663nF

Electrónica Analógica II Página 9


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Determinación del condensador Cc para una frecuencia de corte de


100 Hz.
Cc=12π*fc*RcCc=12π*100hz*10kΩCc=160nF

Máxima dinámica.

VDSp=Id*Rpc VCEp=2mA*520Ω VCEp=1v


VCEmax=VCE+ VCEp VCEmax=7.5+ 1=8.5v
VCEmin=VCE-VCEp VCEmin=7.5- 1=6.5v
es=2VCEpAv es=2*1v1=2v

ETAPA CON UN AMPLIFICADOR A EMISOR COMÚN DE GANANCIA 100

Configuración a emisor común a divisor de voltaje, solo del circuito de


polarización:

Electrónica Analógica II Página 10


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Condiciones para trabajar al punto medio de la recta de carga:


Teniendo en cuenta que la impedancia de salida del circuito es igual a
la resistencia de carga
tenemos que Vcc 15V
VCE 7.5V
VRc 3kΩ
Ic 2mA
β 100

Por lo tanto realizando los cálculos respectivos tenemos:


VRC=RC*IC VRC=3k*2mA VRC=6v
β=IcIb Ib=Icβ Ib=2mA100 Ib=20μA
VRE=15-7.5-6=1.5
Si calculamos el voltaje en R2
VR2=R2*VCC(R1+R2)
Ahora consideramos el equivalente Thevennin del circuito.
El voltaje en la Rth es VRth=2.5v-2.2v VRth=0.3
Rth=2.5v-2.2v 20μA Rth=15kΩ
Esto consideramos para el cálculo de R1 y R2
Rth=R2*R1(R1+R2)
Procedemos a relacionar términos:
VR2VCC=RthR1 de donde tenemos, R1=Rth*Vcc VR2
R1=Rth*Vcc VR2 R1=15kΩ*15v2.2v R1=103kΩ

Electrónica Analógica II Página 11


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

determinamos R2 R2=VR2*R1 VCC-VR2


R2=VR2*R1 VCC-VR2 R2=2.2v*103kΩ15v-2.2v R2=17.57kΩ

RE=VREIE RE=1.52mA=750Ω

Valores obtenidos
R1 100 kΩ
R2 17 kΩ
RE 750Ω
RC 3 kΩ

Determinación de los parámetros híbridos a configuración Emisor


Común.

Por las formulas proporcionadas por el libro de BOYLESTAD tenemos:


Zo=RC Zo=3kΩ

re=26mVIE re=26mV2mA re=13Ω


Zi=R1 ||R2 ||β re Zi=100kΩ ||17.57kΩ || 100*13Ω Zi= 1.2kΩ

Electrónica Analógica II Página 12


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Determinación de la ganancia de voltaje (Av)


Av=RL ||RC re Av=3kΩ ||3kΩ13Ω Av≅110

Determinación del condensador Ci para una frecuencia de corte de


100 Hz.
Ci=12π*fc*(Zi+Rs) Ci=12π*100hz*( 1.2kΩ+1.2kΩ) Ci=660nF
Determinación del condensador Co para una frecuencia de corte de
100 Hz.
Co=12π*fc*(Zo+Rl) Co=12π*100hz*( 3kΩ+1kΩ) Co=400nF
Determinación del condensador CE para una frecuencia de corte de
100 Hz.
CE=12π*fc*Re Re=RE ||R'sβ+ re R's=Rs ||R1 ||R2
Para efectuar el cálculo correcto tenemos que considerar RS como la
impedancia de salida de la etapa anterior eso quiere decir que RS será igual a
la impedancia de entrada de nuestro circuito en análisis.
R's=Zi
Entonces tenemos que:
Re=RE ||Rsβ+ re Re=750Ω ||1.2kΩ100+13Ω Re=24

CE=12π*100hz*24Ω CE≅66μF

➢ Rectas de Carga en DC

Primera Etapa: Transistor FET

Electrónica Analógica II Página 13


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Segunda Etapa: Transistor BJT

Tercera Etapa: Transistor BJT

Electrónica Analógica II Página 14


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

➢ Rectas en AC

Primera Etapa: Transistor FET

Segunda Etapa: Transistor BJT

Tercera Etapa: Transistor BJT

Electrónica Analógica II Página 15


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

➢ Mediciones en el NI ELVIS

Primera Etapa: Ganancia de 1

Segunda Etapa Ganancia de 80

Electrónica Analógica II Página 16


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Tercera Etapa Ganancia de 1

➢ Tabla de Mediciones

PRIMERA SEGUNDA TERCERA


ETAPA ETAPA ETAPA
Frecuen Gananci Gananci Gananci
cia a Angulo a Angulo a Angulo

Electrónica Analógica II Página 17


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

10,058 0,205 85,675 14,326 -74,238 14,326 -74,238


12,666 0,255 81,242 18,333 -80,172 18,333 -80,172
15,832 0,314 76,035 23,096 -84,412 23,096 -84,412
19,93 0,384 70,646 29,095 -89,017 29,095 -89,017
25,146 0,463 64,715 36,384 -93,492 36,384 -93,492
31,665 0,548 58,224 44,952 -98,044 44,952 -98,044
39,861 0,634 51,413 54,841 -103,279 54,841 -103,279
50,105 0,716 44,286 64,744 -109,598 64,744 -109,598
63,144 0,784 38,002 70,77 -116,393 70,77 -116,393
79,349 0,843 31,621 74,408 -123,44 74,408 -123,44
100,024 0,886 26,325 76,733 -130,355 76,733 -130,355
125,915 0,916 20,968 78,065 -137,213 78,065 -137,213
158,511 0,938 17,287 78,929 -143,312 78,929 -143,312
199,489 0,951 13,622 79,487 -148,963 79,487 -148,963
251,271 0,962 11,027 79,664 -153,566 79,664 -153,566
316,277 0,968 8,851 79,792 -157,943 79,792 -157,943
794,418 0,981 3,766 79,31 -169,654 79,31 -169,654
1000,054 0,981 2,932 79,637 -172,53 79,637 -172,53
1258,962 0,983 2,311 79,737 -173,025 79,737 -173,025
5011,819 0,986 0,731 80,551 177,651 80,551 177,651
6309,524 0,985 0,648 80,354 -178,919 80,354 -178,919
7943,25 0,987 0,69 80,549 -179,969 80,549 -179,969
9999,983 0,987 0,32 80,569 178,77 80,569 178,77
39810,68
7 0,986 0,292 81,908 174,09 81,908 174,09
50118,75
2 0,988 0,107 82,614 172,119 82,614 172,119
63095,80
1 0,984 -0,114 82,555 170,309 82,555 170,309
79432,87
5 0,989 0,13 82,029 168,296 82,029 168,296
100000,0
16 0,989 0,17 82,935 165,532 82,935 165,532

Electrónica Analógica II Página 18


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

➢ Diagramas de Bode Medidos

Primera Etapa
Ganancia y Angulo

Ganancia en Decibels

Electrónica Analógica II Página 19


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Segunda Etapa
Ganancia y Angulo

Ganancia en Decibels

Electrónica Analógica II Página 20


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Tercera Etapa
Ganancia y Angulo

Electrónica Analógica II Página 21


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Ganancia en Decibels

➢ Diagramas de Bode Calculados

Primera Etapa

Ganancia

Electrónica Analógica II Página 22


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Ganancia Decibels

Angulo

Segunda Etapa

Ganancia

Electrónica Analógica II Página 23


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Ganancia Decibelios

Angulo

Electrónica Analógica II Página 24


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Tercera Etapa

Ganancia

Ganancia Decibelios

Angulo

Electrónica Analógica II Página 25


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

➢ Diagramas de Bode Simulados

Primera Etapa
Ganancia

Ganancia Decibels

Electrónica Analógica II Página 26


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Angulo

Segunda Etapa
Ganancia

Ganancia Decibels

Electrónica Analógica II Página 27


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Angulo

Tercera Etapa

Ganancia

Electrónica Analógica II Página 28


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Ganancia Decibels

Angulo

Electrónica Analógica II Página 29


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

1.1 AMPLIFICADOR EN CONEXIÓN DARLINGTON A COLECTOR COMÚN

➢ Polarización en DC
Vcc=12
v
VBE=1.5
v
VRE=9
IC=10m
A
β=1000
0
Fc=100
Consideraciones: Hz

La ganancia de voltaje es uno

Av=1

RE=VREIC RE=6v10mA=600Ω

Ib=Icβ Ib=10mA10000 Ib=1μA

Ib*Rb=Vcc-VBE-VRE

Rb=Vcc-VBE-VREIb Rb=12-1.5-6v1μA Rb=4.5MΩ

Electrónica Analógica II Página 30


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

➢ Polarización en AC

Modelo hibrido con los valores calculados.

Impedancias de entrada y salida

Zi=Rb ||(ri+βRE )

Zo=riβ

De donde podemos asumir lo siguiente

Zi=Rb || βRE )

Zo≈0

➢ Condensadores

Calculo de impedancias de entrada.

Zi=4.5MΩ ||10000*900 Zi=3MΩ

Calculo de los condensadores para una frecuencia de corte de 100Hz

Electrónica Analógica II Página 31


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Ci=12π*fc*(Zi+Rs) Ci=12π*100hz*( 4MΩ +50Ω) Ci=400nF


Co=12π*fc*(Zo+Rl) Co=12π*100hz*( 1kΩ) Co=1.6μF

➢ Máxima Dinámica

VCEP = IC RPC 2VCEP 2


eS max = =
AVTOT 1
VCEP = ( 10 mA) ( 473)
eS max = 2 V
VCEP = 1.0V

➢ Recta de Carga en DC

Electrónica Analógica II Página 32


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

➢ Recta de Carga en AC

➢ Mediciones de Forma de Onda en el NI ELVIS

Electrónica Analógica II Página 33


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

➢ Tabla de Mediciones proporcionada por el NI ELVIS

Frecuen Gananci
cia a Angulo
10,058 0,064 86,252
12,666 0,081 85,051
100,024 0,523 56,749
125,915 0,608 50,556
158,511 0,689 43,964
199,489 0,761 37,666
794,418 0,954 11,534
1000,054 0,962 9,144
2511,963 0,976 3,847
3162,213 0,977 3,066
19952,65
5 0,98 0,707
25118,88
7 0,979 0,472
31622,68
5 0,98 0,374
39810,68
7 0,978 0,339
50118,75
2 0,981 0,344
63095,80
1 0,982 0,231

Electrónica Analógica II Página 34


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

79432,87
5 0,98 0,408
100000,0
16 0,98 0,358

➢ Diagramas de Bode Medidos

Ganancia y Ángulo

Ganancia en Decibelios

Electrónica Analógica II Página 35


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

➢ Diagramas de Bode Calculados

Ganancia

Ganancia en Decibelios

Electrónica Analógica II Página 36


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Angulo

➢ Diagramas de Bode Simulados

Ganancia

Electrónica Analógica II Página 37


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

Ganancia Decibels

Angulo

Electrónica Analógica II Página 38


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

1. CONCLUSIONES:

5.1 Conclusiones

➢ En este tipo de circuito se debe tomar en cuenta que la impedancia de


salida del primer amplificador debe ser la impedancia de entrada del
segundo amplificador, para así tener la máxima transferencia de
energía.

➢ Para realización de la practica se hizo la utilización de un amplificador a


Source Comun acoplado mediante condensador a Emisor generando en
el uno amplificación en voltaje pero una amplificación de corriente baja
mientras que el amplificador 2 hay la ganancia de corriente y voltaje.

➢ Las señales de ingreso como la de salida se puede decir que no están


desfasadas, en este amplificador.

5.2 Conclusions

➢ In this type of circuit should take into account that the output impedance
of the first amplifier must be the input impedance of the second
amplifier, so as to have maximum energy transfer.
➢ To carry out the practice was made using a Common Source amplifier
with emitter coupled through capacitor generating each amplification
amplification voltage but low current while the amplifier 2 should gain
current and voltage.
➢ The input signals as output can say they are not outdated in this
amplifier.

1. BIBLIOGRAFÍA:

[1] BOYLESTAD Robert. Electrónica Teoría de Circuitos. Décima Edición. Prentice Hall. México
2004. Capítulos 5 - 13.

Electrónica Analógica II Página 39


Universidad Politécnica Salesiana INGENIERÍA ELECTRÓNICA

[2] http://www.electronicafacil.net/tutoriales/TRANSISTOR-FET.php
[3] http://www.acienciasgalilei.com/fis/pdf-fis/corrientecontinua.pdf

Electrónica Analógica II Página 40

También podría gustarte