Está en la página 1de 8

Universidad de Pamplona

Pamplona - Norte de Santander - Colombia


Tels: (7) 5685303 - 5685304 - 5685305 - Fax: 5682750 - www.unipamplona.edu.co

REGISTRO DE DESPLAZAMIENTO DE FLIP FLOPS TIPO D DE 4 BITS

Álvaro Ordóñez Saldarriaga Cód.: 1.098.764.764


Ingeniero Eléctrico (en curso).
Ingeniería Eléctrica- Facultad de ingenierías y arquitectura.
Universidad De Pamplona.
alvarord17@gmail.com

RESUMEN.
Se elaboró un circuito que mostraba el registro de desplazamiento que contó
con retroalimentación durante sesenta segundos (60s) y con
desplazamientos de 1.3 segundos. Para la elaboración del montaje se trabajó
con dos circuitos integrados 74ls74 los cuales cada uno cuenta con dos flip
flop tipo D internamente los cuales guardaron la secuencia inicial de registro.
También se trabajó con dos circuitos integrados 555 a los cuales se les realizó
una configuración a cada uno de ellos para que inicializara y finalizara, el
desplazamiento de la secuencia registros iniciales , estas configuraciones son
llamadas monoestable y astable. La monoestable es la configuración para
hacer un tipo de temporizador con retardo el cual cuenta con un solo ciclo,
inicia por bajo y se detiene cuando el tiempo que tenía configurado ha pasado.
Otra configuración para el circuito integrado 555 es el astable el cual genera
el pulso de forma periódica donde en un tiempo la señal es alta y por otro
tiempo la señal es baja, tiempos que se determinaron por medio de ecuaciones
establecidas para la configuración. Para que el registro hiciera un
desplazamiento cada determinado tiempo y por un determinado tiempo se
conectaron las configuraciones del 555 a una compuerta AND, cuando las dos
salidas de las configuraciones eran uno se realizaba un desplazamiento que
se visualizaba de izquierda derecha manteniéndose la secuencia estable por
el tiempo en que la salida de la configuración astable era cero.

Palabras claves: Monoestable, astable, registro, secuencia, señal.

INTRODUCCIÓN.
Los circuitos lógicos utilizan datos binarios para que puedan funcionar
correctamente, estos circuitos tienen infinidad de aplicaciones en el campo de
la ingeniería, uno de estos circuitos lógicos son los Flip flops estos circuitos
tienen la capacidad de tener memoria, el circuito del flip flop cuenta con una
serie de compuertas lógicas las cuales se encuentran de forma combinada o
unidas de cierta manera. Los flip flops tipo D cuentan con una entrada para
hacer el cambio de las salidas lo que lleva a una aplicación muy utilizada del
flip flop tipo D lo cual es el traslado de datos de forma secuencial mediante
una señal de reloj.

Formando líderes para la construcción de un 1


nuevo país en paz
Universidad de Pamplona
Pamplona - Norte de Santander - Colombia
Tels: (7) 5685303 - 5685304 - 5685305 - Fax: 5682750 - www.unipamplona.edu.co

En la elaboración del laboratorio se exponen el funcionamiento del flip flop


sincronizado por reloj, el cual consiste en el traslado de los datos establecidos
al flip flop, este montaje contará con la elaboración de las configuraciones
astable y monoestable las cuales nos permitirán hacer el desplazamiento por
un tiempo determinado. La configuración astable nos servirá para generar los
pulsos los cuales nos hacen el traslado de datos cada vez que la señal pase
de bajo a alto, por otro lado la configuración monoestable nos mantendrá este
traslado de datos por un tiempo que establecido.

PROBLEMA

Diseñar un circuito secuencial que inicialice un registro de desplazamiento de


Flip-Flop tipo D de cuatro bits a partir de la secuencia asignada. Una vez
inicializados los bits en el registro de desplazamiento (entradas asíncronas),
estos bits deben desplazarse hacia la derecha (entradas síncronas)
sincronizados a partir de una señal de reloj (555 configurado como
monoestable y debe activarse mediante 60 o 30 seg) dicho desplazamiento
después de que se inicializa la secuencia a partir de las entradas asíncronas.

METODOLOGÍA Y DISCUSIÓN DE RESULTADOS

Figura N° 1.Estructura del circuito integrado 555

Fuente: Texas instrumentos

Configuración monoestable.

La configuración monoestable nos muestra a su salida una señal en alto


durante un determinado tiempo que será determinado por medio de un valor
de resistencia y un condensador, para que la señal pase a alto se debe
disparar la señal haciendo un cambio bruco de señal en la entrada dos, esta
gráfica se ve reflejada en la figura N° 3.

Formando líderes para la construcción de un 2


nuevo país en paz
Universidad de Pamplona
Pamplona - Norte de Santander - Colombia
Tels: (7) 5685303 - 5685304 - 5685305 - Fax: 5682750 - www.unipamplona.edu.co

Figura N°2 Configuración monoestable del circuito integrado 555

Fuente: Propia, Proteus 8 professional –Schematic capture.

Figura N° 3 Forma de onda de la salida de la configuración monoestable.

Fuente: Electrónica Unicrom.com

Cálculo para determinar R5.

Para determinar R5 se tiene que la ecuación para la configuración


monoestable del circuito integrado lm555 está dada de la siguiente forma:

Ecuación 1. Tiempo del pulso.

T = 1.1 ∗ R ∗ C (1)

Donde:

T = Tiempo(s) R = Resistencia[Ω] C = condensador[F]

El tiempo asignado de duración del ancho de pulso c es de 60 segundos y el


condensador que se escogió fue de 100 µf, por lo tanto variable a calcular es
la resistencia la cual se despeja de la ecuación (1) quedando la ecuación de
la siguiente forma.

Formando líderes para la construcción de un 3


nuevo país en paz
Universidad de Pamplona
Pamplona - Norte de Santander - Colombia
Tels: (7) 5685303 - 5685304 - 5685305 - Fax: 5682750 - www.unipamplona.edu.co

Ecuación 2. Resistencia.
T
R = 1.1∗C (2)

60s
R=
1.1 ∗ 100µf

R = 545.45kΩ

Nota: como el valor de la resistencia no es un valor comercial, se aproximó al


más cercano que fuera comercial la cual tenía un valor de 560kΩ por lo que el
tiempo del ancho de pulso cambió y se procede a calcularlo por medio de la
ecuación (1) .

T = 1.1 ∗ 560kΩ ∗ 100µf

T = 61.6s

Configuración astable.

La configuración astable del circuito integrado 555 funciona como un circuito


oscilador que durante un tiempo tiene una señal en alto y en otro tiempo una
señal en bajo oscilando de manera periódica. El tiempo en el que estará en
señal en alto y el tiempo que estará en señal en bajo dependerá de los
componentes que tenga el circuito.

Figura N° 4.Configuración astable del circuito integrado 555.

Fuente: Propia, Proteus 8 professional –Schematic capture.

Formando líderes para la construcción de un 4


nuevo país en paz
Universidad de Pamplona
Pamplona - Norte de Santander - Colombia
Tels: (7) 5685303 - 5685304 - 5685305 - Fax: 5682750 - www.unipamplona.edu.co

Figura N°5 Forma de onda de la salida de la configuración monoestable.

Fuente: Electrónica Unicrom.com

Cálculo para determinar T1 y T2

Para determinarlos tiempos en alto y tiempos en bajo Ta y Tb las ecuaciones


para la configuración astable del circuito integrado lm555 están dadas de la
siguiente forma:

Ecuación 3. Tiempo de señal en alto.

T1 = 0.693 ∗ (R1 + R2) ∗ C1 (3)

Donde:

Ta = Tiempo(s) R1 y R2 = Resistencia[Ω] C = condensador[F]

R1 = 2.2kΩ

R2 = 15kΩ

C1 = 100µf

T1 = 0.693 ∗ (2.2kΩ + 15kΩ) ∗ 100µf

T1 = 1.19196s

Ecuación 4. Tiempo de señal en bajo.

T2 = 0.693 ∗ R2 ∗ C1(4)

T2 = 0.693 ∗ 15kΩ ∗ 100µf

T2 = 1.0395 s

Formando líderes para la construcción de un 5


nuevo país en paz
Universidad de Pamplona
Pamplona - Norte de Santander - Colombia
Tels: (7) 5685303 - 5685304 - 5685305 - Fax: 5682750 - www.unipamplona.edu.co

Luego de determinar el tiempo en alto y el tiempo en bajos e procede a


calcular el período y la frecuencia que tiene el ciclo.

Ecuación 5. Período.

T = T1 + T2 (5)

T = 1.19196s + 1.0395s

T = 2.2314s

El período que tendrá la onda para estos valores de resistencias y


condensador será de 2.2314 s

Ecuación 6. Frecuencia.
1
f = T (6)

1
f=
2.2314s
f = 0.448Hz

Las salidas de las dos configuraciones monoestable y astable van a la entrada


de una compuerta AND de un circuito integrado 74LS08 y la salida de esta
compuerta va a las señales de reloj de los flip flop Tipo D que compone el
circuito integrado 74LS74.

Figura N° 6. Circuito integrado 74LS74.

Fuente:http://www.h-avr.mx/product-page/sn74ls74ap-compuerta-flip-flop-
74ls74

Formando líderes para la construcción de un 6


nuevo país en paz
Universidad de Pamplona
Pamplona - Norte de Santander - Colombia
Tels: (7) 5685303 - 5685304 - 5685305 - Fax: 5682750 - www.unipamplona.edu.co

Tabla N° 1. Tabla de verdad del flip flop tipo D.

ENTRADAS SALIDAS
COMENTARIOS
D CLK Q ̅
Q
1 ↑ 1 0 SET(almacena un 1)
RESET(almacena un
0 ↑ 0 1 0)

Secuencia inicial al activar entradas asíncronas.

1 1 1 0

Al activarse las entradas asíncronas esta secuencia se empezará a desplazar


de la siguiente forma.

1 0 1 1 1
2 1 0 1 1
3 1 1 01
4 1 1 1 0

Esto se repetirá en bucle ya que el sistema se encuentra retroalimentado,


cada vez que la señal del circuito astable se encuentra baja los datos se
mantendrá estable la secuencia, cuando la señal pasa a alto la secuencia pasa
a al siguiente registro, el bucle dura el tiempo que se halló en T en la
configuración monoestable cuando esta señal del tiempo es baja entonces el
bucle se detiene.

Figura N° 7. Simulación del circuito de registro de desplazamiento.

Fuente: Propia, Proteus 8 professional –Schematic capture.

Formando líderes para la construcción de un 7


nuevo país en paz
Universidad de Pamplona
Pamplona - Norte de Santander - Colombia
Tels: (7) 5685303 - 5685304 - 5685305 - Fax: 5682750 - www.unipamplona.edu.co

CONCLUSIONES

 Al realizar el montaje de la configuración monoestable, el tiempo del


ancho de pulso fue mayor al calculado, esto se debe a varios factores
que hacen que el desfase sea un poco grande, estos factores pueden
ser la tolerancia de la resistencia las cuales pueden presentar error del
5 % y 10 % otro de los factores que influyen en este error es el circuito
integrado 555.
 Al momento de realizar la práctica se emplearon todos los
conocimientos sobre flip flops y todo lo que conlleva a los registros de
datos median una secuencia por señal de reloj la que tenía como
entrada la salida de las dos configuraciones astable y monoestable.
 Para iniciar la secuencia del registro de datos es necesario que exista
un pulsador tanto los flip flops tipo D para que muestre el inicio de la
secuencia y pulsadores en las configuración astable y monoestable
para que realiza el disparo de la señal e inicie la secuencia.

BIBLIOGRAFÍA

[1]. DATASHIP, Texas Instruments. SNAS548D-febrero 2000-enero


MODIFICADO el año 2015.
[2].https://unicrom.com/multivibrador-monostable-con-temporizador-555/
[3]https://unicrom.com/multivibrador-astable-con-temporizador-555/
[4]. Diapositivas del docente, Daniel Ramirez Corzo.

Formando líderes para la construcción de un 8


nuevo país en paz

También podría gustarte