Está en la página 1de 3

Práctica 5

Utilizando el módulo Spartan3, configurar el hardware para emular un diseño de


acuerdo a los circuitos ilustrados:

a) Circuito con 3 entradas una salida.

Fig. 1 Implementación A

b) Circuito de 6 entradas 3 salidas (concurrente).

Fig. 2 Implementación B

c) Comparador de 2 números (A, B) de dos bits cada uno. La salida es una


combinación de 2 bits (De acuerdo a la elección del usuario)

NOTA: Debe crear el archivo UCF para realizar la implementación en la FPGA.


ANEXO
a) Al terminar la codificación debe crear un nuevo archivo: Implementation Constraints File (Ver
Figura Anexo 1.)

Figura Anexo 1

b) Editar el archivo UCF, utilice como referencia la Figura Anexo 2.

Figura Anexo 2

c) Al finalizar la compilación de su diseño, genere el archivo de programación para la FPGA (Ver


Figura Anexo 3).

a) b) c)
Figura Anexo 3
d) Se generará un archivo con extensión BIT, el cual será el archivo de programación de la FPGA.
La ubicación del archivo es definida por el usuario.

Figura Anexo 4

e) Utilice la herramienta de programación de acuerdo a la versión instalada, por ejemplo Digilent


Adept o plAhead. (Ver Figura Anexo 5)

Figura Anexo 5

También podría gustarte