Está en la página 1de 5

Compuerta lógica Yes

El valor binario de la salida es el mismo de la entrada. Este circuito se utiliza


simplemente para amplificación de la señal. Sin embargo, la corriente producida a
la salida es muy superior a la corriente suministrada a la entrada de la misma.
Compuerta lógica NOT
La salida de una compuerta NOT tiene el valor inverso al de su entrada. Esto
significa que:

 Si a la entrada tenemos un “1” lógico, a la salida hará un “0” lógico.

 Si a la entrada tenemos un “0” lógico a la salida habrá un “1” lógico.

Simulación en Proteus. Compuerta lógica NOT usando transistores Compuerta lógica NOT usando
transistores
Compuerta lógica AND
La compuerta lógica AND tiene dos entradas A y B, aunque puede tener muchas
más, y sólo tiene una salida X. Esta situación se representa en álgebra booleana
como:

X = A*B o X = AB.

Simulación en Proteus. Compuerta lógica AND usando transistores. Compuerta lógica AND utilizando
transistores
Compuerta lógica NAND

La puerta NAND, una puerta lógica que produce una salida falsa solamente si todas
sus entradas son verdaderas; por tanto, su salida es complemento a la de la puerta
AND. Cuando todas sus entradas están en un nivel alto, su salida está en un nivel
bajo, mientras que cuando una sola de sus entradas o ambas están en novel bajo,
su salida va a estar en un nivel alto.

Se representa en álgebra booleana como: X = A’*B’

Simulación en Proteus. Compuerta lógica NAND usando transistores


Compuerta lógica OR
En una compuerta OR, la salida producirá un “1” o valor alto, cuando en cualquiera
de sus entradas haya un “1”.

La salida X de la compuerta OR será “1” cuando la entrada “A” o la entrada “B” estén
en “1”. La compuerta OR se representa con la siguiente función booleana: X = A+B

Simulación en Proteus. Compuerta lógica OR usando transistores.

También podría gustarte