Está en la página 1de 32

UNIVERSIDAD NACIONAL

DE HUANCAVELICA
FACULTAD DE INGENIERÍA
ELECTRÓNICA – SISTEMAS
ESCUELA PROFESIONAL DE
INGENIERÍA ELECTRÓNICA
“AÑO DE LA LUCHA CONTRA LA CORRUPCIÓN E IMPUNIDAD”

INFORME DEL
LABORATORIO III
CURSO: CIRCUITOS DIJITALES II
DOCENTE: Mg. Ing. JAVIER CAMILO POMA PALACIOS
TEMA: PRIMER LABORATORIO DE CD
INTEGRANTES: MENDOZA TAIPE RONY ROYS
ASTO TORRES YERSON
GUTIERREZ QUILCA JOSEF
CICLO: IV

PAMPAS – TAYACAJA
2019

1
INDICE:
ENCUNCIADO N° 1
1. INTRODUCCIÓN ..................................................................................................................... 5
2. MATERIALES .......................................................................................................................... 5
3. CONFIGURACIÓN DE PINES DE LOS CIRCUITOS INTEGRADOS UTILIZADOS: ......................... 6
1. C.I. 74ls00 .......................................................................................................................... 6
2. C.I. 74ls02 .......................................................................................................................... 7
3. C.I. 74ls04 .......................................................................................................................... 7
4. C.I. 74ls08 .......................................................................................................................... 8
5. CI. 74ls32 ........................................................................................................................... 8
6. C.I. 74ls47 .......................................................................................................................... 9
7. C.I. 74ls48 .......................................................................................................................... 9
8. C.I. 74ls85 ........................................................................................................................ 10
9. C.I. 74ls11 ........................................................................................................................ 10
10. C.I. 74ls192 .................................................................................................................. 11
11. C.I. 74ls193 .................................................................................................................. 11
4. REDUCCIONES REALIZADAS UTILIZANDO MAPA DE KARNAUG .......................................... 12
5. ESQUEMA DEL CIRCUITO ELECTRÓNICO SIMULADO EN PROTEUS ..................................... 13
6. CONCLUSIONES ................................................................................................................... 13

ENCUNCIADO N° 3
7. INTRODUCCIÓN ................................................................................................................... 14
8. MATERIALES ........................................................................................................................ 15
9. CONFIGURACIÓN DE PINES DE LOS CIRCUITOS INTEGRADOS UTILIZADOS: ....................... 15
1. C.I. 74ls76 ........................................................................................................................ 15
2. C.I. 74ls08 ........................................................................................................................ 16
3. CI. 74ls32 ......................................................................................................................... 17
4. C.I. 7447........................................................................................................................... 17
5. C.I. NE555 ........................................................................................................................ 18
10. REDUCCIONES REALIZADAS UTILIZANDO MAPA DE KARNAUG ...................................... 18
1. TABLA DE TRANSICIÓN SEGÚN MOORE .......................................................................... 18
2. TABLA DE TRANSICIÓN FF J-K .......................................................................................... 19
3. REDUCCION UTILIZANDO EL FLIP FLOP J-K ...................................................................... 20
4. SIMPLIFICANDO CON MAPA DE KARNAUG: .................................................................... 20

2
11. ESQUEMA DEL CIRCUITO ELECTRÓNICO SIMULADO EN PROTEUS ................................. 21
1. CIRCUITO ARMADO (74ls76, 74ls08,74ls32, 74ls47 Y DISPLAY ANODO COMUN) .......... 21
2. CIRCUITO ARMADO (NE 555) .......................................................................................... 21
12. ESQUEMA DEL CIRCUITO ELECTRÓNICO FINAL IMPLEMENTADO .................................. 22
1. CIRCUITO IMPLEMENTADO EN PROTOBOARD ............................................................... 22
13. APLICACIONES DEL CIRCUITO DISEÑADO........................................................................ 22
14. CONCLUSIONES ............................................................................................................... 23

ENCUNCIADO N° 7
15. INTRODUCCIÓN: .............................................................................................................. 25
16. OBJETIVOS: ...................................................................................................................... 25
a. Objetivos generales: ........................................................................................................ 25
a. Objetivos específicos: ...................................................................................................... 25
17. MATERIALES E INSTRUMENTOS: ..................................................................................... 25
a. Materiales: ...................................................................................................................... 25
b. Instrumentos: .................................................................................................................. 26
18. DESARROLLO Y PROCEDIMIENTO.................................................................................... 26
1. Plan de trabajo: ............................................................................................................... 26
2. Metodología: ................................................................................................................... 26
3. Procedimiento: ................................................................................................................ 27
19. INFORME: ........................................................................................................................ 27
1. DATA SHET DEL 74LS74 ................................................................................................... 27
2. DATA SHET DEL 74LS04 ................................................................................................... 27
3. DATA SHET DEL 74LS08 ................................................................................................... 28
4. DATA SHET DEL 74LS11 ................................................................................................... 28
5. DATA SHET DEL 74LS32 ................................................................................................... 28
6. TABLA DE VERDAD DEL CIRCUITO ................................................................................... 29
1. SIMPLIFICANDO EN MAPA DE KARNAUG ........................................................................ 30
2. SIMULACIÓN EN PROTEUS .............................................................................................. 30
20. ANEXOS: .......................................................................................................................... 31
21. APLICACIONES: ................................................................................................................ 32

3
ENCUNCIADO N° 1
CONTROL DE ASCENSOR:

Se desea realizar el control de un ascensor de un edificio. Las señales de entrada


al sistema serán el piso donde está el ascensor (PA) y el código del piso destino
(PD). Las salidas del sistema serán las señales S (de subir), B (de bajar) y A
(Activar movimiento del ascensor, lo que significa activar motor PAP), se activa
si la diferencia entre el piso actual y el destino es mayor o igual a dos. Todas las
señales son activas con nivel alto, por lo tanto, el ascensor se detendrá cuando
S = B = 0, es decir, cuando no se active ninguna de las dos órdenes de subir o
bajar.

Las señales de entrada PA y PD se generan mediante Interruptores. El piso


actual siempre se mostrará en displays de siete segmentos. Las salidas S y B se
visualizarán empleando LED´s, cuando el ascensor sube se debe encender un
LED verde y cuando baja un LED rojo. La señal de movimiento del ascensor se
visualizará utilizando el punto decimal del display.

4
1. INTRODUCCIÓN

En el siguiente ejercicio, veremos el desarrollo del circuito síncrono que es


contador, desarrollado con el integrado NE555, 74ls00, 74ls02, 74ls04, 74ls08,
74ls32, 74ls47, 74ls48, 74ls85, 74ls11, 74ls192, 74ls193 y Display ánodo común
y cátodo común en dicho circuito el foco led tendrá un lapso determinado de luz
que luego se ira apagando automáticamente.

Las señales de entrada al sistema serán el piso donde está el ascensor (PA) y
el código del piso destino (PD). Las salidas del sistema serán las señales S (de
subir), B (de bajar) y A (Activar movimiento del ascensor, lo que significa activar
motor PAP), se activa si la diferencia entre el piso actual y el destino es mayor o
igual a dos. Todas las señales son activas con nivel alto, por lo tanto, el ascensor
se detendrá cuando S = B = 0, es decir, cuando no se active ninguna de las dos
órdenes de subir o bajar.

2. MATERIALES

• Fuente de alimentación: 5V.


• Circuitos integrados 74ls00, 74ls02, 74ls04, 74ls08, 74ls32, 74ls47, 74ls48,
74ls85, 74ls11, 74ls192, 74ls193.
• Display ánodo común cátodo común.
• Resistencias de 220Ω
• Capacitores de 10nF, 22uf
• Focos leds
• Protoboard
• Cable UTP

5
3. CONFIGURACIÓN DE PINES DE LOS CIRCUITOS
INTEGRADOS UTILIZADOS:

1. C.I. 74ls00
Descripción

El circuito 7400 contiene cuatro puertas NAND de 2 entradas, su uso está muy
difundido en el álgebra de Boole para implementar las funciones. Con estas
puertas lógicas podemos invertir una señal o generar una lógica para activar otro
circuito integrado. También podemos construir una Báscula R-S Asíncrona con
un par de puertas, como podemos ver en el esquema adjunto.

TABLA DE LOS PINES DEL 7400


PIN FUNCION TIPO DE PIN
Pin 1 Puerta 1 – Entrada1 Input
Pin 2 Puerta 1 – Entrada2 Input
Pin 3 Puerta 1 – Salida Output
Pin 4 Puerta 2 – Entrada1 Input
Pin 5 Puerta 2 – Entrada2 Input
Pin 6 Puerta 2 – Salida Output
Pin 7 GND GND
Pin 8 Puerta 3 – Entrada1 Input
Pin 9 Puerta 3 – Entrada2 Input
Pin 10 Puerta 3 – Salida Output
Pin 11 Puerta 4 – Entrada1 Input
Pin 12 Puerta 4 – Entrada2 Input
Pin 13 Puerta 4 – Salida Output
Pin 14 VCC +5V VCC +5V

Imagen 1. Circuito integrado 74ls00

6
2. C.I. 74ls02
Descripción

La puerta NOR o compuerta NOR es una puerta lógica digital que implementa la
disyunción lógica negada. Cuando todas sus entradas están en baja (0), su
salida está en alta (1), mientras que cuando una sola de sus entradas o ambas
están en 1, su salida va a estar en 0.

Imagen 2. Circuito integrado 74ls02

3. C.I. 74ls04
Descripción

En lógica digital, un inversor, puerta NOT o compuerta NOT es una puerta lógica
que implementa la negación lógica. Siempre que su entrada está en 0 (cero) o
en baja, su salida está en 1 o en alta. La función física del inversor, es la de
cambiar en su salida el nivel del voltaje de su entrada entre los definidos como
lógico alto y lógico bajo.

Imagen 4. Circuito integrado 74ls0

7
4. C.I. 74ls08

El TTL 74ls08 contiene en su interior 4 compuertas lógicas AND, las cuales


cada una contiene dos entadas independientes y una salida.

Imagen 5. Circuito integrado 74ls08

Descripción:

Entradas Salidas
A1 B1 Y1
A2 B2 Y2
A3 B3 Y3
A4 B4 Y4
GND VCC

5. CI. 74ls32
El cl. 74ls32 es un compuerta OR es una puerta lógica digital que implementa
la disyunción lógica, se comporta de acuerdo a la tabla de verdad mostrada a la
derecha. Cuando todas sus entradas están en 0 (cero) o en BAJA, su salida está
en 0 o en BAJA, mientras que cuando al menos una o ambas entradas están en
1 o en ALTA, su SALIDA va a estar en 1 o en ALTA.

Imagen 6. Circuito integrado 74ls32

8
6. C.I. 74ls47
El C.I. 7447 es un decodificador/controlador de BCD a siete segmentos con
salidas de activación en bajo, diseñadas para la conducción directa de
indicadores incandescentes o Display de ánodo común.

Descripción:

Imagen 7. Circuito integrado 74ls47

A continuación, se muestra el C.I. 7447 donde se puede observar que los


pines 7,1,2 y 6 funcionan como entradas de un numero binario, mientras los
pines 9,10,11,12,13,14,15 pertenecen a las líneas de salida y a cada uno de
estos pines le corresponde un segmento del Display. También se encuentran
los pines de alimentación 16+ y 8- y los pines de control.

7. C.I. 74ls48
Descripción

El 74LS48 es un circuito integrado que convierte el código binario de entrada en


formato BCD a niveles lógicos que permiten activar un Display de 7 segmentos
de cátodo común en donde la posición de cada barra forma el número
decodificado.

Imagen 7. Circuito integrado 74ls48

9
8. C.I. 74ls85
Descripción

Circuito Integrado TTL 74LS85, comparador de magnitud de 4-Bits


que realiza comparación de códigos binarios rectos y códigos BCD (8-4-2-1).

Se toman tres decisiones completamente descodificadas sobre dos palabras de


4 bits (A, B) y están disponibles externamente en tres salidas. Este dispositivo
es totalmente expandible a cualquier cantidad de bits sin puertas externas. Las
palabras de mayor longitud se pueden comparar conectando comparadores en
cascada. Las salidas A> B, A <B y A = B de una etapa que maneja bits menos
significativos se conectan a las correspondientes A> B, A <B y A = B entradas
de la etapa siguiente que manejan bits más significativos. La etapa que maneja
los bits menos significativos debe tener un voltaje de alto nivel aplicado a la
entrada A = B.

Imagen 8. Circuito integrado 74ls85

9. C.I. 74ls11
Descripción

Este dispositivo contiene 3 compuertas independientes, cada una desarrolla la


función lógica AND.

Imagen 9. Circuito integrado 74ls11

10
10. C.I. 74ls192
Descripción

Circuito Integrado TTL 74LS192, contadores BCD sincrónico de arriba/ abajo


de 4 Bits (reloj dual teniendo la complejidad de 55 puertas equivalentes. La
operación sincrónica se proporciona teniendo todos los flip flop sincronizados
simultáneamente para que las salidas cambien coincidentes entre sí cuando
así sean instruidas por la lógica de dirección. Este modo de operación elimina
los picos de recuento de salida normalmente asociado con contadores
asincrónicos (reloj de ondulación).
Las salidas de los cuatro maestros cambio de esclavo fracasos son provocados
por un bajo a alta transición de cualquier recuento (reloj) de entrada.

Imagen 10. Circuito integrado 74ls192

11. C.I. 74ls193


Descripción

Circuito Integrado TTL 74LS193. Contador Binario arriba / abajo de 4 Bits. Es un


contador binario arriba / abajo de módulo 16. Separa y cuenta hacia adelante y
atrás relojes. El SN74LS193N es un circuito síncrono de 4 bits hacia arriba /
abajo Contador binario con el reloj dual y claro. Este
circuito es monolítico contador reversible síncrono que tiene una complejidad
de 55 puertas equivalentes. Funcionamiento síncrono se proporciona por
tener todos los flip-flops sincronizados simultáneamente, de modo que
las salidas cambian coincidentemente entre sí cuando así se lo indica la lógica
de dirección

11
4. REDUCCIONES REALIZADAS UTILIZANDO MAPA DE
KARNAUG

N° A B C D E F G
1010 1 1 1 1 1 1 0
1011 0 1 1 0 0 0 0
1100 1 1 0 1 1 0 1
1101 1 1 1 1 0 0 1
1110 0 1 1 0 0 1 1
1111 1 0 1 1 0 1 1

SIMPLIFICANDO PARA A

A=AB’CD’+ABD

SIMPLIFICANDO PARA B

B=AB’C+AB’C+ABD’

SIMPLIFICANDO PARA C

C=ABD’+AC

SIMPLIFICANDO PARA D

D=AB’CD’+ABC’+ABD

SIMPLIFICANDO PARA E

D=AB’CD’+ABC’D’

SIMPLIFICANDO PARA F

F=A’BD’+ABC

12
5. ESQUEMA DEL CIRCUITO ELECTRÓNICO SIMULADO EN
PROTEUS

6. CONCLUSIONES

Nosotros durante todo el periodo de aprendizaje, armado de circuitos del


ascensor y aprendimos como usar las funciones de distintos componentes, tales
como el display, ttls, etc.

13
ENCUNCIADO N° 4
Un circuito secuencial tiene una entrada y una salida. El diagrama de estado se
muestra en la figura Diseñar, simular el circuito secuencial con FF. En la salida
debe colocarse un Led para observarla secuencia.

7. INTRODUCCIÓN

En el siguiente ejercicio, veremos el desarrollo del circuito síncrono que es


contador, desarrollado con el integrado NE555, 74ls76, 74ls08, 74ls47, 74ls32 y
Display ánodo común en dicho circuito el foco led tendrá un lapso determinado de
luz que luego se ira apagando automáticamente, este proceso se repetirá
constantemente, lo cual al amar con el circuito de 74ls76 mostrará en el Display
con una entrada 0 y 1 que determinará la secuencia de los números. Nos
ayudaremos con el clock para poder

14
8. MATERIALES

• Fuente de alimentación: 5V.


• Circuitos integrados NE555, 74ls76, 74ls08,74ls32, 74ls47
• Display ánodo común.
• Resistencias de 220Ω
• Capacitores de 10nF, 22uf
• Focos leds
• Protoboard
• Cable UTP

9. CONFIGURACIÓN DE PINES DE LOS CIRCUITOS


INTEGRADOS UTILIZADOS:

1. C.I. 74ls76

Circuito Circuito integrado


integrado 74ls76 74ls76.
Descripción

N° NOMBRE PIN DESCRIPCION


5 Vcc Fuente de alimentación 5v
13 GND Conectado a la tierra del sistema

JK FLIP FLOP – 1 / JK FLIP FLOP - 2


1,6 Clock-1/ Clock-2 Estos pines deben estar provistos de pulso de reloj para el
flip flop

2,7 Preset-1 / Cuando Preset es alto, el flip flop establecerá Q = 1 y no Q


Preset-2 =0

15
3, 8 Clear-1/Clear-2
Cuando Clear es alto, el flip flop establecerá Q = 0 y no Q =
1
12,16 K-1/ K-2
Pin de entrada del Flip Flop
4,9 J-1 / J-2
Otro pin de entrada del Flip Flop
10,14 Q-1(bar) / Q-2
(bar) Pin de salida invertido de Flip Flop
11,15 Q-1 / Q-2
Pin de salida del flip flop

2. C.I. 74ls08
El TTL 74ls08 contiene en su interior 4 compuertas lógicas AND, las cuales
cada una contiene dos entadas independientes y una salida.

Circuito
integrado 74ls08

Descripción:

Entradas Salidas
A1 B1 Y1
A2 B2 Y2
A3 B3 Y3
A4 B4 Y4
GND VCC

16
3. CI. 74ls32
El cl. 74ls32 es un compuerta OR es una puerta lógica digital que implementa
la disyunción lógica, se comporta de acuerdo a la tabla de verdad mostrada a la
derecha. Cuando todas sus entradas están en 0 (cero) o en BAJA, su salida
está en 0 o en BAJA, mientras que cuando al menos una o ambas entradas
están en 1 o en ALTA, su SALIDA va a estar en 1 o en ALTA.

4. C.I. 7447
El C.I. 7447 es un decodificador/controlador de BCD a siete segmentos con
salidas de activación en bajo, diseñadas para la conducción directa de
indicadores incandescentes o Display de ánodo común.

Descripción:

Circuito
integrado 7447

A continuación, se muestra el C.I. 7447 donde se puede observar que los


pines 7,1,2 y 6 funcionan como entradas de un numero binario, mientras los
pines 9,10,11,12,13,14,15 pertenecen a las líneas de salida y a cada uno de
estos pines le corresponde un segmento del Display. También se encuentran
los pines de alimentación 16+ y 8- y los pines de control.

17
5. C.I. NE555

El C.I. NE 555 contiene una precisión aceptable para la mayoría de los


circuitos que requieren controlar el tiempo, su funcionamiento depende
únicamente de los componentes pasivos externos que se le interconectan al
microcircuito 555.

Descripción:

1: GND
2: Disparo
3: Salida
4: Reinicio
5: Control de voltaje
6: Umbral
7:Descarga
8: Voltaje de alimentación
) (VCC

10. REDUCCIONES REALIZADAS UTILIZANDO MAPA DE


KARNAUG

1. TABLA DE TRANSICIÓN SEGÚN MOORE

CK 𝑸𝒕 𝑸𝒕+𝟏 J K

0 0 0 X

0 1 1 X

1 0 X 1

1 1 X 0

18
2. TABLA DE TRANSICIÓN FF J-K

𝑵°− 𝑱𝟐 𝑲𝟐 𝑱𝟏 𝑲𝟏 𝑱𝟎 𝑲𝟎
0 0 X 1 X 1 X
1 1 X 0 X 0 X
2 0 X 0 X X 0
3 1 X 1 X X I
4 0 X X 0 0 X
5 0 X X 1 0 X
6 0 X X 1 X 0
7 0 X X 0 X 1
8 X 1 1 X 0 X
9 X 1 1 X 1 X
10 X X X X X X
11 X X X X X X
11 X 1 X 1 0 X
13 X 0 X 1 0 X
14 X X X X X X
15 X X X X X X

19
3. REDUCCION UTILIZANDO EL FLIP FLOP J-K

𝑵°− 𝒒𝟐 𝒒𝟏 𝒒𝟎 E 𝑸𝟐 𝑸𝟏 𝑸𝟎 Salida S
0 0 0 0 0 0 1 1 0
1 0 0 0 1 1 0 0 1
2 0 0 1 0 0 0 1 0
3 0 0 1 1 1 1 0 1
4 0 1 0 0 0 1 0 0
5 0 1 0 1 0 0 0 1
6 0 1 1 0 0 0 1 0
7 0 1 1 1 0 1 0 1
8 1 0 0 0 0 1 0 0
9 1 0 0 1 0 1 1 0
10 1 0 1 0 X X X X
11 1 0 1 1 X X X X
11 1 1 0 0 0 0 0 0
13 1 1 0 1 1 0 0 0
14 1 1 1 0 X X X X
15 1 1 1 1 X X X X

4. SIMPLIFICANDO CON MAPA DE KARNAUG:

𝑱𝟐 =𝑞′1 E SALIDA

𝑲𝟐 =𝑞′0 +E’ S=𝑞′2 E+𝑞1 𝑞0

𝑱𝟏 =𝑞′0 E’+𝑞0 E+𝑞2

𝑲𝟏 =𝑞′0 E’+𝑞0 E’+𝑞2

𝑱𝟎 =𝑞′0 𝑞′1 E’+𝑞2 𝑞′1 E

𝑲𝟎 =E

20
11. ESQUEMA DEL CIRCUITO ELECTRÓNICO SIMULADO EN
PROTEUS

1. CIRCUITO ARMADO (74ls76, 74ls08,74ls32, 74ls47 Y DISPLAY


ANODO COMUN)

Imagen 1: circuito en Proteus

2. CIRCUITO ARMADO (NE 555)

Imagen 2: circuito en Proteus

21
12. ESQUEMA DEL CIRCUITO ELECTRÓNICO FINAL
IMPLEMENTADO

1. CIRCUITO IMPLEMENTADO EN PROTOBOARD

Imagen 3: circuito en protoboard

13. APLICACIONES DEL CIRCUITO DISEÑADO

 Lo podemos utilizar en un reloj digital.


 Se puede realizar en el electro medicina.

22
14. CONCLUSIONES

 Los decodificadores son uno de los sistemas más utilizados ya que


permiten al usuario tener una forma fácil de observar y comprender datos.
 El circuito integrado 7447 es importante porque permite crear
decodificadores sin tener que gastar mucho espacio o tiempo en
programación e implementación ya que cuenta con un sistema fácil de
implementar el circuito secuencial.

23
ENCUNCIADO N° 7
Diseñar, simular e implementar un circuito secuencial programable que
este sujeto a la siguiente tabla de
combinaciones. Utilizar FF- D (74HCT74).
TABLA AL QUE DEVE DE RESPONDER EL CIRCUITO DISEÑADO

CIRCUITO A DISEÑAR EN PROTOBART

24
15. INTRODUCCIÓN:

En este laboratorio presentaremos un circuito secuencial utilizando el flip flop tipo


d, (74ls74) para ello tenemos que saber que los sistemas secuenciales necesitan
recordar su pasado, o mejor dicho la secuencia de vectores de entrada, a través
de la cual se ha llegado a la situación presente; para ello han de tener memoria,
que se configura mediante un vector de estado que contiene la información que
el sistema necesita sobre su pasado. La memoria se consigue mediante
«realimentación lógica»: las variables de estado son, a la vez, variables de salida
y de entrada en las funciones de evolución del estado.

16. OBJETIVOS:

a. Objetivos generales:

 Conocer el funcionamiento interno de los flip flop tipo de ,


entradas y salidas que tiene dicho ttl´s además reconociendo
sus VCC y GND, positivo negativo, respectivamente. Además,
aprendiendo a reconocer los distintos tipos de flip flop´s

a. Objetivos específicos:

 Comprobar la tabla de verdad de cada una de las compuertas lógicas


básicasy que cumpla dicho circuito secuencial

17. MATERIALES E INSTRUMENTOS:

a. Materiales:

 Cables UTP.
 Compuertas Lógicas (TTL)
 C.I. 74LS74
 C.I. 74LS11
 C.I. 74LS04
 C.I. 74LS08
 C.I. 74LS32
 Fuente de alimentación de 5 voltios.

25
 6 led.
 1 switch.
 Protoboard

b. Instrumentos:

 Multímetro.

18. DESARROLLO Y PROCEDIMIENTO

1. Plan de trabajo:
Para desarrollar el proyecto se realizará un estudio en libros, apuntes de clase,
documentos relacionados al curso y tema, etc. para el análisis y entendimiento
de lo que consiste el proyecto y así de tal manera proceder a la elección de los
componentes. Teniendo elegidos los componentes se procede al estudio de sus
hojas de datos, luego al diseño del hardware en simulación (incluyendo fuente
de alimentación). Teniendo todo el hardware listo se procede a la programación
del sistema. Una vez realizada la programación de nuestro sistema se procede
a realizar las pruebas de los circuitos electrónicos en las tablas de nodos. Ya
comprobada la funcionalidad de los circuitos, procedemos a la implementación
de todo el sistema electrónico.

2. Metodología:
Siguiendo un protocolo como guía de trabajo, lo primero consistía en revisar uno
a uno cada componente utilizado en este proyecto para ir descartando posibles
fallas a futuras pruebas, leímos detenidamente las hojas de datos de cada
componente que requería de ciertos parámetros, entre esto, la tensión con la
que trabajaban los componentes para no dañarlos, en caso de los transmisores
el número máximo de byte que podían enviar y recibir en el tiempo necesario,
así como su frecuencia de transmisión, y seguido a esto hicimos los cálculos
correspondientes para cada uno. Una vez hecho todo esto, proseguimos a
montar nuestro circuito en un Protoboard, luego teniendo en cuenta que el
funcionamiento era el esperado montamos el circuito en las tarjetas vírgenes
para tener un trabajo con buena presentación.

26
3. Procedimiento:
Este proyecto lo primero que armamos fue la tabla de entrada pero antes
debemos saber la tabla de transición del flip flop para luego reducirlo con el
karunaug y simularlo en el ProteuS.

19. INFORME:
Se comprobó que los circuitos integrados que utilizamos en la práctica
cumple con los parámetros de voltaje que se dan en la teoría.

Las compuertas lógicas son los dispositivos electrónicos más sencillos


que existen, pero al mismo tiempo son lo utilizados en la actualidad.

1. DATA SHET DEL 74LS74

2. DATA SHET DEL 74LS04

27
3. DATA SHET DEL 74LS08

4. DATA SHET DEL 74LS11

5. DATA SHET DEL 74LS32

28
6. TABLA DE VERDAD DEL CIRCUITO
TABLA AL QUE DEBE DE CUMPLIR EL CIRCUITO

N A B C D E F X0 X1 A B C D E F Da Db Dc Dd De Df
0 0 0 0 0 0 0
0 0 0 0 0 0 0 1 0 0 0 0 0 1
252 1 1 1 1 1 1 0 0 0 0 0 0 0 1 0 0 0 0 0 1
4 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 1 0
8 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 1 0 0
16 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 1 0 0 0
32 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 1 0 0 0 0
64 0 1 0 0 0 0 0 0 1 0 0 0 0 0 1 0 0 0 0 0
128 1 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 1
1 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1
253 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1
5 0 0 0 0 0 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1
9 0 0 0 0 1 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1
17 0 0 0 1 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1
33 0 0 1 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1
65 0 1 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1
129 1 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1
2 0 0 0 0 0 0 1 0 1 0 0 0 0 0 1 0 0 0 0 0
254 1 1 1 1 1 1 1 0 1 0 0 0 0 0 1 0 0 0 0 0
130 1 0 0 0 0 0 1 0 0 1 0 0 0 0 0 1 0 0 0 0
66 0 1 0 0 0 0 1 0 0 0 1 0 0 0 0 0 1 0 0 0
34 0 0 1 0 0 0 1 0 0 0 0 1 0 0 0 0 0 1 0 0
18 0 0 0 1 0 0 1 0 0 0 0 0 1 0 0 0 0 0 1 0
10 0 0 0 0 1 0 1 0 0 0 0 0 0 1 0 0 0 0 0 1
6 0 0 0 0 0 1 1 0 1 0 0 0 0 0 1 0 0 0 0 0
3 0 0 0 0 0 0 1 1 0 0 0 0 0 0 0 0 0 0 0 0
255 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0
7 0 0 0 0 0 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0
131 1 0 0 0 0 0 1 1 0 0 0 0 0 0 0 0 0 0 0 0
67 0 1 0 0 0 0 1 1 0 0 0 0 0 0 0 0 0 0 0 0
35 0 0 1 0 0 0 1 1 0 0 0 0 0 0 0 0 0 0 0 0
19 0 0 0 1 0 0 1 1 0 0 0 0 0 0 0 0 0 0 0 0
11 0 0 0 0 1 0 1 1 0 0 0 0 0 0 0 0 0 0 0 0

29
1. SIMPLIFICANDO EN MAPA DE KARNAUG

DA G´H+A´B´C´D´E´GH´+BF´G´+FGH´

DB G´H+CF´G´+AF´G
DC G´H+DF´G´+BF´GH´

DD G´H+EF´G´+CF´GH´

DE G´H+E´FG´+DF´GH´

DF G´H+B´C´D´E´F´G´+EF´GH´+EFG´

2. SIMULACIÓN EN PROTEUS

30
20. ANEXOS:

31
21. CONCLUCIONES:

 Para el armado del circuito es muy importante saber cómo es el


funcionamiento de los sitemas secuenciales.
 Los tipos de flip flop son creados apartir del otro un por ejemplo un flip
flop tipo d incluye a un flip flop tipo jk.
 Es muy importante saber de los sistemas secuenciales ya q tiene
diversas aplicaciones en la industria.

22. APLICACIONES:

Los sistemas secuenciales constituyen un conjunto de circuitos muy


habituales en la vida cotidiana. En cualquier componente que precise
almacenar algún dato, se hace necesario un sistema secuencial.

Cualquier elemento de programación que tenga que realizar más de una


función, necesita un sistema secuencial.

Por ejemplo, una máquina expendedora de café, en ella iremos


introduciendo monedas hasta alcanzar o sobrepasar el valor en que está
tasado el tipo de café que deseamos extraer. Por lo tanto, en este sistema
se tienen que almacenar una serie de datos:

 Los precios de los productos expendidos.


 Estado de existencia de los mismos.
 Cantidad de dinero introducido en la máquina hasta el momento.

Como vemos que es preciso almacenar temporalmente una serie de datos,


por lo que nos enfrentamos ante un sistema secuencial.

32