Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Capítulo 14 analógicos
Objetivos del capítulo
Este capítulo le ayudará a:
H asta este punto en nuestro análisis, la
mayoría de los datos que entran o salen
de un sistema digital ha sido información di-
1. Analizar la conversión analógica a digi- gital; sin embargo, muchos sistemas digitales
tal y viceversa. cuentan con entradas analógicas que varían
2. Diseñar un circuito con amplificadores de manera continua entre dos niveles de vol-
operacionales con determinada ganancia. taje. En este capítulo estudiamos la conexión Conexión
3. Analizar la operación de varios circuitos de los dispositivos analógicos con sistemas
convertidores de D/A elementales. digitales.
4. Contestar preguntas seleccionadas
acerca del convertidor A/D tipo rampa
con comparador de voltaje. La mayoría de la información en el mundo real es
5. Analizar la operación de un voltímetro analógica; por ejemplo, el tiempo, la velocidad, el
digital elemental (convertidor A/D). peso, la presión, la intensidad luminosa y las me-
6. Identificar algunos otros convertidores diciones de posición son de naturaleza analógica.
de A/D, incluidos el tipo rampa y el de El sistema digital de la figura 14-1 tiene una
aproximaciones sucesivas. entrada analógica. El voltaje varía en forma con-
tinua de 0 a 3 V. El codificador es un dispositivo
7. Mencionar algunas especificaciones
electrónico que convierte la señal analógica a in-
asociadas con los convertidores de A/D
formación digital y se llama convertidor de ana- Convertidor
comerciales.
lógico a digital o convertidor A/D. Entonces, el analógico a
8. Responder a las preguntas seleccionadas convertidor A/D convierte información analógica digital
acerca del CI convertidor A/D ADC0804 en datos digitales.
comerciales. Convertidor A/D
El sistema digital que se muestra en la figura
9. Analizar sistemas digitales para la me- 14-1 también tiene un decodificador que es de un
dición de luz que estén basados en el CI tipo especial: convierte la información digital pro-
convertidor A/D ADC0804. veniente de la unidad de procesamiento digital a
10. Analizar un circuito digitalizador con un una salida analógica. Por ejemplo, la salida analó-
termistor como transductor de tempera- gica puede ser un cambio continuo de voltaje de 0
tura y un dispositivo Schmitt trigger uti- a 3 V. Este decodificador se conoce con el nombre
Copyright © 2008. McGraw-Hill España. All rights reserved.
lizado como convertidor A/D elemental. de convertidor digital a analógico o convertidor Convertidor D/A
D/A, el cual decodifica la información digital en
forma analógica.
El sistema de la figura 14-1 en su totalidad se le
llama sistema híbrido debido a que contiene dis- Sistema híbrido
positivos analógicos y digitales. Los codificadores
y decodificadores que convierten de analógico a
digital y viceversa son conocidos por ingenieros y
técnicos como dispositivos de interfase. La pala-
bra interfase se utiliza generalmente cuando uno
se refiere a un dispositivo o circuito que convierte
de un modo de operación a otro. En este caso, con-
vertimos entre datos analógicos y digitales.
Observe que el bloque de entrada de la figura
14-1 hace referencia a un voltaje analógico que
475
Tokheim, Roger L.. <i>Electrónica digital: principios y aplicaciones (7a. ed.)</i>, McGraw-Hill España, 2008. ProQuest Ebook Central, http://ebookcentral.proquest.com/lib/unadsp/detail.action?docID=3195989.
Created from unadsp on 2019-10-18 07:46:53.
$PEJGJDBEPS %FDPEJGJDBEPS
&OUSBEB 6OJEBEEF 4BMJEB
mm mm
BOBMÓHJDB QSPDFTBNJFOUP BOBMÓHJDB
$POWFSUJEPS $POWFSUJEPS
7 EJHJUBM 7
"% %"
&/53"%" 4"-*%"
%*(*5"- "/"-¶(*$"
% $ # "
3FEEF "NQMJGJDBEPS
SFTJTUFODJB TVNBEPS 7
7
FOQBTPTEF7
$POWFSUJEPS%"
varía entre 0 y 3 V y que podría ser generado por avance hacia abajo en la tabla 14-1, la salida analó-
Transductor un transductor. Un transductor se define como un gica aumenta en 0.2 V.
dispositivo que convierte una forma de energía a El diagrama de bloques de un convertidor D/A se
Red de otra; por ejemplo, una fotocelda podría utilizarse ve en la figura 14-2. Las entradas digitales (D, C, B
resistencia como un transductor de entrada con el fin de pro- y A) se encuentran a la izquierda. El decodificador
porcionar un voltaje proporcional a la intensidad consiste en dos secciones: la red de resistencia y el
luminosa. En este caso, la energía luminosa es
convertida a energía eléctrica mediante la foto- Tabla 14-1 Tabla de verdad del
celda. Otros ejemplos de transductores pueden ser convertidor D/A
micrófonos, bocinas, medidores de tensión, celdas
fotorresistivas, sensores de temperatura, potenció- Entradas Salida
metros y sensores de efecto Hall. digitales analógica
D C B A Volts
14-1 Conversión D/A
Refiérase al convertidor D/A de la figura 14-1. Su- 3FOHMÓO
pongamos que queremos convertir el número bi- 3FOHMÓO
nario de la unidad de procesamiento a una salida 3FOHMÓO
de 0 a 3 V. De la misma forma que con cualquier 3FOHMÓO
Copyright © 2008. McGraw-Hill España. All rights reserved.
14-2 Amplificadores operacionales Suponga que los valores de las resistencias co-
Los amplificadores especiales llamados amp ops nectadas al amp op son Rf 10 kΩ y Rent 10 kΩ.
se caracterizan por tener alta impedancia de en- Al aplicar nuestra fórmula de ganancia de voltaje,
trada, baja impedancia de salida y una ganancia encontramos que
de voltaje variable, el cual puede configurarse me- R 10 000
diante el uso de resistencias externas. En la figura Av ]f ] 1
14-3(a) se muestra el símbolo del amp op. Dicho Rent 10 000
amp op tiene dos entradas: la superior está mar- Entrada
cada como entrada inversora y se muestra con un inversora
&OUSBEBJOWFSTPSB
signo de menos () en el símbolo y la otra se halla 4BMJEB
Entrada no
Copyright © 2008. McGraw-Hill España. All rights reserved.
14-3 Convertidor D/A básico con un voltímetro. Observe que el amp op requiere
En la figura 14-5 se muestra un convertidor D/A una fuente dual de alimentación: una de 10 V y
básico, el cual está formado por dos secciones. La otra de 10 V.
Red de red de resistencias de la izquierda está constituida Con todos los interruptores conectados a TIE-
resistencias por las resistencias R1, R2 , R3 y R4, mientras que el RRA (0 V), como se observa en la figura 14-5, tanto
amplificador sumador de la derecha consiste en un el voltaje de entrada en el punto A como el voltaje
amp op y una resistencia de retroalimentación. La de salida son de 0 V. Esto corresponde al renglón
entrada (Vent) es de 3 V y se aplica a los interrup- 1, tabla 14-1. Suponga que ponemos el interruptor
tores D, C, B y A. El voltaje de salida (Vo) se mide A en la posición 1 lógico en la figura 14-5: el voltaje
7 7FOU "NQMJGJDBEPSTVNBEPS
% $ # "
L6
3 3 3 3 3G
Convertidor
Fig. 14-5 Circuito convertidor D/A. D/A básico
de entrada de 3 V se aplica al amp op. Enseguida medida que conmutamos los diferentes valores de
calculamos la ganancia del amplificador, la cual resistencia (R1, R2, R3, R4). Si solamente la resisten-
depende de la resistencia de retroalimentación (Rf) cia R4 de la figura 14-5 se conectara al activar el
(que es 10 kΩ), y la resistencia de entrada (Rent), la interruptor D, la ganancia sería
cual es el valor de R1 o 150 kΩ. Mediante el uso de R 10 000
la fórmula de ganancia, tenemos Av ]f ] 0.535
Rent 18 700
R 10 000 La ganancia multiplicada por el voltaje de entrada
Av ]f ] 0.066
Rent 150 000 de 3 V da 1.6 V a la salida del amp op. Esto es lo
que especifica el requerimiento del renglón 9 de la
Para calcular el voltaje de salida, multiplicamos la
tabla 14-1.
ganancia por el voltaje de entrada como se muestra
Cuando todos los interruptores de la figura 14-5
aquí:
están activos (en el estado 1 lógico), el amp op eli-
Vsal Av t Vent 0.066 t 3 0.2 V mina los 3 V por completo debido a que la ganan-
cia del amplificador ha aumentado a 1.
El voltaje de salida es de 0.2 V cuando la entrada
Cualquier valor de voltaje de entrada puede uti-
es el número binario 0001, lo cual satisface los re-
lizarse hasta los límites que marque la fuente de
querimientos del renglón 2, tabla 14-1.
alimentación del amplificador operacional (q10 V)
Copyright © 2008. McGraw-Hill España. All rights reserved.
7FOU
7 % $ # "
L6 L6
3 3
L6 3
L6
3
L6 3
L6 L6
3 3G
L6 3 7
L6 4"-*%"
"/"-¶(*$"
3
3FEEFSFTJTUFODJBT
7TBM 7
7
"NQMJGJDBEPSTVNBEPS
Fig. 14-6 Circuito convertidor D/A que utiliza una red de resistencias en escalera R-2R.
ductor de nivel con el fin de obtener un voltaje a la Hasta el momento se han estudiado dos tipos
salida muy preciso. de decodificadores especiales llamados converti-
Se pueden agregar al convertidor D/A de la fi- dores digitales a analógicos. El convertidor D/A
gura 14-6 más lugares binarios (el de los 16, 32, 64 tipo escalera R-2R tiene algunas ventajas respecto
y así sucesivamente). Siga el patrón de valores de a la unidad más básica. La parte medular del con-
resistencia que se muestra en este diagrama cuando vertidor D/A consiste en la red de resistencias y el
agregue valores binarios. amplificador sumador.
Copyright © 2008. McGraw-Hill España. All rights reserved.
interruptor (A, B, C, D) es el
Conteste las preguntas siguientes. único interruptor con un nivel lógico 1.
19. El convertidor digital a analógico de la figura 22. Refiérase a la figura 14-6 y a la tabla 14-2.
14-6 es un convertidor D/A tipo . Si la entrada binaria al convertidor D/A es
20. Refiérase a la figura 14-6. La ganancia del 1011, el voltaje de salida analógico será de
amp op es mayor cuando todos los interrup- volts.
tores de entrada se encuentran en un valor 23. Refiérase a la figura 14-6 y a la tabla 14-2. Si
(0, 1) lógico. la entrada binaria al convertidor D/A aumenta
21. Refiérase a la figura 14-6 y a la tabla 14-2. de 0111 a 1000, el voltaje analógico de salida
La ganancia del amp op es mínima cuando el se incrementará en volts.
Convertidor 14-5 Convertidor A/D D/A de la 14-1; las entradas y salidas solamente se
A/D Un convertidor analógico a digital es un tipo es- han invertido.
pecial de codificador. En la figura 14-7 se muestra La tabla de verdad del convertidor A/D se ve
un diagrama de bloques básico de un convertidor muy sencilla. Los circuitos electrónicos que llevan
A/D, cuya entrada es de un solo voltaje variable, a cabo la tarea detallada en la tabla de verdad son
el cual en este caso varía de 0 a 3 V. La salida del de alguna forma más complejos. En la figura 14-8
Comparador de convertidor A/D está en binario. El convertidor se muestra un diagrama de un tipo de convertidor
voltaje A/D convierte el voltaje analógico a la entrada en A/D, el cual cuenta con un comparador de voltaje,
una palabra binaria de cuatro bits. De la misma una compuerta AND, un contador binario y un
forma que con otros codificadores, es pertinente convertidor D/A. Todas las secciones del converti-
definir exactamente las entradas y salidas espe- dor A/D, con excepción del comparador, deben ser
radas. La tabla de verdad de la tabla 14-3 indica conocidas para usted.
cómo debe trabajar el convertidor A/D. El renglón El voltaje analógico se aplica a la izquierda de
1 muestra la aplicación de 0 V a la entrada del la figura 14-8. El comparador verifica el voltaje
convertidor A/D y la salida es el número binario proveniente del convertidor D/A. Si el voltaje ana-
0000. El renglón 2 señala la entrada de 0.2 V y lógico de entrada en A es mayor que el voltaje de
la salida es el número binario 0001. Observe que la entrada B del comparador, se permitirá que el
cada incremento de 0.2 V aumenta el conteo bi- reloj aumente el conteo del contador de cuatro bits.
nario en 1. Por último, el renglón 16 muestra que A su vez, el conteo en el contador aumenta hasta
cuando el voltaje máximo de 3 V se aplica a la que el voltaje de retroalimentación del convertidor
entrada, la lectura a la salida es 1111 en binario. D/A sea mayor que el voltaje analógico de entrada.
Observe que la tabla de verdad de la tabla 14-3 es En este punto, el comparador detiene el avance del
el inverso de la tabla de verdad del convertidor contador hacia un valor mayor. Suponga que el vol-
4"-*%"
#*/"3*"
Copyright © 2008. McGraw-Hill España. All rights reserved.
% $ # "
&/53"%"
"/"-¶(*$"
$POWFSUJEPS
"%
7
4"-*%"
#*/"3*"
% $ # "
3FMPK $POUBEPS
Copyright © 2008. McGraw-Hill España. All rights reserved.
"/% $-,
9
"
&/53"%"
7
"/"-¶(*$"
"
$PNQBSBEPS
EFWPMUBKF
#
$POWFSUJEPS
# $ %"
7PMUBKFEFSFUSPBMJNFOUBDJÓO SBNQB
14-6 Comparadores de voltaje 0 lógico. En la figura 14-9 esto se escribe como A >
Comparador de En la última sección utilizamos un comparador B = 1 y B > A = 0.
voltaje de voltaje. Llegamos a la conclusión de que un
comparador confronta dos voltajes e indica cuál es &/53"%"4 4"-*%"
el mayor. La figura 14-9 muestra un diagrama de " "#
$PNQBSBEPS
bloques básico de un comparador. Si el voltaje en EFWPMUBKF 9
la entrada A es mayor que el de la B, el comparador # #"
enviará a la salida un valor lógico 1. Si el voltaje en
Fig. 14-9 Diagrama de bloques de un comparador
la entrada B es mayor que en la A, la salida será un de voltaje.
&/53"%"4 L6
m7
m7 7 7 " #
7 #
7
7 " L6
&/53"%"4 L6
7
m7 7 7 # "
7 #
Fig. 14-10 Circuito comparador de voltaje. (a) Con un voltaje mayor en la entrada A. (b) Con un voltaje mayor Circuito
en la entrada B. comparador de
La parte medular de un comparador de voltaje 0 V (en realidad, el voltaje es de aproximadamente voltaje
es un amp op. La figura 14-10(a) muestra un cir- 0.6 V) o 0 lógico.
cuito comparador. Observe que a la entrada A se El comparador del convertidor A/D de la fi- Amp op
le han aplicado 1.5 V y a la entrada B, 0 V. El vol- gura 14-8 trabaja exactamente como esta unidad.
tímetro mide a la salida un voltaje aproximado de El diodo zener del comparador de la figura 14-10 Diodo Zener
3.5 V o un 1 lógico. está ahí para fijar el voltaje de salida a un valor de
La figura 14-10(b) muestra que el voltaje de la 3.5 V o 0.6 V. Sin la presencia del diodo zener,
Copyright © 2008. McGraw-Hill España. All rights reserved.
B
C
D
BDUJWPT
B B
3FJOJDJP 30
$POUBEPS % % %FDPEJGJDBEPS
3FJOJDJP C C
$POUFP D D
7 30
$ $
E E
$-, # # F F
&OUSBEB" ¦OPEP
3FMPK G G
&OUSBEB# " "
H H
6
$PNQBSBEPS
EFWPMUBKF $BNCJPEFSFTJTUFODJBQBSB
PCUFOFSNBZPSQSFDJTJÓO
"
L6
L6
3G
&/53"%" 7 $POWFSUJEPS%"
7FOU 7
Conexión con dispositivos analógicos
"/"-¶(*$"
" L6
7TBM
9
# L6
#
7PMUBKFEFSFUSPBMJNFOUBDJÓO SBNQB
Capítulo 14
En la sección 14-5 estudiamos el convertidor A/D la figura 14-14(a). El voltaje de rampa comienza a
tipo rampa. También se utilizan otros tipos de con- incrementarse, pero es todavía menor que la en-
vertidores A/D; en esta sección se estudiarán otros trada A del comparador. La salida del comparador
dos tipos de convertidores. tiene el valor 1 lógico, el cual habilita la compuerta
Convertidor En la figura 14-13 se muestra un convertidor AND de tal forma que puede pasar por ella un
A/D tipo rampa A/D tipo rampa, el cual funciona de manera muy pulso de reloj. En la figura 14-14(a), el diagrama
parecida a la del convertidor A/D tipo rampa de la muestra que circulan por la compuerta AND tres
Generador tipo figura 14-8. El generador tipo rampa a la izquierda pulsos de reloj antes que el voltaje de rampa se con-
rampa de la figura 14-13 es solamente un subsistema y vierta en un voltaje mayor que el de entrada. En el
produce una forma de onda de diente de sierra, la punto Y de la figura 14-14(a), la salida del compa-
Forma de onda cual se muestra en la figura 14-14(a). rador cambia al valor 0 lógico. La compuerta AND
de diente de Suponga que se aplican 3 V a la entrada ana- está deshabilitada y el contador deja de contar en el
sierra lógica de voltaje del convertidor A/D de la figura 0011 binario, el cual significa que un voltaje de tres
14-13, situación que se muestra en el diagrama de volts se aplica a la entrada.
$POUBEPS
3FMPK
"/% $-,
&/53"%" "
"/"-¶(*$" 7FOU
$PNQBSBEPS 9
EFWPMUBKF
#
(FOFSBEPS
EFMBSBNQB
7
&OUSBEBBOBMÓHJDB :
EF7 7FOU
7PMUBKFEFSBNQB 7
4BMJEBEFMDPNQBSBEPS
1VMTPTEFSFMPK
IBDJBFMDPOUBEPS
-FDUVSBCJOBSJB
B
&OUSBEBBOBMÓHJDB ; 7
EF7 7FOU
7PMUBKFEFSBNQB 7
4BMJEBEFMDPNQBSBEPS
1VMTPTEFSFMPK
IBDJBFMDPOUBEPS
-FDUVSBCJOBSJB
C
Fig. 13-14 Formas de onda del convertidor A/D tipo rampa. (a) Cuando se aplican 3 V. Convertidor
(b) Cuando se aplican 6 V. A/D tipo rampa
3FMPK
-ÓHJDBEFBQSPYJNBDJPOFT
TVDFTJWBT
Copyright © 2008. McGraw-Hill España. All rights reserved.
"
7FOU
&/53"%" $PNQBSBEPS 9
"/"-¶(*$" EFWPMUBKF
# "
#
$POWFSUJEPS
$ %"
Fig. 14-15 Diagrama de bloques de un convertidor A/D del tipo de aproximaciones sucesivas.
'JKFFM.4#B 3FTVMUBEP
y&TFM
.FOPS
NBZPSP
NFOPS
.BZPS
#PSSBSFMMVHBS
EFMPT
3FTVMUBEP
'JKFFMMVHBS
EFMPTB
y&TFM .FOPS
NBZPSP
NFOPS
.BZPS
'JKFFMMVHBSEF
3FTVMUBEP
MPTB
y&TFM .FOPS
NBZPSP
NFOPS &ODVFOUSFFM
SFTVMUBEP
.BZPS 'JKFFMMVHBS
EFMPTB
1BSP
Copyright © 2008. McGraw-Hill España. All rights reserved.
Fig. 14-16 Diagrama de flujo del funcionamiento del convertidor A/D del tipo de aproximaciones sucesivas. Diagrama de
flujo
respuesta es “más bajo”. La lógica de aproxima- lleva a cabo la lógica de aproximaciones sucesivas
ciones sucesivas, entonces, lleva a cabo la tarea depende de si la respuesta a la pregunta anterior
del bloque 7. El lugar de los 1 se fija a 1. El resul- es “más bajo” o “más alto” (consulte los bloques
tado final es el 0111 binario, el cual soporta los 7 V 3 y 5).
aplicados a la entrada del convertidor A/D. La ventaja del convertidor A/D de aproxima-
Observe en la figura 14-16 que las funciones ciones sucesivas es que, para obtener la respuesta,
que se especifican dentro de los bloques son lleva- solamente se necesita tratar de adivinar unas cuan-
das a cabo por la unidad lógica de aproximaciones tas veces. Por lo tanto, el proceso de digitalización
sucesivas. El comparador se encarga de responder es más rápido. El convertidor A/D de aproxima-
estas preguntas. Observe también que la tarea que ciones sucesivas se utiliza muy ampliamente.
mas basados en microprocesador. Estos últimos se Cabe pensar que la resolución de un convertidor
Convertidores conocen a menudo con el nombre de convertidores A/D es el error “digital” inherente debido a los
A/D tipo μP A/D tipo μP. pasos discretos disponibles a la salida del CI. Otra
fuente de error en un convertidor A/D podría ser
Resolución la componente analógica, por ejemplo: el compa-
Resolución La resolución de un convertidor A/D está dada rador. Otros errores podrían ser producidos por la
como el número de bits a la salida de la unidad tipo red de resistencias. La precisión total de un con-
binario. En los convertidores A/D con salida deci- vertidor A/D se llama exactitud del CI convertidor
Exactitud mal (utilizados en los multímetros), la resolución A/D.
está dada como el número de dígitos que se obtiene Las precisiones de los CI convertidores A/D
en la lectura (3½ o 4½). Los convertidores A/D típicos con salidas binarias se hallan en el rango
típicos con salidas binarias tienen resoluciones de de q½ LSB a q2 LSB, en tanto que aquellos con
4, 6, 8, 10, 12, 14 y 16 bits. Los errores que se pre- salidas decimales deben estar en el rango entre el
sentan debido al uso de pasos binarios discretos 0.01 y 0.05% de exactitud.
14-10 CI convertidor A/D das triestado, por lo que puede conectarse directa-
En esta sección se estudiará un CI convertidor A/D mente al bus de datos de un sistema basado en un
comercial. La figura 14-17(a) muestra el diagrama microprocesador. Este dispositivo cuenta con sa-
de distribución de patas de un CI convertidor A/D lidas binarias y un tiempo de conversión pequeño CI convertidor
de ocho bits ADC0804. La tabla de la figura 14- de solamente 100 µs, sus entradas y salidas son A/D de ocho
17(b) contiene el nombre y la función de cada pata compatibles con MOS y TTL y tiene un generador bits ADC0804
del CI ADC0804. de reloj incluido en el mismo circuito. Dicho gene-
El convertidor A/D ADC0804 fue diseñado rador necesita dos componentes externos (resisten-
para conectarse directamente con microprocesa- cias y capacitores) para funcionar. El CI ADC0804
Copyright © 2008. McGraw-Hill España. All rights reserved.
dores anteriores, como el 8080, el 8085 o el Z80. funciona con una fuente de alimentación estándar
Algunos nombres de las patas del CI ADC0804 co- de 5 V cd y puede codificar voltajes analógicos
rresponden a las patas de microprocesadores muy de entrada en el rango de 0 a 5 V.
populares; por ejemplo, el ADC0804 utiliza las pa- El CI convertidor A/D ADC0804 puede pro-
tas RD, WR e INTR, las cuales corresponden a las barse mediante el uso del circuito que se muestra
patas RD, WR e INTR del microprocesador 8085. en la figura 14-18. La función del circuito consiste
El ADC0804 también puede conectarse con otros en codificar la diferencia de voltaje entre Vent() y
microprocesadores de ocho bits, como el 6800 y el Vent() comparada con el voltaje de referencia (5.12
6502. La entrada de control CS al convertidor A/D V en este ejemplo) a un valor binario correspon-
ADC0804 recibe su señal (selección de circuito) diente. La resolución del CI ADC0804 es de ocho
proveniente de la circuitería de decodificación de bits o del 0.39%, lo cual significa que por cada Convertidor
direcciones del microprocesador. incremento de 0.02 V (5.1 V t 0.39% 0.02 V) en A/D de
El ADC0804 es un convertidor A/D de aproxi- voltaje en las entradas analógicas, el conteo bina- aproximaciones
maciones sucesivas de ocho bits CMOS con sali- rio aumenta en 1. sucesivas
$4 7$$
3% $-,3
83 %# -4#
$-,*/ %#
7FOU
%#
7FOU
%#
"(/% %#
7SFG %#
WJTUBTVQFSJPS
$*DPOWFSUJEPS"%"%$
/ÙNFSP &OUSBEBTBMJEB
4ÎNCPMP %FTDSJQDJÓO
EFQBUB EFMBBMJNFOUBDJÓO
$4 &OUSBEB -ÎOFBEFTFMFDDJÓOEFDJSDVJUPEFMDPOUSPMEFMç1
3% &OUSBEB -ÎOFBEFMFDUVSBEFMDPOUSPMEFMç1
83 &OUSBEB -ÎOFBEFFTDSJUVSBEFMDPOUSPMEFMç1
$-,*/ &OUSBEB 3FMPK
*/53 4BMJEB -BMÎOFBEFJOUFSSVQDJÓOWBBMBFOUSBEBEFJOUFSSVQDJÓOEFMç1
7FOU
&OUSBEB 7PMUBKFBOBMÓHJDP FOUSBEBQPTJUJWB
7FOU
&OUSBEB 7PMUBKFBOBMÓHJDP FOUSBEBOFHBUJWB
CI convertidor C
A/D ADC0804 Fig. 14-17 CI convertidor A/D ADC0804. (a) Diagrama de patas. (b) Identificación de patas y sus funciones.
4"-*%"#*/"3*"
&/53"%" 7
"/"-¶(*$"
7$$
7FOU
%#
L6 %#
%#
7TBM
%#
$POWFSUJEPS"%
83 EFPDIPCJUT %#
%#
$-,3 "%$
%#
3 %#
*OJDJP
L6
*/53
$-,*/
"5*&33" %5*&33" $4 3%
$
Q'
Fig. 14-18 Diagrama de cableado de un circuito de prueba que utilice el CI convertidor A/D CMOS ADC0804. Prueba del CI
convertidor
A/D ADC0804
El interruptor de arranque de la figura 14-18 cabo aproximadamente 5 000 a 10 000 conversio-
está inicialmente cerrado y después se abre con el nes por segundo. La velocidad de conversión del
fin de arrancar este convertidor A/D de funciona- ADC0804 es alta debido que este circuito utiliza la
miento libre. Se llama de funcionamiento libre por- técnica de aproximaciones sucesivas en el proceso
que continuamente convierte la entrada analógica de conversión.
en salidas digitales. El interruptor de arranque se La resistencia (R1) y el capacitor (C1) conectados
debe dejar abierto una vez que funcione el conver- a las entradas CLK R y CLK IN del CI ADC0804
tidor A/D. Cabe pensar que la entrada WR es una de la figura 14-18 provocan que trabaje el reloj in-
entrada de reloj con la salida de interruptor (INTR) terno. Las salidas de datos (DB7-DB0) controlan
cuando se pulsa la entrada WR al final de cada las pantallas binarias LED y son salidas triestado
conversión de analógico a digital. Una transición activas en ALTA.
de L a H de la señal en la entrada WR arranca el ¿Cuál es la salida binaria de la figura 14-18 si el
proceso de conversión A/D. Cuando la conversión voltaje de entrada analógico es de 1.0 V? Recuerde
termina, la pantalla binaria se actualiza y la salida que cada 0.02 V es igual a un solo conteo binario.
Copyright © 2008. McGraw-Hill España. All rights reserved.
INTR emite un pulso negativo. El pulso negativo de Al dividir 1.0 V entre 0.02 V obtenemos 50 en deci-
interrupción se retroalimenta con el fin de tempo- mal y al corvertir este número a binario obtenemos
rizar la entrada WR e inicia otra conversión A/D, el 001100102. Los indicadores de salida desplega-
mientras que el circuito de la figura 14-18 llevará a rán el número binario 00110010 (LLHHLLHL).
14-11 Medidor de luz digital En la figura 14-19 se pueden utilizar otras cel-
El convertidor A/D es el dispositivo electrónico das. Si la fotocelda sustituta tiene diferentes espe-
que se utiliza para codificar voltajes analógicos a cificaciones de resistencia, usted podrá cambiar el
forma digital. Con frecuencia, estos voltajes analó- valor de la resistencia R2 en el circuito de medición
gicos son generados por transductores, por ejem- de luz con el fin de graduar la salida binaria como
plo: la intensidad luminosa puede convertirse en usted lo desee.
una resistencia variable mediante el uso de una En la figura 14-20 está dibujado un segundo cir-
fotocelda. cuito digital para la medición de luz. Este medidor
En la figura 14-19 se muestra un diagrama es- de luz indica la brillantez relativa de la luz que im-
Medidor digital quemático de un medidor digital de luz básico. El pacta la fotocelda en decimal (del 0 al 9). El nuevo
de luz CI ADC0804 está cableado como un convertidor medidor de luz es similar al circuito de la figura
A/D de operación libre como el de la sección an- 14-19, el cual cuenta con un reloj que se ha agre-
terior. El interruptor de botón se oprime solamente gado al circuito. El reloj consiste en un CI tempori-
una vez para activar el convertidor A/D, y el vol- zador 555, dos resistencias y un capacitor cableado
taje analógico de entrada es medido a través de la como un MV astable. El reloj genera una salida
resistencia R2. La fotocelda (R3) es el sensor de luz TTL con una frecuencia de alrededor de 1 Hz, lo
Transductor o transductor en este circuito. A medida que au- cual significa que el voltaje analógico de entrada
menta la intensidad luminosa, la resistencia de la se convierte en forma digital solamente una vez
fotocelda (R3) disminuye. La disminución de esta por segundo. Esta velocidad de conversión tan baja
resistencia provoca un aumento en la corriente que mantiene a la salida libre de “jitter” entre las dos
circula a través de las resistencias en serie R2 y R3, lecturas de la pantalla LED de siete segmentos.
mientras que el aumento de corriente a través de El CI 7447A no sólo decodifica las cuatro MSB
R2 genera un incremento proporcional en la caída (DB7, DB6, DB5 y DB4) a partir de la salida del
de voltaje a través de la resistencia. La caída de convertidor A/D ADC0804, sino también con-
voltaje en R2 es el voltaje de entrada analógico al trola los segmentos de la pantalla LED de siete
convertidor A/D. Por su parte, un aumento en el segmentos. Las siete resistencias de 150 Ω entre el
Copyright © 2008. McGraw-Hill España. All rights reserved.
voltaje analógico de entrada causa un incremento CI 7447A y la pantalla de siete segmentos limitan
en la lectura de las salidas binarias. la corriente que circula a través de un segmento
Fotocelda de La fotocelda de sulfito de cadmio que se utiliza “encendido” en un valor seguro.
sulfito de en la figura 14-19 es una resistencia variable. A De la misma forma que en los circuitos ante-
cadmio medida que aumenta la intensidad de la luz que se riores (figura 14-19), la salida del nuevo medidor
impacta con la fotocelda, su resistencia disminuye. de luz puede tenerse que graduar, de tal modo que
La fotocelda que se muestra en la figura 14-19 la luz de baja intensidad indique un 0 y la de alta
puede tener una resistencia máxima de alrededor señale un 9 en la pantalla LED de siete segmentos.
de 500 kΩ y una mínima de aproximadamente 100 El valor de la resistencia R2 puede cambiarse con el
Ω. La fotocelda de sulfito de cadmio es muy sensi- fin de graduar la salida. Si R2 se sustituye por una
Fotorresistencia ble en la porción del verde al amarillo del espectro resistencia de pequeño valor, la lectura de la salida
luminoso. La fotocelda también se conoce con el decimal será menor para la misma intensidad lu-
Celda nombre de fotorresistencia, fotocelda cd o celda minosa; sin embargo, si aumentamos el valor de
fotorresistiva fotorresistiva. resistencia de R2, la lectura a la salida será mayor.
3
'PUPDFMEB 4"-*%"#*/"3*"
7
3
7$$
6 7FOU
%#
%#
%#
7FOU
%#
$POWFSUJEPS"%
83 EFPDIPCJUT %#
%#
$-,3 "%$
%#
3 %#
0QSJNB L6
QBSBJOJDJBS */53
$-,*/
"5*&33" %5*&33" $4 3%
$
Q'
Fig. 14-19 Diagrama de cableado de un medidor digital de luz que utiliza salidas binarias.
498
de luz
medidor digital
Circuito de un
Capítulo 14
7 WPMUBKFEFSFGFSFODJB
&/53"%"
3
4"-*%"
7 7 7
'PUPDFMEB
-&%
6 B
7$$ 7$$ B B
7FOU
%# % C
%FDPEJGJDBEPS C C
$POWFSUJEPS"% D
%# $ D D
6 3 EFPDIPCJUT
E
7FOU
%# # E E
F ¦OPEP
%# " F F
83 G
)[ "
G G
$-,3 H
5*&33" H H
7
L6 3
"%$
L6 $-,*/
"5*&33"
%5*&33" $4 3%
3FMPK
L6
$
Q'
M
'
Fig. 14-20 Diagrama de cableado de un medidor digital de luz que utiliza una pantalla digital.
14-12 Digitalización de la Conforme la temperatura del termistor de la fi-
temperatura gura 14-21 aumenta, su resistencia disminuye, lo
cual provocará que el voltaje a la entrada del inver-
El convertidor A/D podría utilizarse para convertir
sor Schmitt trigger aumente (véase el voltímetro).
una temperatura analógica en una cantidad digital.
Cuando la temperatura aumenta, el voltaje a la en-
Un termómetro digital es un ejemplo del uso de un
trada del inversor excederá finalmente los +1.7 V y
convertidor A/D en la digitalización de tempera-
la salida del inversor cambiará del estado ALTO al
tura. Otros dispositivos diferentes del convertidor
BAJO como lo indica el probador lógico.
A/D también pueden usarse para convertir una
Asimismo, a medida que la temperatura del
temperatura analógica a una forma digital.
termistor de la figura 14-21 disminuye, su resis- Digitalizar
Como una definición general, digitalizar signi-
tencia aumenta, lo cual provoca que el voltaje a la
fica convertir una medición analógica en unidades
entrada del inversor disminuya (véase el voltíme-
o pulsos digitales. El convertidor A/D es un ejem-
tro). Cuando la temperatura disminuye por debajo
plo de un digitalizador. En esta sección, el digitali-
del voltaje de umbral de aproximadamente +1 V,
zador será un inversor Schmitt trigger elemental.
la salida del inversor Schmitt trigger cambiará de
En la figura 14-21 se muestra un circuito sencillo
BAJO a ALTO, como se indica en el probador ló-
para digitalizar temperatura. El dispositivo digita-
gico. El potenciómetro que se muestra en la figura
lizador es un inversor Schmitt trigger (CI 74LS14)
14-21 permite al usuario hacer algunos ajustes en Termistor
y un termistor es tanto el transductor de tempe-
cuanto a qué temperaturas disparará el circuito di-
ratura como una resistencia sensible a la tempe-
gitalizador en un nivel ALTO o BAJO. En otras
ratura. A medida que aumenta la temperatura del
palabras, el potenciómetro R1 se utiliza con fines
termistor, disminuye su resistencia. Se dice que los
de calibración.
termistores tienen un coeficiente de temperatura
En el ejemplo de la figura 14-21 se mencionó
negativo, mientras que la mayoría de los metales
que habíamos digitalizado la temperatura. En este
(como el cobre) tienen un coeficiente de tempera-
ejemplo, la digitalización toma la forma de generar
tura positivo.
un nivel ALTO o BAJO, ejemplo que es como la
Recuerde que el umbral de conmutación del in-
función de sensado de un termostato. Las patas
versor Schmitt trigger 74LS14 es de alrededor de
de E/S de un microcontrolador (como el BASIC
1.7 V cuando el voltaje de entrada aumenta. Debido
Stamp) pueden digitalizar datos analógicos en la
a la histéresis, el umbral de conmutación del inver-
misma forma que lo puede hacer el circuito de la
sor Schmitt trigger es menor o alrededor de 1 V
figura 14-21 cuando se usan las patas de E/S como
cuando el voltaje de entrada disminuye.
7
5FSNJTUPS 5 3
EFL6 B$
-4
Copyright © 2008. McGraw-Hill España. All rights reserved.
50
L6 3
7 "-
+0
#"
1SP
CB
EP
SMÓ
HJD
P
/FHSP
5*&33"
3PKP
7
Fig. 14-21 Utilización de un termistor para censar la temperatura y un inversor Schmitt trigger
para digitalizar la entrada analógica.