Está en la página 1de 4

Pregunta 3:

Utilizando el Flip Flop D, diseñar un circuito que el permita convertir a Flip Flop JK.
Implementar el circuito utilizando solamente Puertas Lógicas NAND y verifique su tabla
de verdad.
D→JK

J K Qn Qn+1 D
0 0 0 0 0
0 0 1 1 1
0 1 0 0 0
0 1 1 0 0
1 0 0 1 1
1 0 1 1 1
1 1 0 1 1
1 1 1 0 0

Para D:

1 0 0 0
1 1 1 0

̅̅̅̅
D = J𝑄 ̅
𝑛 + 𝐾 𝑄𝑛

Implementando con nand:


̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅
̅̅̅̅ ̅
𝐷 = J𝑄 𝑛 + 𝐾 𝑄𝑛

̅̅̅̅̅̅̅̅̅̅̅̅
̅̅̅̅ ̅̅̅̅̅̅
̅
𝐷 = 𝐽𝑄 𝑛 . 𝐾 𝑄𝑛
Pregunta 4:
Analice el funcionamiento del circuito y desarrollar su tabla de verdad

Ecuacion 1:
̅̅̅̅̅̅̅
̅̅̅
𝐽𝑄̅ . 𝑄̅ = 𝑄

𝐽𝑄̅ + 𝑄 = 𝑄
𝐽+𝑄 =𝑄

Ecuacion 2:
̅̅̅̅̅̅̅̅
𝑄. ̅̅̅̅
𝐾𝑄 = 𝑄̅

𝑄̅ + 𝐾𝑄 = 𝑄̅

𝐾 + 𝑄̅ = 𝑄̅

Tabla de verdad:
J K Q Q´
0 0 X X
0 1 0 1
1 0 1 0
1 1 N.P N.P
Pregunta 5:
Implementar el circuito mostrado en la Figura 1. Analice su funcionamiento para valores
de :
a) RA= 100Kohm RB= 100 Kohm C1= 4.7 uF
b) RA= 100Kohm RB= 120 Kohm C1= 10 uF
c) RA= 220Kohm RB= 167 Kohm C1= 16 uF

Timer 555 configurado como astable:


a) RA= 100Kohm RB= 100 Kohm C1= 4.7 uF

Formulas:
𝑇𝑐 = 0.693(𝑅𝐴 + 𝑅𝐵 )𝐶
𝑇𝑑 = 0.693𝑅𝐵 𝐶
𝑇 = 𝑇𝑐 + 𝑇𝑑
𝑇 = 0.693(𝑅𝐴 + 2𝑅𝐵 )𝐶
𝑇𝑐
𝐷𝑐 (%) = 100%
𝑇
Donde:
Tc = Tiempo de carga
Td= Tiempo de descarga
T = tiempo total o periodo
Dc = Dutty cycle(ciclo de trabajo)

a) Para: RA= 100Kohm RB= 100 Kohm C1= 4.7 uF

𝑇𝑐 = 0.65142
𝑇 = 0.97713
→ 𝐷𝑐 (%) = 66%

b) Para: RA= 100Kohm RB= 120 Kohm C1= 10 uF

𝑇𝑐 = 1.5246
𝑇 = 2.3562
→ 𝐷𝑐 (%) = 64.7%

c) Para: RA= 220Kohm RB= 167 Kohm C1= 16 uF

𝑇𝑐 = 4.291056
𝑇 = 6.142752
→ 𝐷𝑐 (%) = 69%