Está en la página 1de 2

FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA

Carrera de Ingeniería Electrónica y Telecomunicaciones

LABORATORIO DE SISTEMAS ANALÓGICO DIGITALES

PRÁCTICA N°11
1. TEMA
CONTADORES EN VHDL y FPGA

2. OBJETIVOS

2.1. Familiarizar al estudiante con el diseño de circuitos con FLIP-FLOPS


(MULTIVIBRADORES BIESTABLES)
2.2. Creación de flip-flops mediante VHDL.
2.3. Implantación de código en FPGA

3. TRABAJO PREPARATORIO
3.1. Consultar como se programa contadores sincrónicos.
3.2. Elaborar código en VHDL que permita implementar un flip–flop S–R sincrónico.
3.3. Consultar en que consiste y como se realiza el barrido de display en VHDL.
3.4. Elaborar el código en VHDL que permita un contador ascendente (U=1) y
descendente (U=0) del módulo especificado en la tabla correspondiente a la parte
práctica, el conteo debe ser mostrado en los display 7 segmentos del FPGA.

4. EQUIPO Y MATERIALES

 Computadora: (Estos materiales y equipos se proveen por el laboratorio)


 Software de simulación VHDL Quartus
 Tarjeta de desarrollo RZ-EasyFPGA Cyclone IV

5. PROCEDIMIENTO
5.1. Realizar los contadores según corresponda.

GRUPO CONTADOR ASCENDENTE CONTADOR DESCENDENTE


GR2 15 84
GR3 23 96
GR4 11 77
GR5 27 61

Período: 2019-A | https://detri.epn.edu.ec/practicas-laboratorio-de-sistemas-analogico-digitales/


LABORATORIO DE SISTEMAS ANALÓGICO DIGITALES

6. INFORME
6.1. Investigar las ventajas de utilizar FPGA para la implementación de contadores
asincrónicos.
6.2. Conclusiones y Recomendaciones
6.3. Bibliografía.

7. REFERENCIAS

Elaborado por: MSc. Ricardo Mena.


Revisado por: MSc. Ramiro Morejón.

Período: 2019-A | https://detri.epn.edu.ec/practicas-laboratorio-de-sistemas-analogico-digitales/

También podría gustarte