Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Características. -
Disipación de potencia. –
Una compuerta NAND TTL estándar disipa una potencia promedio de 10Mw.
tPHL = 7 ns
Inmunidad al ruido:
Son perturbaciones transitorias indeseadas que se producen en los niveles lógicos de los
circuitos, debido a causas internas y externas son:
Pero si amplitud del ruido a la entrada de cualquier circuito digital es pequeña que un valor
determinado, conocido como “margen de ruido” este no afectara al buen funcionamiento
del circuito.
FACTOR DE CARGA. -
•Factor de carga o fan-out de una salida: es el máximo número de entradas de puertas que
se le pueden conectar, permaneciendo los niveles lógicos en los márgenes garantizados.
•Fan-in de una entrada: es la carga que supone para una determinada salida, la entrada de
otro circuito.
VOLTAJE DE ALIMENTACIÓN
Las series 4000 y 74C funcionan con valores de VDD, que van de 3 a 15 V, por lo que la
regulación del voltaje no es un aspecto crítico. Las series 74HC y 74RCT funcionan con un
menor margen de 2 a 6 V.
Cuando se emplean dispositivos CMOS y TTL, juntos, es usual que el voltaje de alimentación
sea de 5 V para que una sola fuente de alimentación de 5 V proporcione VDD
para los dispositivos CMOS y VCC para los TTL. Si los dispositivos CMOS funcionan con un
voltaje superior a 5V para trabajar junto con TTL se deben de tomar medidas especiales.
Inmunidad al ruido:
Disipación de potencia. –
La potencia disipada, es la media de potencia disipada a nivel alto y bajo. Se traduce en la
potencia media que la puerta va a consumir. Tal y como comentamos, uno de los
principales motivos del empleo de la lógica CMOS es su “muy bajo consumo de potencia”.
Cuando un circuito lógico CMOS se encuentra en estático (sin cambiar) o en reposo, su
disipación de potencia es extremadamente baja, aumentando conforme aumenta la
velocidad de conmutación.
Ventajas
La familia lógica tiene una serie de ventajas que la hacen superior a otras en la fabricación
de circuitos integrados digitales:
• El bajo consumo de potencia estática, gracias a la alta impedancia de entrada de los
transistores de tipo MOSFET y a que, en estado de reposo, un circuito CMOS sólo
experimentará corrientes parásitas. Gracias a su carácter regenerativo, los circuitos CMOS
son robustos frente a ruido o degradación de señal debido a la impedancia del metal de
interconexión.
• Los circuitos CMOS son sencillos de diseñar.
• La tecnología de fabricación está muy desarrollada, y es posible conseguir densidades de
integración muy altas a un precio mucho menor que otras tecnologías.
Desventajas
Algunos de los inconvenientes son los siguientes:
• Debido al carácter capacitivo de los transistores MOSFET, y al hecho de que estos son
empleados por duplicado en parejas nMOS-pMOS, la velocidad de los circuitos CMOS es
comparativamente menor que la de otras familias lógicas.
• Son vulnerables a latch-up: Consiste en la existencia de un tiristor parásito en la
estructura CMOS que entra en conducción cuando la salida supera la alimentación.
• Según se va reduciendo el tamaño de los transistores, las corrientes parásitas empiezan a
ser comparables a las corrientes dinámicas (debidas a la conmutación de los dispositivos).
FAMILIA ECL:
La familia ECL, Lógica Acoplada en Emisor (emmiter-coupled logic) son unos circuitos
integrados digitales los cuales usan transistores bipolares, pero a diferencia de los TTL en
los ECL se evita la saturación de los transistores, esto da lugar a un incremento en
la velocidad total de conmutación. La familia ECL opera bajo el principio de la conmutación
de corriente, por el cual una corriente de polarización fija menor que la corriente del
colector de saturación es conmutada del colector de un transistor al otro.
- Son los circuitos más veloces y pueden alcanzar tiempos de demora de hasta 1ns.
- No existen picos de corrientes en los transistores como sucede en la familia lógica
TTL.
- Se dispone de salidas complementadas, lo que le brinda mayor versatilidad.
- El nivel de 1 lógica es prácticamente independiente del factor de carga.
- Buen factor de carga N= 15
BIBLIOGRAFIA. –
Familia lógica - Wikipedia, la enciclopedia libre
https://es.wikipedia.org/wiki/Semiconductor_complementario_de_óxido_metálico
https://es.wikipedia.org/wiki/Tecnología_TTL
hyperphysics.phy-astr.gsu.edu/hbasees/Electronic/logfam.html
ELECTRONICA DIGITAL
II
(FAMILIAS LOGICAS)
Estudiantes:
Carrera:
Ing. Electrónica
SEMESTRE I/2018