Documentos de Académico
Documentos de Profesional
Documentos de Cultura
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
1. OBJETIVOS:
2.
3. General:
Diseñar y Armar un CLC de múltiples salidas que cumpla los requerimientos según
las condiciones de diseño.
Específicos:
Elaborar de la tabla (o tablas) de verdad y extracción de la expresión (o expresiones)
lógica ampliada.
Realizar la expresión lógica a partir de la tabla de verdad del CLC. Simplificación
(Mapas K o teoremas).
Realizar la simulación del diseño de circuito en el software de simulación circuitos
electrónicos.
Comprobar la validez de las diferentes etapas de diseño de un CLC.
Armar el circuito en el protoboard y comprobar su funcionamiento.
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
INTRODUCCIÓN:
Circuitos Digitales
“Un sistema es la combinación de dispositivos diseñados para manipular información lógica
o cantidades físicas que se representan en forma digital, es decir, las cantidades solo pueden
tener valores discretos.” (Tocci, 2007)
Los circuitos digitales son la base fundamental del desarrollo de la electrónica en la
actualidad, debido a la tendencia a facilitar y economizar las tareas del hombre. Estos
circuitos, cuyos componentes realizan operaciones análogas a las que indican los operadores
lógicos se llaman "Circuitos Lógicos" o "Circuitos Digitales".
Los Circuitos Lógicos están compuestos por elementos digitales como la compuerta AND
(Y), compuerta OR (O), compuerta NOT (NO) y otras combinaciones complejas de los
circuitos antes mencionados.
Algebra de Boole
“El álgebra booleana son reglas algebraicas, basadas en la teoría de conjuntos, para manejar
ecuaciones de lógica matemática.” (Pardo Collantes & Bailón Vega, 1999) Permite cálculos
y demostraciones como cualquier parte de las matemáticas. Es llamada así en honor del
matemático George Boole, que la introdujo en 1847.
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
Compuertas Lógicas
Compuerta OR:
La compuerta OR produce la función sumadora, esto es, la salida es 1 si la entrada A o la
entrada B o ambas entradas son 1; de otra manera, la salida es 0. El símbolo algebraico de la
función OR (+), es igual a la operación de aritmética de suma. Las compuertas OR pueden
tener más de dos entradas. (Molina, 2008).
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
Compuerta NOT:
“El circuito NOT es un inversor que invierte el nivel lógico de una señal binaria. Produce el
NOT, o función complementaria. El símbolo algebraico utilizado para el complemento es
una barra sobra el símbolo de la variable binaria.” (Molina, 2008) El círculo pequeño en la
salida de un símbolo gráfico de un inversor designa un inversor lógico. Es decir cambia los
valores binarios 1 a 0 y viceversa.
Display de 7 Segmentos
Cada Led trabaja con tensiones y corrientes bajas por lo tanto se pueden conectar
directamente a compuertas lógicas o pines de salida de un micro controlador, igualmente
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
siempre es recomendable para aumentar la vida útil de los mismos, conectarle una resistencia
en serie entre el pin de salida del micro controlador y el de entra del 7 segmentos, la
intensidad lumínica en este caso dependerá del valor de la resistencia agregada.
Circuito 7447
Es un elemento digital que funciona a base de estados lógicos, con los cuales indica una
salida determinada basándose en un dato de entrada característico, su función operacional se
basa en la introducción a sus entradas de un número en código binario correspondiente a su
equivalente en decimal para mostrar en los siete pines de salida establecidos para el
integrado, una serie de estados lógicos que están diseñados para conectarse a un elemento
alfanumérico en el que se visualizará el número introducido en las entradas del
decodificador. El elemento alfanumérico que se conecta a las siete salidas del decodificador
también está diseñado para trabajar con estados lógicos, es un dispositivo elaborado con un
arreglos de LED de tal manera que muestre los números decimales desde el cero hasta el
nueve dependiendo del dato recibido desde el decodificador, a este elemento se le conoce
con el nombre de display ó dispositivo alfanumérico de 7 segmentos.
El decodificador está formado internamente por compuertas lógicas y sus conexiones
internas son un sistema predefinido por el diseñador para que su función operacional sea un
acople perfecto y efectivo con el display, observe como se muestran a continuación en las
especificaciones del fabricante.
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
Puente En H
El término "puente H" proviene de la típica representación gráfica del circuito. Un puente
H se construye con 4 interruptores (mecánicos o mediante transistores). Cuando los
interruptores S1 y S4 (ver primera figura) están cerrados (y S2 y S3 abiertos) se aplica una
tensión positiva en el motor, haciéndolo girar en un sentido. Abriendo los interruptores S1
y S4 (y cerrando S2 y S3), el voltaje se invierte, permitiendo el giro en sentido inverso del
motor.
Con la nomenclatura que estamos usando, los interruptores S1 y S2 nunca podrán estar
cerrados al mismo tiempo, porque esto cortocircuitaría la fuente de tensión. Lo mismo
sucede con S3 y S4.
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
4.
5. METODOLOGÍA:
Diseñar y Armar un CLC que cumpla las siguientes condiciones: Condiciones de diseño.
El circuito tiene 4 entradas, por lo tanto existen 16 códigos de 4 bits cada uno.
Tres códigos diferentes activen un motor.
Otros tres códigos activen una luz intermitente (oscilador).
Otros tres códigos de los restantes activan un motor que gira en sentido anti horario.
Tabla de verdad que debe cumplir el circuito en general para los dispositivos a
funcionar con los diferentes códigos.
A B C D FUNCION
0 0 0 0 Led
0 0 0 1 Led
0 0 1 0 Led
0 0 1 1 Led
0 1 0 0 Led
0 1 0 1 Led
0 1 1 0 Oscilador
0 1 1 1 Led
1 0 0 0 Motor Gira Sentido Horario
1 0 0 1 Motor Gira Sentido Horario
1 0 1 0 Oscilador
1 0 1 1 Motor Gira Sentido Horario
1 1 0 0 Motor Gira Sentido Anti Horario
1 1 0 1 Motor Gira Sentido Anti Horario
1 1 1 0 Oscilador
1 1 1 1 Motor Gira Sentido Anti Horario
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
A B C D X
0 0 0 0 1
0 0 0 1 1
0 0 1 0 1
0 0 1 1 1
0 1 0 0 1
0 1 0 1 1
0 1 1 0 0
0 1 1 1 1
1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 0
1 1 0 0 0
1 1 0 1 0
1 1 1 0 0
1 1 1 1 0
OO 1O 11 1O
OO 1 1 0 0
O1 1 1 0 0
11 1 1 0 0
1O 1 0 0 0
Expresión
̅𝑩
𝑨 ̅ +𝑨
̅𝑪̅+ 𝑨
̅𝑫
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
A B C D X
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 0
0 1 0 1 0
0 1 1 0 0
0 1 1 1 0
1 0 0 0 1
1 0 0 1 1
1 0 1 0 0
1 0 1 1 1
1 1 0 0 0
1 1 0 1 0
1 1 1 0 0
1 1 1 1 0
Expresión
̅𝑪
𝑨𝑩 ̅ + 𝑨𝑩
̅𝑫
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
A B C D X
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 0
0 1 0 1 0
0 1 1 0 0
0 1 1 1 0
1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 0
1 1 0 0 1
1 1 0 1 1
1 1 1 0 0
1 1 1 1 1
Expresión
̅ + 𝑨𝑩𝑫
𝑨𝑩𝑪
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
A B C D X
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 0
0 1 0 1 0
0 1 1 0 1
0 1 1 1 0
1 0 0 0 0
1 0 0 1 0
1 0 1 0 1
1 0 1 1 0
1 1 0 0 0
1 1 0 1 0
1 1 1 0 1
1 1 1 1 0
Expresión
̅ + 𝑨𝑪𝑫
𝑩𝑪𝑫 ̅
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
Datos:
Tiempo en alto: 1.54 seg
Tiempo en bajo: 0.7 seg
Condensador: 10 uF
Desarrollo:
𝑡alto = 0.7 ∗ 𝑅 ∗ 𝐶
Esquema:
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
4.
5. RESULTADOS Y DISCUSIÓN:
Por medio de dos transistores podemos aprovechar la ganancia de voltaje y poder girar
en un sentido el motor por los otros dos transistores también aprovechamos su ganancia
y podemos hacer la inversión de giro.
El circuito integrado 7447 este convierte el código binario de entrada BCD a niveles
lógicos que permiten activar un display ánodo común.
En el caso de un circuito integrado 555 es utilizado para proporcionar retardos de tiempo
como un oscilador y como flip flop.
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
6. CUESTIONARIO DE INVESTIGACIÓN:
1. ¿Qué numeración corresponde al decodificador y contador utilizado utilizado?
a) 7416 - 74193.
b) 7418 - 74194.
c) 7447 - 74193.
d) 7448 - 7493.
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
7. CONCLUSIONES:
8.
Verificamos que el funcionamiento marcha correctamente según las condiciones
solicitadas.
Realizada la tabla de verdad podemos continuar con el diseño respectivo y observamos
que el circuito cumple con los datos expresados en la tabla de verdad.
Se puede comprobar el funcionamiento de una compuerta dando estados lógicos a las
entradas y verificando con la respectiva tabla de verdad.
9. RECOMENDACIONES:
10. BIBLIOGRAFÍA:
11.
Angulo, José; Hernández, Juan; Prieto, María (2010). Electrónica Digital y
Microprogramable. España: Paraninfo
Tocci, Ronald (2003). Sistemas digitales principios y aplicaciones (8 ed.). México:
Pearson.
Electrónica digital Introducción a la lógica digital, Teoría, Problemas y simulación;
Santiago Acha; Manuel Castro
1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017
EVALUACIÓN