Está en la página 1de 18

UNIVERSIDAD TECNOLOGICA EQUINOCCIAL

INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

Asignatura: Electrónica Aplicada y Laboratorio II Grupo Nº: 5


Carrera: Electromecánica Integrantes:
Nivel y paralelo: 5 D Buenaño Marco
Fecha de práctica:10 – 05 – 2018 Chamba Cristhian
Fecha presentación informe:15 – 05 – 2018 Ortiz Jefferson
Nº Práctica:1 Quiroz José
Informe Nº:1 Vargas Jefferson

TÍTULO DE LA PRÁCTICA: Diseño de Circuitos Combinacionales con Compuertas


Lógicas.

1. OBJETIVOS:
2.
3. General:
 Diseñar y Armar un CLC de múltiples salidas que cumpla los requerimientos según
las condiciones de diseño.

Específicos:
 Elaborar de la tabla (o tablas) de verdad y extracción de la expresión (o expresiones)
lógica ampliada.
 Realizar la expresión lógica a partir de la tabla de verdad del CLC. Simplificación
(Mapas K o teoremas).
 Realizar la simulación del diseño de circuito en el software de simulación circuitos
electrónicos.
 Comprobar la validez de las diferentes etapas de diseño de un CLC.
 Armar el circuito en el protoboard y comprobar su funcionamiento.

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

INTRODUCCIÓN:

Circuitos Digitales
“Un sistema es la combinación de dispositivos diseñados para manipular información lógica
o cantidades físicas que se representan en forma digital, es decir, las cantidades solo pueden
tener valores discretos.” (Tocci, 2007)
Los circuitos digitales son la base fundamental del desarrollo de la electrónica en la
actualidad, debido a la tendencia a facilitar y economizar las tareas del hombre. Estos
circuitos, cuyos componentes realizan operaciones análogas a las que indican los operadores
lógicos se llaman "Circuitos Lógicos" o "Circuitos Digitales".
Los Circuitos Lógicos están compuestos por elementos digitales como la compuerta AND
(Y), compuerta OR (O), compuerta NOT (NO) y otras combinaciones complejas de los
circuitos antes mencionados.

Algebra de Boole
“El álgebra booleana son reglas algebraicas, basadas en la teoría de conjuntos, para manejar
ecuaciones de lógica matemática.” (Pardo Collantes & Bailón Vega, 1999) Permite cálculos
y demostraciones como cualquier parte de las matemáticas. Es llamada así en honor del
matemático George Boole, que la introdujo en 1847.

Circuitos Lógicos Combinatorios (CLC)


“Un circuito combinatorio es un circuito digital cuyas salidas, en un instante determinado
son función, exclusivamente, de la “combinación” de valores binarios de las entradas del
circuito en ese mismo instante.” (Pardo Collantes & Bailón Vega, 1999) Un CLC es un tipo
de circuito lógico cuyo nivel de salida depende de la combinación de los niveles de las
entradas presentes en ese instante de tiempo, si cambia el ingreso muy posiblemente también
cambie la salida. Un CLC es un circuito SIN MEMORIA.

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

Compuertas Lógicas

Una puerta lógica, o compuerta lógica, es un dispositivo electrónico el cual es la expresión


física de un operador booleano en la lógica de conmutación. Cada puerta lógica consiste en
una red de dispositivos interruptores que cumple las condiciones booleanas para el operador
particular. Son esencialmente circuitos de conmutación integrados en un chip.
 Tenemos las compuertas básicas OR, AND, NOT.
 NOR, NAND que es la negación de la OR y AND.
 Compuertas exclusivas XOR y XNOR.
Compuerta AND: La compuerta AND produce la multiplicación lógica AND: esto es: la
salida es 1 si la entrada A y la entrada B están ambas en el binario 1: de otra manera, la salida
es 0. (Molina, 2008).

Compuerta OR:
La compuerta OR produce la función sumadora, esto es, la salida es 1 si la entrada A o la
entrada B o ambas entradas son 1; de otra manera, la salida es 0. El símbolo algebraico de la
función OR (+), es igual a la operación de aritmética de suma. Las compuertas OR pueden
tener más de dos entradas. (Molina, 2008).

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

Compuerta NOT:
“El circuito NOT es un inversor que invierte el nivel lógico de una señal binaria. Produce el
NOT, o función complementaria. El símbolo algebraico utilizado para el complemento es
una barra sobra el símbolo de la variable binaria.” (Molina, 2008) El círculo pequeño en la
salida de un símbolo gráfico de un inversor designa un inversor lógico. Es decir cambia los
valores binarios 1 a 0 y viceversa.

Display de 7 Segmentos

Es un componente electrónico muy utilizado para representar visualmente números y letras,


es de gran utilidad dado su simpleza para implementar en cualquier proyecto electrónico.
Está compuesto por 7 dispositivos lumínicos (Led) que forman un “8”, de esta forma
controlando el encendido y apagado de cada led, podremos representar el numero o letra que
necesitamos.

Cada Led trabaja con tensiones y corrientes bajas por lo tanto se pueden conectar
directamente a compuertas lógicas o pines de salida de un micro controlador, igualmente

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

siempre es recomendable para aumentar la vida útil de los mismos, conectarle una resistencia
en serie entre el pin de salida del micro controlador y el de entra del 7 segmentos, la
intensidad lumínica en este caso dependerá del valor de la resistencia agregada.

Circuito 7447

Es un elemento digital que funciona a base de estados lógicos, con los cuales indica una
salida determinada basándose en un dato de entrada característico, su función operacional se
basa en la introducción a sus entradas de un número en código binario correspondiente a su
equivalente en decimal para mostrar en los siete pines de salida establecidos para el
integrado, una serie de estados lógicos que están diseñados para conectarse a un elemento
alfanumérico en el que se visualizará el número introducido en las entradas del
decodificador. El elemento alfanumérico que se conecta a las siete salidas del decodificador
también está diseñado para trabajar con estados lógicos, es un dispositivo elaborado con un
arreglos de LED de tal manera que muestre los números decimales desde el cero hasta el
nueve dependiendo del dato recibido desde el decodificador, a este elemento se le conoce
con el nombre de display ó dispositivo alfanumérico de 7 segmentos.
El decodificador está formado internamente por compuertas lógicas y sus conexiones
internas son un sistema predefinido por el diseñador para que su función operacional sea un
acople perfecto y efectivo con el display, observe como se muestran a continuación en las
especificaciones del fabricante.

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

Circuito Integrado 555


Es un circuito integrado (chip) que se utiliza en la generación de temporizadores, pulsos y
oscilaciones. El 555 puede ser utilizado para proporcionar retardos de tiempo, como un
oscilador, y como un circuito integrado flip flop. Sus derivados proporcionan hasta cuatro
circuitos de sincronización en un solo paquete.
Fue introducido en 1971 por Signetics, el 555 sigue siendo de uso generalizado debido a su
facilidad de uso, precio bajo y la estabilidad. Muchas empresas los fabrican en versión de
transistores bipolares y también en CMOS de baja potencia. A partir de 2003, se estimaba
que mil millones de unidades se fabricaban cada año. Este circuito suele ser utilizado para
trabajos sencillos como trabajos escolares, debido a su bajo costo y facilidad de trabajar con
él.

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

Descripción de las conexiones

 GND (normalmente la 1): es el polo negativo de la alimentación, generalmente tierra (masa).


 Disparo (normalmente la 2): Es donde se establece el inicio del tiempo de retardo si el 555
es configurado como monoestable. Este proceso de disparo ocurre cuando esta patilla tiene
menos de 1/3 del voltaje de alimentación. Este pulso debe ser de corta duración, pues si se
mantiene bajo por mucho tiempo la salida se quedará en alto hasta que la entrada de disparo
pase a alto otra vez.
 Salida (normalmente la 3): Aquí veremos el resultado de la operación del temporizador, ya
sea que esté conectado como monoestable, estable u otro. Cuando la salida es alta, el voltaje
será el voltaje de alimentación (Vcc) menos 1.7 V. Esta salida se puede obligar a estar en
casi 0 voltios con la ayuda de la patilla de reinicio (normalmente la 4).
 Reinicio (normalmente la 4): Si se pone a un nivel por debajo de 0.7 Voltios, pone la patilla
de salida a nivel bajo. Si por algún motivo esta patilla no se utiliza hay que conectarla a
alimentación para evitar que el temporizador se reinicie.
 Control de voltaje (normalmente la 5): Cuando el temporizador se utiliza en el modo de
controlador de voltaje, el voltaje en esta patilla puede variar casi desde Vcc (en la práctica
como Vcc -1.7 V) hasta casi 0 V (aprox. 2 V menos). Así es posible modificar los tiempos.
Puede también configurarse para, por ejemplo, generar pulsos en rampa.
 Umbral (normalmente la 6): Es una entrada a un comparador interno que se utiliza para
poner la salida a nivel bajo.
 Descarga (normalmente la 7): Utilizado para descargar con efectividad el condensador
externo utilizado por el temporizador para su funcionamiento.
 Voltaje de alimentación (VCC) (normalmente la 8): es el terminal donde se conecta el
voltaje de alimentación que va de 4.5 V hasta 16 V.

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

Puente En H

Es un circuito electrónico que generalmente se usa para permitir a un motor eléctrico DC


girar en ambos sentidos, avance y retroceso. Son ampliamente usados en robótica y como
convertidores de potencia. Los puentes H están disponibles como circuitos integrados, pero
también pueden construirse a partir de componentes discretos.

Los 2 estados básicos del circuito.

El término "puente H" proviene de la típica representación gráfica del circuito. Un puente
H se construye con 4 interruptores (mecánicos o mediante transistores). Cuando los
interruptores S1 y S4 (ver primera figura) están cerrados (y S2 y S3 abiertos) se aplica una
tensión positiva en el motor, haciéndolo girar en un sentido. Abriendo los interruptores S1
y S4 (y cerrando S2 y S3), el voltaje se invierte, permitiendo el giro en sentido inverso del
motor.

Con la nomenclatura que estamos usando, los interruptores S1 y S2 nunca podrán estar
cerrados al mismo tiempo, porque esto cortocircuitaría la fuente de tensión. Lo mismo
sucede con S3 y S4.

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

4.
5. METODOLOGÍA:
Diseñar y Armar un CLC que cumpla las siguientes condiciones: Condiciones de diseño.
 El circuito tiene 4 entradas, por lo tanto existen 16 códigos de 4 bits cada uno.
 Tres códigos diferentes activen un motor.
 Otros tres códigos activen una luz intermitente (oscilador).
 Otros tres códigos de los restantes activan un motor que gira en sentido anti horario.

Tabla de verdad que debe cumplir el circuito en general para los dispositivos a
funcionar con los diferentes códigos.
A B C D FUNCION
0 0 0 0 Led
0 0 0 1 Led
0 0 1 0 Led
0 0 1 1 Led
0 1 0 0 Led
0 1 0 1 Led
0 1 1 0 Oscilador
0 1 1 1 Led
1 0 0 0 Motor Gira Sentido Horario
1 0 0 1 Motor Gira Sentido Horario
1 0 1 0 Oscilador
1 0 1 1 Motor Gira Sentido Horario
1 1 0 0 Motor Gira Sentido Anti Horario
1 1 0 1 Motor Gira Sentido Anti Horario
1 1 1 0 Oscilador
1 1 1 1 Motor Gira Sentido Anti Horario

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

Tabla de verdad para el funcionamiento del led.

A B C D X
0 0 0 0 1
0 0 0 1 1
0 0 1 0 1
0 0 1 1 1
0 1 0 0 1
0 1 0 1 1
0 1 1 0 0
0 1 1 1 1
1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 0
1 1 0 0 0
1 1 0 1 0
1 1 1 0 0
1 1 1 1 0

Simplificación mediante mapas K.

OO 1O 11 1O
OO 1 1 0 0
O1 1 1 0 0
11 1 1 0 0
1O 1 0 0 0
Expresión

̅𝑩
𝑨 ̅ +𝑨
̅𝑪̅+ 𝑨
̅𝑫

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

Tabla de verdad para el funcionamiento del Motor sentido horario.

A B C D X
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 0
0 1 0 1 0
0 1 1 0 0
0 1 1 1 0
1 0 0 0 1
1 0 0 1 1
1 0 1 0 0
1 0 1 1 1
1 1 0 0 0
1 1 0 1 0
1 1 1 0 0
1 1 1 1 0

Simplificación mediante mapas K.


OO 1O 11 1O
OO 0 0 0 1
O1 0 0 0 1
11 0 0 0 1
1O 0 0 0 0

Expresión
̅𝑪
𝑨𝑩 ̅ + 𝑨𝑩
̅𝑫

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

Tabla de verdad para el funcionamiento del Motor sentido anti horario.

A B C D X
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 0
0 1 0 1 0
0 1 1 0 0
0 1 1 1 0
1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 0
1 1 0 0 1
1 1 0 1 1
1 1 1 0 0
1 1 1 1 1

Simplificación mediante mapas K.


OO 1O 11 1O
OO 0 0 1 0
O1 0 0 1 0
11 0 0 1 0
1O 0 0 0 0

Expresión
̅ + 𝑨𝑩𝑫
𝑨𝑩𝑪

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

Tabla de verdad para el funcionamiento del Oscilador.

A B C D X
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 0
0 1 0 1 0
0 1 1 0 1
0 1 1 1 0
1 0 0 0 0
1 0 0 1 0
1 0 1 0 1
1 0 1 1 0
1 1 0 0 0
1 1 0 1 0
1 1 1 0 1
1 1 1 1 0

Simplificación mediante mapas K.


OO 1O 11 1O
OO 0 0 0 0
O1 0 0 0 0
11 0 0 0 0
1º 0 1 1 1

Expresión
̅ + 𝑨𝑪𝑫
𝑩𝑪𝑫 ̅

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

Configuración del multivibrador Astable 555

Datos:
Tiempo en alto: 1.54 seg
Tiempo en bajo: 0.7 seg
Condensador: 10 uF

Desarrollo:
𝑡alto = 0.7 ∗ 𝑅 ∗ 𝐶

0.7 𝑠𝑒𝑔 = 0.7 ∗ 𝑅𝐵 ∗ 10 uF 1.54seg =0.7(𝑅A + 100𝑘Ω)10𝑢𝐹


0.7 𝑠𝑒𝑔 1.54𝑠𝑒𝑔
𝑅𝐵 = 0.7∗10𝑢𝐹 𝑅A = 0.7∗10𝑢𝐹 − 100𝑘Ω

𝑅𝐵 = 100000Ω = 100𝑘Ω 𝑅A = 120000 = 120𝑘Ω

Esquema:

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

4.
5. RESULTADOS Y DISCUSIÓN:

 Por medio de dos transistores podemos aprovechar la ganancia de voltaje y poder girar
en un sentido el motor por los otros dos transistores también aprovechamos su ganancia
y podemos hacer la inversión de giro.
 El circuito integrado 7447 este convierte el código binario de entrada BCD a niveles
lógicos que permiten activar un display ánodo común.
 En el caso de un circuito integrado 555 es utilizado para proporcionar retardos de tiempo
como un oscilador y como flip flop.

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

6. CUESTIONARIO DE INVESTIGACIÓN:
1. ¿Qué numeración corresponde al decodificador y contador utilizado utilizado?
a) 7416 - 74193.
b) 7418 - 74194.
c) 7447 - 74193.
d) 7448 - 7493.

2. ¿Qué es un circuito combinacional?


a) Compuertas lógicas.
b) Entradas y salidas.
c) Arreglo de compuertas con un conjunto de entradas y salidas.
d) Salidas binarias.

3. ¿De las siguientes características cual posee la compuerta OR?


a) Tiene 2 o más entradas y una sola salida.
b) Tiene 1 sola entrada y 1 salida
c) La respuesta en su salida es 1 si en una de sus entradas es 1
d) Ninguna de las anteriores

4. ¿De las siguientes características cual posee la compuerta OR?


a) La respuesta de su salida es 1 solamente si todas sus entradas están en 1.
b) Tiene únicamente dos entradas y una salida.
c) El signo que la presenta en las funciones lógicas es el punto de multiplicación.
d) Ninguna de las anteriores.

5. ¿Qué integrados se necesita para el montaje de este circuito?


a) 7408, 7404, 7486
b) 7432, 7486, 7400
c) 7404, 7408, 7432
d) 7400, 7408, dips witch

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

7. CONCLUSIONES:
8.
 Verificamos que el funcionamiento marcha correctamente según las condiciones
solicitadas.
 Realizada la tabla de verdad podemos continuar con el diseño respectivo y observamos
que el circuito cumple con los datos expresados en la tabla de verdad.
 Se puede comprobar el funcionamiento de una compuerta dando estados lógicos a las
entradas y verificando con la respectiva tabla de verdad.

9. RECOMENDACIONES:

 Antes de realizar en circuito en la PROTOBOARD se debe realizar la respectiva


simulación para garantizar el funcionamiento del mismo.
 Realizar las conexiones del diagrama guiándose en la secuencia del circuito para
evitar equivocaciones en la conexión.
 Revisar que los materiales estén en perfecto funcionamiento.

10. BIBLIOGRAFÍA:
11.
 Angulo, José; Hernández, Juan; Prieto, María (2010). Electrónica Digital y
Microprogramable. España: Paraninfo
 Tocci, Ronald (2003). Sistemas digitales principios y aplicaciones (8 ed.). México:
Pearson.
 Electrónica digital Introducción a la lógica digital, Teoría, Problemas y simulación;
Santiago Acha; Manuel Castro

1
UNIVERSIDAD TECNOLOGICA EQUINOCCIAL
INFORME DE PRÁCTICAS
FR-FAC-PAC-GLB-018 Versión: 01 Fecha: 02/03/2017

EVALUACIÓN

RÚBRICA DE EVALUACIÓN DE PRÁCTICA

ASPECTOS A EVALUAR PUNTUACIÓN


PRESENTACIÓN DEL CIRCUITO
DISEÑADO ARMADO EN EL
PROTOBOARD EN EL
LABORATORIO (funcionando
correctamente) 2 Puntos
Presentación del informe 2 Puntos
Preguntas realizadas por el profesor 2 Puntos
Presentación de estética del protoboard 2 Puntos
Exposición del trabajo realizado 2Puntos
Total 10 Puntos

También podría gustarte