Está en la página 1de 1
P41DIR P1OUT PIN PIREN PIES PHE P1IFG* PAISEL, P1SEL2 + Registrador de Fungo PxSEL e PxSEL2 Sa | PSL Pin Function (© | 1 [Primary perpherl module fal is wlcing 1 | 0 [Reserves See devcwopectic dat sect 1 [1 |eoandery peripheral mode ton is walacted Seleciona a diregao de sinal (entrada/saida) 0. Entada 1 Define o estado da(s) saida(s) digital(ais) 0 Ovolt 1 2 Fungo: quando o pina & uma entrada digital, define $2 0 resistor serd de pull-up ou pull-down Se ! Representa 0 estado da(s) entrada(s) digital(ais) 0 Ovolt 1 Habilita resistor no pino configurado como entrada. = 0 Seleciona borda de interrupgao. 0 Subida 1 Habilita geragéo de Requisigdo de Interupgdo (IRQ) 0 Desabiitada 1 Flag de Interrupgo (indica evento de intemupeso) 0 Ndohdevento 1 Héevento Selegdo de fungao digital altemativa do pino. Ver datasheet Selegéo de fungdo digital altemativa do pino. Ver datasheet hs Flags de Interrupgao devem ser testadas OU limpas na RT da porta. Type Size _ Representation Minimum Maximum signed char Bbits ASCH 128 27 [unsigned chad boo! = Bits ASC ° 255 short, signed short 16 bits 28 complement -32 768 32.767 Unsigned short, wehart 16 bits Binary o 65535 [in] signed int 16.bits 28 complement -32 768 32767 [unsigned nt] 16)its Binary ° 65.535 [long] signed tong 32 bits 28 complement 2 147 483 648 2.147 483 647 32bits Binary ° 4 204 967 295 enum 16 bits 2s complement -32 768 327687 sebis IEEESZbR 1.175 4950-98" 2.40 282 356438 double 32bils IEEE SZbt 1,175 4950-28" 3.40 282 350+38 long double 32bits IEEE SZbt 1.175 4956-008" 3.40 282 35¢+38 16 bits Binary ° OxFFFF

También podría gustarte