Está en la página 1de 2
RiCARo Facultad de Ingenieria ay Escuela de Ingenieria Electronica Examen Final Ciclo 2006-11 Curso Arquitectura de Gomputadora / Grupo 01 y 02 Profesor Dip., Ing. Gustavo Rosetié; Ing. Juan Meza A. Dia Viernes 01 de Diciembre de! 2006 Hora 14,00 a 13.00 horas Tiempo 120 minutos Nota: El examen es sin copias ni apuntes. Esta prohibido todo tipo de préstamo y uso de calculadoras eS Pregunta N° 01 Disefie las Micro Operaciones que corresponden al ciclo de ejecucién de: (3 Puntos) —_{a instruccién que compare dos datos tal que (2p) Instruccién Macro Operacién CMP direce si AC = (AR) => AR#1 —> PC Qué tipo de instruccién es, que modo de direccionamiento tiene y por qué? (1p) Pregunta N° 02 Deduzca el hardware de la unidad de control correspondiente al registro AR (2 Puntos) Pregunta N° 03. Modifique la arquitectura de! SCOMP para convertiria en HARVARD dando (5 Puntos) _los detalles y conexiones de cada dispositivo de la CPU resuitante, asi como las conexiones basicas de entrada que tendra ta UC. Progunta N° 04 Disefie un procesador Von Neumann cuya instruccién ocupa 2 posiciones de (10 Puntos) memoria y su longitud es de 32 bits, tiene 5 modos de direccionamiento y 32 IRM, determinar: a) Diagrama de bloques de la CPU (3p) b) Cuales modos de direccionamiento puede tener (1p) c) Caracteristica de todos y cada dispositive de la CPU (2p) d) Formato de la instruccién y longitud de los campos (1p) e) Representacion de la instruccién en la Memoria (1p) f) Dar la descripcion, del procesador, en LTR de los ciclos FETCH y Decodificacion hasta antes de la Ejecucién (2p) LOS PROFESORES El examen so devolvers ol Lunes G1: de.09:00 e 10:30 horas on el G- 401 62: 13:30 hors de profesoras Descripcién LTR de un Procesador de 16 bits Bisqueda Ry: RT Decodificar RT: Indirecta DyITs Interrupeién: Tp,’ (IEN)(FGI + FGO): RT RT Rt Referencia amemoria: AND Dal Dots ADD DATs DiTs LDA Dat DT STA DaTy BUN Duty BSA Dat Det 7 152 Dates Det: Derg: Referencia de registro: Dy I" Ts CA By, CE By) CMA 1B, CHE By CRB cL Be: INC Bs SPA rB, SNA 1B) SZA 18) S2E By HLT Bp Entrada-salida: DIT INP pBac: OUT pBao: SKI PBs SKO Br : ION p8 1OF PBs : ts0 tat AND xxx Bxxx CLA 7800 ADD 1xxx 93K CLE 7400 LDA 2x Axx MA 7200 STA 3xxx Bux ME 7100 BUN 40x Cox IR 7080 BSA Sx Drax IL 7040 1SZ_ Goo Box El examen so dovolvoré ol dia Lunes G1: 1 5t (Fi 10 09:00 a 10:30 horas en el — Ga: 1:90 Nora an sai co proton AR & PC IR « [AR], PC = PCH Te TR(15), Oye IR(12:14), AR @1R(0:11) AR « [AR] Ret AR« 0, TRe PC Tar] (PC « PC+1), SCO si (AC(15) =1) = (PC + PC#1), SCH0 si(AC =0) = PC + PC+1), SCe 0) si(E=0) = (PC + PC#1), SC HO Seo TR() = Bi (5 =6,7,8,9,20,12) AC(O:7) « INPR, FGI « 0, SC «0 OUTR « AC{9:7}, FGO <0, SCe-0 1) =» (PC & PC+1), SC +O If (FGO =i) entonces (PC « PC+#1), SC AO HEN © 1,5C+0 TEN «0, SC<0 INC 7020 INP F800 SPA 7010 out F400 SNA 7008 SKI F200 SZA 7004 skO F100 SZE 7002 TON F080 HLT 7001 TOF | F040

También podría gustarte