Está en la página 1de 3

Universidad Politécnica Salesiana -Erik F. Salinas, esalinasv1@est.ups.edu.ec, Javier A. Veintimilla jveintimillap1@est.ups.edu.

ec 1

Modulaciones Digitales
Erik F. Salinas, esalinasv1@est.ups.edu.ec;

Universidad Politécnica Salesiana

Abstract— Receptor de FSK

Index Terms—
El circuito que más se utiliza para demodular las
I. INTRODUCIÓN señales de FSK binarias es el circuito de fase cerrada
(PLL), que se muestra en forma de diagrama a
bloques en la figura 2. Conforme cambia la entrada
Tipos de modulación digital: de PLL entre las frecuencias de marca y espacio, el
*El FSK voltaje de error de cc a la salida del comparador de
fase sigue el desplazamiento de frecuencia. Debido a
que sólo hay dos frecuencias de entrada (marea y
El FSK binario es una Forma de modulación angular espacio), también hay sólo dos voltajes de error de
de amplitud constante, similar a la modulación en salida. Uno representa un 1 lógico y el otro un 0
frecuencia convencional, excepto que la señal lógico. En consecuencia, la salida es una
modulante es un flujo de pulsos binarios que varía, representación de dos niveles (binaria) de la entrada
entre dos niveles de voltaje discreto, en lugar de una de FSK. Por lo regular, la frecuencia natural del PLL
forma de onda analógica que cambia de manera se hace igual a la frecuencia central del modulador
continua. La expresión general para una señal FSK de FSK. Como resultado, los cambios en el voltaje de
binaria es error cc, siguen a los cambios en la frecuencia de
entrada analógica y son simétricos alrededor de 0 V.
La transmisión por desplazamiento de fase
v(t) = Vc cos [ (wc + vm(t) Dw / 2)t] (1) cuaternaria (QPSK) o, en cuadratura PSK, como a
donde v(t) = forma de onda FSK binaria veces se le llama, es otra forma de modulación
Vc = amplitud pico de la portadora no modulada digital de modulación angular de amplitud constante.
wc = frecuencia de la portadora en radianes La QPSK es una técnica de codificación M-ario, en
vm(t) = señal modulante digital binaria donde M=4 (de ahí el nombre de “cuaternaria”, que
Dw = cambio en frecuencia de salida en radianes significa “4”). Con QPSK son posibles cuatro fases
de salida, para una sola frecuencia de la portadora.
Debido a que hay cuatro fases de salida diferentes,
De la ecuación 1 puede verse que con el FSK binario, tiene que haber cuatro condiciones de entrada
la amplitud de la portadora Vc se mantiene constante diferentes. Ya que la entrada digital a un modulador
con la modulación. Sin embargo, la frecuencia en de QPSK es una señal binaria (base 2), para producir
radianes de la portadora de salida (wc) cambia por cuatro condiciones diferentes de entrada, se necesita
una cantidad igual a ± Dw/2. El cambio de más de un solo bit de entrada. Con 2 bits, hay cuatro
frecuencia (Dw/2) es proporcional a la amplitud y posibles condiciones: 00, 01, 10 y 11. En
polaridad de la señal de entrada binaria. Por ejemplo, consecuencia, con QPSK, los datos de entrada
un uno binario podría ser +1 volt y un cero binario -1 binarios se combinan en grupos de 2 bits llamados
volt, produciendo cambios de frecuencia de +Dw/2 y dibits. Cada código dibit genera una de las cuatro
-Dw/2, respectivamente. Además, la rapidez a la que fases de entrada posibles. Por tanto, para cada dibit
cambia la frecuencia de la portadora es igual a la de 2 bits introducidos al modulador, ocurre un sola
rapidez de cambio de la señal de entrada binaria cambio de salida. Así que, la razón de cambio en la
vm(t). Por tanto, la frecuencia de la portadora de salida es la mitad de la razón de bit de entrada.
salida se desvía entre (wc + Dw/2) y (wc – Dw/2) a
una velocidad igual a fm (la frecuencia de marca).

Transmisor de QPSK
Transmisor de FSK

La salida de un modulador de FSK binario, es una En la figura 1 se muestra un diagrama a bloques de


función escalón en el dominio del tiempo. Conforme un modulador de QPSK. Dos bits (un dibit) se
cambia la señal de entrada binaria de 0 lógico a 1 introducen al derivador de bits. Después que ambos
lógico, y viceversa, la salida del FSK se desplaza bits han sido introducidos, en forma serial, salen
entre dos frecuencias: una frecuencia de marca o de 1 simultáneamente en forma paralela. Un bit se dirige
lógico y una frecuencia de espacio o de 0 lógico. Con al canal I y el otro al canal Q. El bit I modula una
el FSK binario, hay un cambio en la frecuencia de portadora que está en fase con el oscilador de
salida, cada vez que la condición lógica de la señal referencia (de ahí el nombre de “I” para el canal “en
de entrada binaria cambia. fase”), y el bit Q modula una portadora que está 90°
Universidad Politécnica Salesiana -Erik F. Salinas, esalinasv1@est.ups.edu.ec, Javier A. Veintimilla jveintimillap1@est.ups.edu.ec 2

fuera de fase o en cuadratura con la portadora de entre sí sobre un mismo canal, con tan sólo
referencia (de ahí el nombre de “Q” para el canal de modularlas en frecuencias diferentes.
“cuadratura”).
Puede verse que una vez que un dibit ha sido MODULACION DE PULSOS
derivado en los canales I y Q, la operación es igual
que en el modulador de BPSK. En esencia, un
modulador de QPSK son dos moduladores, de BPSK, La modulación de pulsos incluye muchos métodos
combinados en paralelo. diferentes para convertir información a forma de
En la figura 2 puede verse que, con QPSK, cada una pulso para transferirlos de una fuente a un destino.
de las cuatro posibles fases de salida tiene, Los cuatro métodos predominantes se describen a
exactamente, la misma amplitud. En consecuencia, continuación:
la información binaria tiene que ser codificada por 1. PWM. Este método a veces se llama modulación
completo en la fase de la señal de salida. de duración del pulso (PDM) o modulación de
Receptor de QPSK longitud del pulso (PLM). El ancho del pulso
El diagrama a bloques de un receptor QPSK se (porción activa del ciclo de trabajo) es proporcionar a
muestra en la figura 3. El derivador de potencia la amplitud de la señal analógica.
dirige la señal QPSK de entrada a los detectores de 2. PPM. La posición de un pulso de ancho constante,
producto, I y Q, y al circuito de recuperación de la dentro de una ranura de tiempo prescrita, varia de
portadora. El circuito de recuperación de la acuerdo a la amplitud de la señal analógica.
portadora reproduce la señal original del modulador 3. PAM. La amplitud de un pulso de longitud
de la portadora de transmisión. La portadora constante y de ancho constante varia de acuerdo a la
recuperada tiene que ser coherente, en frecuencia y amplitud de la señal analógica.
fase, con la portadora de referencia transmisora. La 4. PCM. La señal analógica se prueba y se convierte
señal QPSK se demodula en los detectores de a una longitud fija, numero binario serial para
producto, I y Q, que generan los bits de datos, I y Q, transmisión. El numero binario varia de acuerdo a la
originales. Las salidas de los detectores de productos amplitud de la señal analógica.
alimentan al circuito para combinar bits, donde se
convierten de canales de datos, I y Q, paralelos a un
solo flujo de datos de salida binarios. JERARQUIAS ANALOGICAS

Modulacion ASK.
a. PDH
La Plesiochronous Digital Hierarchy o o PDH es
Para la transmisión de datos digitales, existen
una tecnología usada en las redes de
principalmente tres métodos de modulación que
telecomunicaciones para transportar grandes
permiten alterar el ancho de banda sobre el cual será
cantidades de datos en un sistema de transporte
enviada la información. Estos tres métodos son muy
digital como las fibras ópticas y sistemas a
empleados debido a su relativa sencillez y a que son
microondas. El términe plesiocrona deriva del greco
ideales para la transmisión de datos digitales, ellos
plesio, que significa cercano, y chronos, que
son, el ASK (Amplitude Shift Keying), FSK
significa tiempo, referiéndose al hecho que los
(Frequency Shift Keying) y PSK (Phase Shift
elementos de las redes PDH, aunque trabajando en la
Keying).
misma frecuencia de cifra nominal, en realdad no
El ASK que es el método que nos atañe en especial,
son sincrónicos entre ellos. Esta terminología ha sido
es una forma de modulación mediante la cual la
introducida enseguida a la concepción y al desarollo
amplitud de la señal está dada por la ecuación.
de las tecnologías de transmisión sincrónica (SDH y
ASK entonces, puede ser descrito como la
SONET).
multiplicación de la señal de entrada f(t)=A (valido
en sistemas digitales) por la señal de la portadora.
La tecnología PDH permite la transmisión de datos
Además, esta técnica es muy similar a la modulación
que han el mismo nivel (rate) nominal pero un niivel
en amplitud AM, con la única diferencia que para
efectivo un poco diferente. El sistema PDH es
este caso m=0.
caracterizado por una multiplexación basada en la
En el dominio de la frecuencia, tal y como ya lo
división de tiempo a interpolación de bit (bit
habíamos mencionado, el efecto de la modulación
interleaving): El flujo multiplexado está construido
por ASK permite que cualquier señal digital sea
tomando un bit a la vez de cada tributario en
adecuada para ser transmitida en un canal de ancho
secuencia, sistemando pués los bit en el relativo time
de banda restringida sin ningún problema, además al
slot de la trama del flujo resultante. Esta operación
estar en función de una sola frecuencia, es posible
está realizada por un equipo llaado multiplexor. En
controlar e incluso evitar los efectos del ruido sobre
un sistema plesiocrono, dado que cada uno de los
la señal con tan sólo utilizar un filtro pasabandas, o
tributarios a multiplexer funciona a un proprio nivel
bien, transmitir más de una señal independientes
efectivi similar pero independente de los demás, es
Universidad Politécnica Salesiana -Erik F. Salinas, esalinasv1@est.ups.edu.ec, Javier A. Veintimilla jveintimillap1@est.ups.edu.ec 3

necesario un mecansimo de compensación. En fase compacto (rack 1U standard 19") que no compromite
de transmisión entonces el multiplexor inserta los las performance del producto.
slot adjuntivos para compensar la anticipación o el
retraso de los bit respecto a la frecuencia nominal de
la multiplexación, de manera para hacer posible la
decodiicación en fase de recepción. Estos slot se II.CONCLUSIÓN
llaman bit de justificiación (justification) o de Las características más importantes son el bajo retraso de
llenado (stuffing). grupo (menor de 10 ns), la excelente figura de rumor del
receptor (menor de 5dB) y la doble conversión de frecuencia
b. SDH de la señal FI, que permite de obtener valores par a 500 MHz
La Synchronous Digital Hierarchy (Jerarquía Digital de agilidad
Sincrónica), comunmente dicho SDH, es un
protocolo de nivel físico usado para la transmisión The most important characteristics for the group delay (less
telefónica y de datos en redes geográficas en fibra than 10 ns), the excellent murmur figure of the receiver (less
óptica o por cable eléctrico. than 5dB) and the double conversion of the IF signal
La tarea del SDH es de unir los flujos de datos en frequency, which allows obtaining values for 500 MHz of
diferentes bit rate, retransmitiendolos juntos a gran agility
distancias. Contrario al PDH, con el SDH todos los
elementos de la red son sincronizados entre ellos
REFERENCIA
mismos con el mismo clock. Junto a esto, la
definición de una estructura de trama especial con [1] Digital Comunication, Second edition, Fundamentals and
añadidura di informaciones de servicio (overhead) Applications, BERNARD SKLAR G.
permitiendo así no solamente la estracción da cada
tributario original sin tener que efectuar la entera
demultplexación del flujo completo pero permite III. BIOGRAFÍAS
también de transferir informaciones esenciales para
la correcta gestión de la red y para la auto-protección Erik Francisco Salinas Vélez.
en referencia a daños o condiciones anórmalas o de Nació en Azogues el 24 de Octubre de
deterioro. 1992, recibió el título de bachiller en
Para mantener la compatibildad con esta tipología de ciencias generales en el colegio Militar
infrastructuras ya presentes en el territorio, a lado de Abdón Calderón. Actualmente cursa sus
las proprias aplicaciones consolidadas del estudios en la carrera de Ingeniería
"broadcast" y aptos para el transporte de señales A/V, Electrónica en Telecomunicaciones en la
Elber diversifica la propria gama de productos Universidad Politécnica Salesiana.
atraverso soluciones en radioenlaces de tipo telecom.
Así se puede equipar el modem digital de Elber, y de
consecuencia el radioenlace, con las más comunes
interfaces apartiendo a las jerarquías PDH e SDH
como por ejemplo: Javier A. Veintimilla.
 E1 Nació el 10 de abril de 1996 en Ximena,
 E3 parroquia de Guayaquil. Se graduó en el
 DS3 Colegio Militar “Héroes del 41” de título
 STM-1 Ciencias Generales, en Machala, Ecuador,
En particular un radioenlace con interfaz E3 puede en el año de 2013. A mediados de 2013
ser indicado para el transporte de flujos ethernet a 34 ingresó al SECAP donde un curso de
Mpbs. El objetivo es realizar extensas redes LAN Electrónica Analógica marcaría la dirección
con grandes distancias con el auxilio de radionlaces de sus estudios. A fines de 2013 se mudó a
en alternativa al soporte físico in doppino o fibra la provincia de Cuenca, Ecuador a continuar con sus estudios
(especialmente se no disponible). universitarios en la Universidad Politécnica Salesiana donde
cursa el sexto ciclo de Ingeniería Electrónica.
Fundamental en esto contesto es el modem digital
DDM310, altamente reconfigurable y personalizable
en base a las exigencias.
La interfaz datos I/O E3 (34.368 Mb/s) está
procesada internamente y modulada/demodulada
digitalmente en la frecuencia intermedia de 70 MHz.
La linea de equipos SL realiza las conversiones de
frecuencias FI ÷ RF, y viceversa, en la gama 2 ÷ 15
GHz.
Los modelos slim-line transmisor T_SL y receptor
R_SL de interno se distinguen por un design