Está en la página 1de 11

ELECTRÓNICA DIGITAL

CÓDIGO: E46427

LABORATORIO N° 06

“CONTADORES”

Caza Huamani Mario Alberto

Alumnos: Quispe Mamani Elizabeth Marilú

Quizana Cuadros Renso

Grupo: B Profesor: Nota:

Semestre: IV Oswaldo Moreno

Fecha de entrega: 22 04 16 Hora:


Nro. DD-106
ELECTRÓNICA DIGITAL
Página 2 / 12

1. OBJETIVOS:

 Medición de parámetros de señales eléctricas.


 Conectar y analizar un circuito.
 Analizar el funcionamiento del circuito.

2. MATERIAL A EMPLEAR:

 01 ADC 0804.
 01 módulo entrenamiento digital.
 01 Osciloscopio digital.
 01 multímetro digital.

3. SEGURIDAD EN LA EJECUCIÓN DEL LABORATORIO

Tener cuidado con el tipo y niveles de


voltaje que suministran a las tarjetas.

Antes de utilizar el multímetro, asegurarse


que está en el rango y magnitud eléctrica
adecuada.

Tener cuidado en la conexión y en la


desconexión de los equipos utilizados.

4. FUNDAMENTO TEÓRICO:

Contador asíncrono

Los biestables del contador asíncrono se controlan por medio de distintas señales de reloj. No
obstante, sólo el primer biestable recibe la señal original. Cada uno de los demás ejerce control
mediante su salida Q sobre la señal de reloj del biestable que se encuentra a continuación.
Nro. DD-106
ELECTRÓNICA DIGITAL
Página 3 / 12

Todas las entradas J y K se ponen a nivel HIGH, por lo que cada biestable trabajará en modo
basculante. Esto significa que el estado del biestable cambiará directamente si el flanco de la señal
de reloj es negativo.

Mediante la división de frecuencia que cada biestable causa, el conteo que realiza el circuito se lleva
a cabo sin que se necesiten elementos lógicos adicionales.

Un contador asíncrono ideal funcionaría perfectamente si ninguna de las puertas lógicas provocará
un retardo temporal interno.

Los tiempos de retraso de cada puerta aislada se suman al de las otras. Normalmente se trata de
unos 20 ns por puerta. De este modo resulta un retardo de

60 ns si se toman en cuenta todas las puertas. Los efectos capacitivos parasitarios también aumentan
adicionalmente ese tiempo muerto.

Los retrasos se hacen notar como perturbaciones en los impulsos de alta frecuencia. Estos efectos
son reconocibles a partir de 1 MHz.

Contador binario asíncrono de 4 bits con biestables JK activos en modo ascendente


y descendente

Durante el desarrollo de los siguientes ensayos se abordarán los siguientes temas:

 Reconocimiento de que los biestables de los contadores asíncronos se sincronizan o activan


por medio de las salidas de los biestables precedentes.
 Determinación del rango máximo de conteo de un contador binario en función del número de
biestables conectados en cadena.
 Comprobar que se asegura un conteo ascendente si, mediante su salida Q, el biestable
anterior suministra el impulso de reloj pertinente y que el conteo será regresivo si las salidas
Q del biestable se emplean para enviar la señal de reloj.
 Montaje de un contador binario de cuenta progresiva y asignación de una equivalencia de
código binario a las salidas Q de los biestables integrados.
 Montaje de un contador binario de cuenta regresiva, cuyo modo de cuenta se pueda mostrar
mediante una unidad de visualización de 7 LEDs y se describe mediante un esquema de
señal en función del tiempo.
 Montaje de un contador progresivo y regresivo de acuerdo con un diagrama de circuito en el
que, mediante una entrada de control adicional, se pueda determinar la dirección de conteo.

5. PROCEDIMIENTO

El
laboratorio está planificado para ser desarrollado en grupos de 3 personas
Nro. DD-106
ELECTRÓNICA DIGITAL
Página 4 / 12

EXPERIENCIA N°1: Ejercicio con contador binario de 4 bits asíncrono en modo ascendente

Esquema de conexiones Esquema a realizar

IMAGEN N°1: Experiencia 1


Tarea 1
Monte este contador de acuerdo con el esquema de conexiones y el diagrama de montaje aquí
presente usando los equipos y componentes indicados.

Tarea 2
 En primer lugar establezca el estado inicial QA-QD = "L" aplicando los impulsos consecutivos
necesarios al segundo interruptor.
 A continuación cambie repetidamente el estado del interruptor basculante y anote el estado
de la salida de todos los biestables que se obtiene tras la activación de cada flanco de reloj.
L = LED apagado; H = LED encendido.

Tabla de verdad:
Nro. DD-106
ELECTRÓNICA DIGITAL
Página 5 / 12

Rellene cada línea de la tabla de verdad hasta completarlo

Responde las siguientes preguntas


¿Cuántos estados de cuenta reconoce este circuito?
10
15
16
¿En este montaje cuál es la fórmula correcta para calcular el valor máximo decimal posible?

Z = 2n - 5 =10
Z= 2n - 1 =15
Z= 2n =16
EXPERIENCIA N°2: Ejercicio con contador binario de 4 bits asíncrono en modo descendente

Esquema de conexiones Esquema a realizar


Nro. DD-106
ELECTRÓNICA DIGITAL
Página 6 / 12

IMAGEN N°2: Experiencia 2

Tarea 1
Monte el circuito de acuerdo con el esquema de conexiones usando los equipos y componentes
indicados

Tarea 2
En primer lugar, asegúrese de que todas las salidas Q del biestable estén en el nivel "L".
Cambie progresivamente la posición de conmutación del interruptor basculante que suministra la
señal de reloj y anote en la tabla de verdad los cambios de estado obtenidos en las salidas de los
biestables. Introduzca adicionalmente los valores de conteo de los códigos hexadecimal y decimal.

Tabla de verdad:

EXPERIENCIA N°3: Ejercicio con contador síncrono de 4 etapas

Esquema de conexiones Esquema a realizar


Nro. DD-106
ELECTRÓNICA DIGITAL
Página 7 / 12

IMAGEN N°3: Experiencia 3


Tarea 1
Monte este circuito de acuerdo con el esquema de conexiones usando los equipos y componentes
indicados

Tarea 2
En primer lugar establezca el estado inicial de QA-yQB = "L" mediante los correspondientes impulsos
de reloj. A continuación, cambie gradualmente el estado de conmutación de los interruptores
basculantes que suministran la señal y anote el estado obtenido en las salidas del basculador tras
cada cambio activo de flanco (el LED encendido indica que se tiene el nivel "H").

Complete cada línea de la siguiente tabla de verdad.

Tabla de verdad:

Introduzca los cronogramas de la señal en el tiempo de las salidas QA y QB. Cronograma


Nro. DD-106
ELECTRÓNICA DIGITAL
Página 8 / 12

¿Cuál de los tres pares de señales de las características de señal y tiempo coincide con la tabla de
verdad?
Par: QA1 QB1
Par: QA2 QB2
Par: QA3 QB3
EXPERIENCIA N°4: Ejercicio con contador síncrono de 6 etapas

Esquema de conexiones Esquema a realizar

IMAGEN N°4: Experiencia 4


Nro. DD-106
ELECTRÓNICA DIGITAL
Página 9 / 12

Tarea 1
Monte este circuito de acuerdo con el esquema de conexiones y el diagrama de montaje aquí presente
usando los equipos y componentes indicados.
En el caso de los biestables JK, las entradas no conectadas deben tener el nivel "H" (+5V).

Tarea 2
Complete la tabla de verdad con los estados de salida de QA-QC = "L" empezando según se indica
en el cronograma de la señal en el tiempo.

Cronograma:

Tabla de verdad:
Nro. DD-106
ELECTRÓNICA DIGITAL
Página 10 / 12

A partir del esquema de conexiones 2 determine las ecuaciones funcionales que describen las
operaciones necesarias de las entradas J y K de los biestables con sus respectivas salidas
Las ecuaciones funcionales de las entradas de los biestables son:
FF1: 1J = QA · QB
FF1: 1K = 1J = H = 1
FF2: 1J = QA · QB
FF2: 1K = 1J = H = 0
FF3: 1J = QA · QB
FF3: 1K = 1J = H = 1

OBSERVACIONES

 Se observó que es necesario tener conocimientos previos antes de realizar esta experiencia.
 Se observó que se debe tener cuidado, al momento de alimentar nuestro circuito ya que
nuestros dispositivos funcionan solo con solo 5 V.
 Se observó que se deben de conectar correctamente los dispositivos electrónicos para evitar
cualquier avería.
 Se observó que en la mesa de trabajo N° 3, se encontró malogrado la parada de emergencia
por lo que se debe de tener mucho más precaución al momento de energizar el circuito.
 Se observó que para poder simular los circuitos de esta experiencia es necesario conocer los
códigos de cada dispositivo.

Conclusiones:

Mario Caza Huamani

 Se demostró que es necesario conocer los resultados que nos brinda una compuerta lógica
biestables ya que al realizar el laboratorio y obtener los resultados nos permite realizar una
comparación de acuerdo a los valores obtenidos.

 Se comprobó que una compuerta lógica guarda la información de acuerdo al flanco de


pulso que se envía al clock y solo así de esa manera también se pueden cambiar los
resultados de los pulsos obtenidos.

 Se demostró que las compuertas lógicas biestables pueden ser reemplazadas mediante
compuertas nand ya que si se conoce su configuración es posible realizar la sustitución
adecuada en el sistema.

 Siempre debemos de tener cuidado con el uso de compuertas así las conexio0nes que se
realizaran con estas ya que si realizamos una mal conexión se podrían ocasionar daños o
quemar los componentes que forman parte del mismo.

 Se comprobó que las compuertas lógicas biestables actúan de acuerdo a los bits que se
envían mediante el clock además de poseer un resultado positivo uno negativo y un
resultado incierto de acuerdo a la configuración que permite la obtención de valores de
acuerdo al os bits que se envían a los terminales de la compuerta.
Nro. DD-106
ELECTRÓNICA DIGITAL
Página 11 / 12

Quispe Mamani Elizabeth Marilú

 Se logró conocer el funcionamiento de contadores binarios síncronos y


asíncronos tanto en la forma ascendente y descendente.
 Se logró interpretar y saber cómo aplicar un cronograma de pulsos en el tiempo
para poder así generar ecuaciones según sea el caso.
 Se llegó la conclusión de que dependerá del números de flip flops jk que
implementemos, para que nuestro contador sea de 4 o 6 etapas
 Se llegó a la conclusión de que la formar ascendente o descendente del contador
dependerá de la entrada de pulso (clock) que se le dé.
 Se llegó a la conclusión de que en el display al exceder el número 9 en el sistema
de numeración decimal, cambia a una representación en letras continuando con
la numeración.

Quizana Cuadros Renso

 Se llegó a la conclusión de que en el display al exceder el número 9 en el sistema de


numeración decimal, se cambia a una representación en letras continuando con la
numeración.
 Se llegó a la conclusión de que la forma ascendente o descendente del contador
dependerá de la entrada de pulso que se le dé.
 Se logró conocer el funcionamiento de contadores binarios síncronos y asíncronos tanto
en la forma ascendente y descendente.
 Se logró interpretar y saber cómo aplicar un cronograma de pulsos en el tiempo para
poder así generar ecuaciones según sea el caso.

También podría gustarte