Está en la página 1de 12

INFORME DE LABORATORIO N.

NICOLAS TORRES CORTES


JUAN DAVID TRUJILLO A.

UNIVERSIDAD CATOLIDA DE COLOMBIA


FACULTAD DE INGENIERIA
2018
INFORME DE LABORATORIO N.1

NICOLAS TORRES CORTES


JUAN DAVID TRUJILLO A.

PRESENTADO A:
NELSON FORERO

UNIVERSIDAD CATOLIDA DE COLOMBIA


FACULTAD DE INGENIERIA
2018
Tabla de contenido

Contenido
1.METODOLOGIA ................................................................................................... 6
1.1 MATERIALES ............................................................................................. 6
2. Hoja técnica o datasheet del circuito integrado 74LS47. ..................................... 7
1.Diagrama de conexiones ............................................................................... 7
1.1 Tabla de aceptación lógica ......................................................................... 8
1.2 Diagrama lógico....................................................................................... 9
TEGNOLOGIA TTL ................................................................................................ 10
2.niveles de tensión. ....................................................................................... 10
4.DISTRIBUCION Y ROTULACION ...................................................................... 10
VOLTAJES Y CORRIENTE POR CIRCUITO ........................................................ 11
1.a: Completar los voltajes medidos para cada entrada A, B, C y D en los
casos del interruptor abierto o voltaje de 1 lógico o interruptor cerrado o 0
lógico. ............................................................................................................. 11
1.b aceptación lógica VIL y VIH del circuito integrado 74LS47 a partir de la
información de sus hojas técnicas o datasheets ............................................. 11
1c.Consumo de corriente. ............................................................................... 11
RESUMEN
Se puede observar el funcionamiento de cada uno de los componentes de las
interfaces, donde se puede saber más acerca del 1 y 0 lógico de cómo funciona el
integrado 74L47 y funcionamiento del ánodo y cátodo común.
INTRODUCCION
Se pretende profundizar lo ya aprendido sobre los niveles de aceptación lógica,
donde ya por medio de conocimientos teóricos se pretende pasar a una etapa
práctica. Se pretende saber cuáles son los voltajes al abrir o cerrar el switch que
produzcan el 1 y 0 lógico, donde ya se conocía que el 1 es apagado y por suposición
es de 0v, y 0 es prendido con 5v.
Conocer acerca del funcionamiento del integrado 74L47, donde sabemos que cada
uno de sus puertos son entradas lógicas para que encienda ciertos segmentos del
led y como funciona con cada uno de sus valores binarios, y se tendrá su contra
parte donde formaremos cada uno de los números por medio de un switch de 8
entradas y se formara el numero por entradas lógicas de prendido y apagado.
1.METODOLOGIA
Por medio de un esquema y simulaciones se dio a conocer el funcionamiento da
los 3 circuitos o interfaces, que después se probó y ensamblo en la protoboard, se
supo el funcionamiento y diferencias entre de ánodo y catado común con un
switch de 8 compuertas, y un ánodo conectado a un integrado 74l47 donde
cada uno de estas interfaces nos daba un numero o valor distinto al abrir o
cerrarlo.
1.1 MATERIALES
 2 metros de cable alambre UTP, categoría 4 o categoría 5.
 1 Ipswich de 4 interruptores
 2 Dipswitchs de 8 interruptores.
 2 Display de 7 segmentos en ánodo común, simple o de un solo digito
 1 Display de 7 segmentos en cátodo común, simple o de un solo digito.
 4 Resistencias de 100 a ¼ vatio
 10 Resistencias de 120 a ¼ vatio.
 1 Circuito integrado (IC) de tecnología TTL de referencia 74LS47.
2. Hoja técnica o datasheet del circuito integrado 74LS47.
Schottky de baja potencia son BCD a 7 Segmentos controladores/Decodificador
compuesto de puertas NAND, buffers de entrada y siete Y-O-INVERT gates.
Ofrecen activo bajo, corriente de absorción alta salidas para indicadores de
conducción directamente. Siete puertas NAND y un chofer están conectados en
pares para hacer datos BCD y su complemento disponible para la decodificación y
siete-O-INVERT gates. La puerta NAND restantes y tres búferes de entrada
proporcionan lamp test, blanking input/ripple-blanking output and ripple-blanking
input.
1.Diagrama de conexiones

(¡)

 VCC: Alimentación positiva del circuito


 F, g,a,b,c,d,e: entrada y conexión con el led y cada segmento

(¡)

 B, C, A, D: Conexión con cada terminal de switch de 4 segmentos


 Ground: entrada de energía negativa.
Entrada y compuertas lógicas
1.1 Tabla de aceptación lógica

(¡)
1.2 Diagrama lógico

(¡)
TEGNOLOGIA TTL
La tensión en la cual se encuentra la tecnología ttl es entre 4.75V hasta los 5.25 y
pues casi siempre los TTL trabajan con esa frecuencia de voltaje.
Los niveles lógicos vienen definidos por el rango de tensión comprendida entre
0,0V y 0,8V para el estado L (bajo) y los 2,2V y Vcc para el estado H (alto)1.
Como trabajamos con circuitos integrados el ttl que obtiene mayor voltaje seria 1 y
los más bajos serian 0 y como el circuito integrado tiene terminales de entradas y
salida los cuales los de entrada serían los 1 ósea 5 voltios y los de salida serian 0
los cuales tendrían un voltaje entre 0v y 1.5v.
2.niveles de tensión.

(2)

4.DISTRIBUCION Y ROTULACION

(3)
VOLTAJES Y CORRIENTE POR CIRCUITO
1.a: Completar los voltajes medidos para cada entrada A, B, C y D en los casos
del interruptor abierto o voltaje de 1 lógico o interruptor cerrado o 0 lógico.
ENTRADAS DEL VOLTAJE CUANDO PERTENECE A AL VOLTAJE CUANDO PERTENECE A AL
EL INTERRUPTOR INTERVALO DE 1 EL INTERRUPTOR INTERVALO DE 0
74LS47 ABIERTO (NIVEL LOGICO (S/N)? CERRADO (NIVEL LOGICO (S/N)?
ALTO = 1 LOGICO) BAJO = 0 LOGICO)
A 4.97 S
B 4.97 S
C 4.97 S
D 4.97 S

1.b aceptación lógica VIL y VIH del circuito integrado 74LS47 a partir de la
información de sus hojas técnicas o datasheets
INTERVALO DE ACEPTACION DE NIVEL ALTO=1 INTERVALO DE ACEPTACION DE NIVEL BAJO=0
LÓGICO LOGICO

VCC 5v VIL

VIH GND: 0v

INTERVALO VIH <= (VENTANA_1_LOGICO) <= 0 <= (VENTANA_0_LOGICO)


VCC <= VIL

1c. Consumo de corriente.


CIRCUITO, DISPLAY CIRCUITO, DISPLAY
ANODO COMUN ANODO COMUN
CIRCUITO CONSUMO
CONSUMO DE 0.29milis 0.29milis
CORRIENTE DE LOS
DISPLAYS DE 7
SEGMENTOS
1d.
Va A B C D E F G H
cátodo Cerrado 0.46 0.33 0.29 0.39 0.31 0.58 0.4 0
Abierto 2.95 2.91 2.93 3 2.8 2.9 3.02 3.05

Ánodo Cerrado 4.2 4.12 4.43 4.47 4.28 4.31 4.41 4.36
Abierto 0.76 0.89 0.69 0.67 0.55 0.47 0.41 0.36
CONCLUCIONES
Podemos concluir de este circuito en cómo podemos crear uno por medio del
sistema binario 1 y 0, creando así un circuito echo por medio de respuestas lógicas.
Primero observamos el funcionamiento por medio del circuito integrado y como
armaba cada uno de los números en un Ipswich de 4 segmentos gracias a como su
esquema logre ese funcionamiento junto a un ánodo común y su conexión a cada
una de sus 7 terminales. Depuse se tiene el ánodo común por medio de un dswitch
de 8 terminales donde aplicamos las terminales binarias de mejor manera para crear
cada uno de los dígitos decimales debemos de tener en cuenta el peso numérico
de este y así armar el numero donde 1 es apagado y 0 es encendido, cada una de
estas compuertas enciende un segmento y origina el numero por medio de este
código, su voltaje al estar abierto se “mantiene” cerca a los 5v, y se mantiene muy
semejante al integrado; donde ya se puede apreciar un cambio en cuanto el voltaje
es se comporta muy diferente en el cátodo estando el circuito cerrado u abierto y no
acercarse a los 5v siendo su voltaje de 2.93 y aun así lograr el 0 lógico y que su
funcionamiento sea a tierra lograr diferenciarlos mucho del uno hacia el otro a pesar
de verse similares. a pesar de esto podemos aprender a diferenciar y conocer el
funcionamiento de estos en cómo podemos crear una interfaz básica e interpretar
los valores binarios y su conversión a valores decimales de alguna manera por
medio del peso numérico y respuestas lógicas