Está en la página 1de 7

SISTEMAS DIGITALES

BIESTABLES ASINCRONOS Y SINCORNOS


UNIVERSIDAD NACIONAL DEL CALLAO

3. De los manuales técnicos obtener los IC TTL y CMOS que realizan la función
de latch y Flip Flops, analice su tabla de verdad y funcionamiento.

El 7473 y el 74HC73 tienen la misma representación, poseen una salida a reset


y se activan en flanco de bajada.

El 74HC76, 74LS76 y 7476 son los flip flop comerciales, con dos salidas de
reset y clear que se activan en flanco de bajada.

El 7472 o 74HC72 se comporta como un flip flop triple con entradas J y K


independientes. Posee un reset común, un set común y también comparten el
mismo reloj o clock. Se activan en flanco de bajada.
SISTEMAS DIGITALES
BIESTABLES ASINCRONOS Y SINCORNOS
UNIVERSIDAD NACIONAL DEL CALLAO

El 74107 o 74HC107 se comporta como un flip flop JK con una salida para
reset, se activa en flanco de bajada.

El 74ALS112, 741LS12, 74HC112 o 74S112 se comporta como un flip flop JK


con dos salidas para reset y set, se activa en flanco de bajada.

El 74LS113, 74S113 o 74ALS113 se comporta como un flip flop JK con una


salida para set, se activa en flanco de bajada.
SISTEMAS DIGITALES
BIESTABLES ASINCRONOS Y SINCORNOS
UNIVERSIDAD NACIONAL DEL CALLAO

El 74S114, 74ALS114 o 74LS114 se comporta como un flip flop doble con


clock comun, posee una enttrada comun para reset y dos diferentes de set.
Tienen salidas independientes y se activan en flanco de bajada.

El 7479, 74ALS109, 74F109, 74HC109 o 74LS109 se comporta como un flip


flop JK con dos entradas para reset y set, se activan en flanco de subida.

4. ¿Cuál es la diferencia principal entre un Latch y el Flip Flop?

La diferencia radica que el término Flip-Flop se asume para un dispositivo


secuencial que muestre sus entradas y cambie sus salidas en tiempos
determinados por una señal de reloj (clock). Por otro lado, el nombre o término
Latch, se usa para los dispositivos secuenciales que monitorea de forma
continua sus entradas y cambia sus salidas independientemente de la señal de
reloj. Esto es que, un Flip-Flop utiliza como entrada CLK una señal de pulso
mientras que el Latch utiliza una señal de nivel.
SISTEMAS DIGITALES
BIESTABLES ASINCRONOS Y SINCORNOS
UNIVERSIDAD NACIONAL DEL CALLAO

5. Analice el funcionamiento del Flip Flop Maestro-Esclavo; investigar sus


ventajas.

Un Flip-Flop maestro-esclavo es denominado también llamado principal-


secundario. Están compuestos por dos RS, JK o D síncronos en los que el
primero funcionará con el flanco de subida y el segundo tomará el rol con el
flanco de bajada.
El biestable maestro está habilitado cuando llega el flanco positivo. En ese
intervalo de tiempo, las salidas irán acorde con las entradas. Toda variación
hará que la salida cambie. Cuando llega el flanco negativo al esclavo, este se
habilita. Es en este instante donde toma la salida del maestro como entrada.
Debido a esto, después de flanco negativo de reloj, la salida del biestable
esclavo será la equivalente a la salida almacenada en el biestable maestro. La
salida del esclavo es la salida del biestable completo.
En la siguiente imagen se presenta el esquema interno del flip flop Maestro-
Esclavo o Master-Slave:

Tabla de transición:
S R CP Q(t+1)
0 0  Q(t)
0 1  0
1 0  1
1 1  x

Una de las ventajas de utilizar estos biestables es porque los Flip Flop Maestro-
Esclavo no se habilitan al mismo tiempo o de manera paralela. Es por ello que
se les denomina que no son transparentes. La información lograda en una de
las transiciones de la señal de reloj se mantiene hasta que ocurra otro proceso
similar, hasta que el flanco positivo que active al maestro.
SISTEMAS DIGITALES
BIESTABLES ASINCRONOS Y SINCORNOS
UNIVERSIDAD NACIONAL DEL CALLAO

6. Describir las características de disparo de Flip Flops por pulso y por flanco.
a) Flip flops disparados por pulso
También llamados por nivel son aquellos que actúan solo con los niveles
de amplitud 0 o 1.
b) Flip flops disparados por flanco
Es la arquitectura más empleada para diseñar los circuitos. Solo cambia
de valor en los flancos de reloj que normalmente suelen ser en los de
subida, pero también pueden ser en los de bajada. El cambio a la salida
del biestable se produce después del flanco de reloj.

7. utilizando flip flop J-K , desarrollar los circuitos para convertir a :

a) Flip Flop R-S


Realizamos primero la tabla de conversión
J-K Entradas Salidas S-R Entradas
S R Qn Qn+1 J K
0 0 0 0 0 X
0 0 1 1 X 0
0 1 0 0 0 X
0 1 1 0 X 1
1 0 0 1 1 X
1 0 1 1 X 0
1 1 Invalido Invalido - -
1 1 Invalido Invalido - -

Por Karnaugh:
SISTEMAS DIGITALES
BIESTABLES ASINCRONOS Y SINCORNOS
UNIVERSIDAD NACIONAL DEL CALLAO

b) Flip Flop D
Realizamos su tabla de conversión:

D Entradas Salidas S-R Entradas


D Qn Qn+1 J K
0 0 0 0 X
0 1 0 X 1
1 0 1 1 X
1 1 0 X 0

Por Karnaguh obtenemos:


SISTEMAS DIGITALES
BIESTABLES ASINCRONOS Y SINCORNOS
UNIVERSIDAD NACIONAL DEL CALLAO

c) Flip Flop T
Realizamos su tabla de conversión:

T Entradas Salidas S-R Entradas


T Qn Qn+1 J K
0 0 0 0 X
0 1 1 X 0
1 0 1 1 X
1 1 0 X 1

Por Karnaugh