Está en la página 1de 15

CONTROLADORES LOGICOS PROGRAMABLES

JOSE ANGEL ACUÑA YEPES

Tabla de contenido
COMPUERTAS NAND, NOR, OR-EXCLUSIVA ................................................................................ 1
DESCRIPCION DE TABLAS................................................................................................................................ 2
Símbolos de compuertas lógicas; Normalizado y no Normalizado ................................................. 4
ANALISIS DEL ESQUEMA .................................................................................................................................... 6
EJERCICIO A DESARROLAR .............................................................................................................................. 9
BIBLIOGRAFIA ........................................................................................................................................... 16
CONTROLADORES LOGICOS PROGRAMABLES
JOSE ANGEL ACUÑA YEPES

CONTROLADORES LOGICOS PROGRAMABLES

1- COMPUERTAS NAND, NOR, OR-EXCLUSIVA

Introducción

Una compuerta logica es un dispositivo que nos permite obtener resultados, dependiendo de
los valores de las señales que le ingresemos. Es necesario aclarar entonces que las
compuertas lógicas se comunican entre sí (incluidos los microprocesadores), usando el
sistema BINARIO. Este consta de solo 2 indicadores 0 y 1 llamados BIT dado que en
electrónica solo hay 2 valores equivalentes 0=0volt 1=5volt (conectado-desconectado).

Comportamiento

1.1 Compuerta lógica NAND

La compuerta NAND también hace la función de multiplicación, pero entrega el valor


negado. Esto es muy util, dado que si estubieramos usando una AND normal tendriamos que
usar otro chip con un NOT para negar el resultado.

1.2 Compuerta lógica NOR

La compuerta NOR realiza la función de suma, pero entrega el resultado invertido,


ahorrándonos un NOT. Su salida será 1 solo si las dos entradas son 0.

1.3 Compuerta OR- EXCLUSIVA

Esta compuerta XOR (or-exclusiva) se comporta de una manera especial. Su caracteristica


especial es que el resultado de salida será 1 si las dos entradas son distintas, sean 0-1 ó 1-0.
CONTROLADORES LOGICOS PROGRAMABLES
JOSE ANGEL ACUÑA YEPES

1.4 Descripción de tabla de verdad

FUNCION BOOLEANA
= ∗

En esta tabla podemos observar que solamente tenemos una salida positiva cuando ambas
entradas están en 0. También se observa que se puede obtener una salida en 1, cuando
alguna de las dos entradas se encuentra en 1 y la otra en 0.
CONTROLADORES LOGICOS PROGRAMABLES
JOSE ANGEL ACUÑA YEPES

FUNCION BOOLEANA
= +

En esta tabla se puede observar que solamente hay una salida positiva y es cuando las entradas se
encuentran ambas en 0. Esto se debe que se encuentra negado a la salida de la compuerta.

En esta tabla de verdad solamente se logra percibir que hay una salida positiva cuando alguna de las
dos entradas se encuentra o en uno o en 0.
CONTROLADORES LOGICOS PROGRAMABLES
JOSE ANGEL ACUÑA YEPES

1.5 Símbolos de compuertas lógicas; Normalizado y no Normalizado


Compuerta NAND

Compuerta lógica NOR


CONTROLADORES LOGICOS PROGRAMABLES
JOSE ANGEL ACUÑA YEPES

Compuerta lógica OR-EXCLUSIVA

Con base en lo
anterior, analice cuál es la utilidad de este tipo de compuertas para un circuito lógico y
cuál es su diferencia con las compuertas estudiadas en el material de la unidad.

Para mi concepto personal pienso que las compuertas lógicas tienen una utilidad muy buena
en la parte de circuitos combinacionales, temporizadores, contadores, circuitos de reloj, etc.
Su mayor utilidad está en poder combinar señales en una manera regulada.
Una de las diferencias que se podría resaltar con base a las estudiadas en la unidad es que
todas son negaciones en las salidas, aunque mantienen su misma función booleana

2- Tabla de verdad
CONTROLADORES LOGICOS PROGRAMABLES
JOSE ANGEL ACUÑA YEPES

A B C D E s Nota: Para esta tabla de


0 0 0 0 0 0 0 verdad primero se analizó el
1 0 0 0 0 1 1
2 0 0 0 1 0 0 número de celdas que se
3 0 0 0 1 1 0 necesitaba. Para esto se hizo
4 0 0 1 0 0 0
5 0 0 1 0 1 0
una operación.
6 0 0 1 1 0 0 2 = 32
7 0 0 1 1 1 0
Es elevada a un exponente 5
8 0 1 0 0 0 0
9 0 1 0 0 1 0 porque es el número de
10 0 1 0 1 0 1 entradas.
11 0 1 0 1 1 0
12 0 1 1 0 0 0
13 0 1 1 0 1 0
14 0 1 1 1 0 0
15 0 1 1 1 1 0
16 1 0 0 0 0 0
17 1 0 0 0 1 0
18 1 0 0 1 0 1
19 1 0 0 1 1 0
20 1 0 1 0 0 0
21 1 0 1 0 1 0
22 1 0 1 1 0 0
23 1 0 1 1 1 0
24 1 1 0 0 0 0
25 1 1 0 0 1 1
26 1 1 0 1 0 1
27 1 1 0 1 1 0
28 1 1 1 0 0 0
29 1 1 1 0 1 0
30 1 1 1 1 0 0
31 1 1 1 1 1 1
CONTROLADORES LOGICOS PROGRAMABLES
JOSE ANGEL ACUÑA YEPES

3- Análisis de esquema

3.1 TABLA DE VERDAD.

FIGURA1. En esta figura se observa las funciones boolenas del circuito


CONTROLADORES LOGICOS PROGRAMABLES
JOSE ANGEL ACUÑA YEPES

FIGURA2. En esta figura se logra observar el comportamiento inicial de cada compuerta logica y que a pesar de que en las
entradas hay 0, en la salida obtenemos un 1 logico.

FIGURA3. Para esta figura observamos el cambio en la salida que es un 0 logico.


CONTROLADORES LOGICOS PROGRAMABLES
JOSE ANGEL ACUÑA YEPES

FIGURA3. Cambia solamente el 1 por 0 en cada entrada, pero la salida se mantiene igual.

FIGURA4. Para esta figura final ambas entradas se encuentran en 1 y la salida nos arroja un 1 logico. Con esto podemos
observar el funcionamiento de las compuertas en este circuito
CONTROLADORES LOGICOS PROGRAMABLES
JOSE ANGEL ACUÑA YEPES

4- Representacion grafica de la funcion (B`A+CB)*A=Z

TABLA DE VERDAD
A B C CB B`*A (C*B+B`*A) Z
0 0 0 0 0 0 0
0 0 1 0 0 0 0
0 1 0 0 0 0 0
0 1 1 1 0 1 0
1 0 0 0 1 1 1
1 0 1 0 1 1 1
1 1 0 0 0 0 0
1 1 1 1 0 1 1
FIGURA5. Tabla inicial con sus funciones booleanas
CONTROLADORES LOGICOS PROGRAMABLES
JOSE ANGEL ACUÑA YEPES

FIGURA6. Al inicial todas las entradas en 0 vemos que nos arroja a la salida un 0 logico.

FIGURA7. Sigue el 0 a la salida, a pesar que cambiamos una de las entradas.


CONTROLADORES LOGICOS PROGRAMABLES
JOSE ANGEL ACUÑA YEPES

FIGURA8.

FIGURA9. En esta figura al alterar dos entradas con 1 logicos, vemos que la salida aun sigue siendo un 0.
CONTROLADORES LOGICOS PROGRAMABLES
JOSE ANGEL ACUÑA YEPES

FIGURA10. Para esta imagen, podemos observar que ya tenemos un 1 logico a nuestra salida.

FIGURA11.

FIGURA 12.
CONTROLADORES LOGICOS PROGRAMABLES
JOSE ANGEL ACUÑA YEPES

Bibliografía
http://mdiscretas.blogcindario.com/ficheros/paginawebm_discretas/UNIDAD4.HTMLel documento
actual.

http://aprendeenlinea.udea.edu.co/boa/contenidos.php/8b077438024e1bddfbc83706da8049f2/138/1/co
ntenido/contenido/e_booleanas.html

También podría gustarte