Está en la página 1de 7

República Bolivariana de Venezuela

Ministerio de Educación Cultura y Deporte

Universidad José Antonio Páez

Ingeniería Electrónica

Alumno: Andy Yajure

C.I: 20.443.452

Profesor: Milagro Mejías

Sección: 305E1
Sumador de 4 bits
𝟏𝟎𝟏𝟏
𝟏𝟏𝟏𝟏 +
𝟏𝟏𝟎𝟏𝟎
𝑺𝒐 = 𝐴𝑜⨁𝐵𝑜⨁𝐶𝑖 ; 𝑪𝒐 = 𝐴𝑜𝐵𝑜 + (𝐴𝑜 + 𝐵𝑜)𝐶𝑖

𝑺𝒙 = 𝐴𝑥⨁𝐵𝑥⨁𝐶𝑜 ; 𝑪𝒙 = 𝐴𝑥𝐵𝑥 + (𝐴𝑥 + 𝐵𝑥)𝐶𝑜

𝑺𝒚 = 𝐴𝑦⨁𝐵𝑦⨁𝐶𝑥 ; 𝑪𝒚 = 𝐴𝑦𝐵𝑦 + (𝐴𝑦 + 𝐵𝑦)𝐶𝑥

𝑺𝒛 = 𝐴𝑧⨁𝐵𝑧⨁𝐶𝑦 ; 𝑪𝒛 = 𝐴𝑧𝐵𝑧 + (𝐴𝑧 + 𝐵𝑧)𝐶𝑦

Cout0 = Co So = So

Cout1 = Cx S1 = Sx

Cout2 = Cy S2 = Sy

Cout3 = Cz S3 = Sz
Sumador de 4 bits con Integrado 74_83
Sumador de 8 bits

𝟏𝟎𝟏𝟏𝟎𝟏𝟎𝟏
𝟏𝟏𝟎𝟏𝟏𝟎𝟏𝟎 +
𝟏𝟏𝟎𝟎𝟎𝟏𝟏𝟏𝟏
𝑺𝒐 = 𝐴𝑜⨁𝐵𝑜⨁𝐶𝑖 ; 𝑪𝒐 = 𝐴𝑜𝐵𝑜 + (𝐴𝑜 + 𝐵𝑜)𝐶𝑖

𝑺𝒙 = 𝐴𝑥⨁𝐵𝑥⨁𝐶𝑜 ; 𝑪𝒙 = 𝐴𝑥𝐵𝑥 + (𝐴𝑥 + 𝐵𝑥)𝐶𝑜

𝑺𝒚 = 𝐴𝑦⨁𝐵𝑦⨁𝐶𝑥 ; 𝑪𝒚 = 𝐴𝑦𝐵𝑦 + (𝐴𝑦 + 𝐵𝑦)𝐶𝑥

𝑺𝒛 = 𝐴𝑧⨁𝐵𝑧⨁𝐶𝑦 ; 𝑪𝒛 = 𝐴𝑧𝐵𝑧 + (𝐴𝑧 + 𝐵𝑧)𝐶𝑦

𝑺𝒐𝟐 = 𝐴𝑜2 ⨁𝐵𝑜2 ⨁𝐶𝑧 ; 𝑪𝒐𝟐 = 𝐴𝑜2 𝐵𝑜2 + (𝐴𝑜2 + 𝐵𝑜2 )𝐶𝑧

𝑺𝒙𝟐 = 𝐴𝑥2 ⨁𝐵𝑥2 ⨁𝑪𝒐𝟐 ; 𝑪𝒙𝟐 = 𝐴𝑥2 𝐵𝑥2 + (𝐴𝑥2 + 𝐵𝑥2 )𝑪𝒐𝟐

𝑺𝒚𝟐 = 𝐴𝑦2 ⨁𝐵𝑦2 ⨁𝑪𝒙𝟐 ; 𝑪𝒚𝟐 = 𝐴𝑦2 𝐵𝑦2 + (𝐴𝑦2 + 𝐵𝑦2 )𝑪𝒙𝟐

𝑺𝒛𝟐 = 𝐴𝑧2 ⨁𝐵𝑧2 ⨁𝑪𝒚𝟐 ; 𝑪𝒛𝟐 = 𝐴𝑧2 𝐵𝑧2 + (𝐴𝑧2 + 𝐵𝑧2 )𝑪𝒚𝟐

Sumador de 8 bits con Integrado 74_83


Convertidor de BCD a Exceso 3
Tabla de la Verdad: (Hasta el número 9)

BCD Exceso 3
# ABCD W X Y Z
0 0000 0 0 1 1
1 0001 0 1 0 0
2 0010 0 1 0 1
3 0011 0 1 1 0
4 0100 0 1 1 1
5 0101 1 0 0 0
6 0110 1 0 0 1
7 0111 1 0 1 0
8 1000 1 0 1 1
9 1001 1 1 0 0

Resolviendo y simplificando por Mapa de Karnaugh:


Circuito Lógico en LogicWorks 4.0: (Simulación)

Convertidor de BCD a Exceso 3 con Integrado 74_83

También podría gustarte