Está en la página 1de 21

Circuitos Codificadores - Decodificadores Ing.

Oscar Casimiro Pariasca

FACULTAD DE INGENIERIA ELECTRONICA, ELECTRICA Y DE


TELECOMUNICACIONES

CURSO: LABORATORIO DE CIRCUITOS DIGITALES I

APELLIDOS Y NOMBRES: BARRAZA CCACCYA, ROMEL

CODIGO: 13190144

PROFESOR: Ing. Oscar Casimiro Pariasca

TEMA: Circuitos Codificadores y Decodificadores

INFORME: Previo N: 5

FECHA : Octubre del 2017

Informe Previo N5 Pgina 1


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

1.- Qu es un circuito codificador?. Y un decodificador?. Explique.

Un decodificador (Ver Fig.) es un circuito combinatorio que convierte

informacin binaria de n lneas de entrada a un mximo de 2n lneas nicas de

salida o menos. Estos decodificadores son denominados decodificadores n-a-

m lneas, donde m <2n .

Estos dispositivos normalmente cuentan con una entrada habilitadora. Cuando

esta entrada vale 0, todas las salidas del codificador son 0. Cuando la entrada

habilitadora vale 1, la salida correspondiente al min-trmino formado por la

combinacin presente en las n entradas tomar el valor 1 y las dems tomarn

el valor 0.

Codificador

Un codificador es un circuito digital que ejecuta la operacin inversa de un

decodificador. Un codificador tiene 2n (o menos) lneas de entrada y n lneas de

salida. Las lneas de salida generan un cdigo binario correspondiente al valor de

entrada binario. Ejemplo (ver fig.)

Informe Previo N5 Pgina 2


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

2.- Explique el funcionamiento del circuito 74LS147, circuito codificador de prioridad de entrada
decimal y salida BCD.

Funciona como un codificador de prioridad de decimal a BCD. Con 9 entradas activas en BAJO que
representan los nmeros 1 al 9, y produce un cdigo BCD inverso correspondiente a la entrada
activa con el nmero mayor.

Smbolo lgico y tabla de verdad:

Informe Previo N5 Pgina 3


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

Tiene la lgica necesaria para asegurar que cuando 2 o ms entradas se activen el cdigo de salida
corresponder a la entrada que tiene asociada el mayor de los nmeros.
Un BAJO en cualquier entrada, si es que todas las entradas con una mayor numeracin son ALTAS
producir un inverso del cdigo BCD para esa entrada.
Las salidas normalmente sern ALTAS cuando ninguna de las entradas se active condicin de
entrada 0 decimal.
Para que las salidas invertidas pasen a BCD normal se usa un INVERSOR.

Informe Previo N5 Pgina 4


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

Aplicaciones:
Codificador interruptor.
10 interruptores: teclas de una calculadora, representando los nmeros del 0 al 9.
Interruptores NA, entradas altas, salida BCD 0000 con inversores.

3.- Analizar la operacin del decodificador 74LS47 y su uso con un display de siete segmentos de
nodo comn. Cmo hallara experimentalmente cada uno de los terminales de un display de
siete segmentos de nodo comn?.

El circuito 74LS47 es un integrado decodificador (Fig.1) de BCD a 7 segmentos,

esas salidas pueden ser conectadas a un display ya que este tiene 7 entradas que

deben de acuerdo a la informacin se debe de prender o apagar una parte del

display.

Para hallarlo experimentalmente debemos tener en cuenta la tabla de funcin para

salidas activas bajas (Tabla 1) y obtendramos el circuito representado mediante

compuertas lgicas (Fig 2), despus de conocer el interior del CI se puede hallar

cada uno de los terminales del display (Fig. 3 y 4 ).

Informe Previo N5 Pgina 5


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

Informe Previo N5 Pgina 6


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

Informe Previo N5 Pgina 7


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

Informe Previo N5 Pgina 8


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

Informe Previo N5 Pgina 9


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

4.- Analizar y simular el funcionamiento del decodificador 74139 , 74138 y 74154.

Decodificador 74139:

Informe Previo N5 Pgina 10


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

Informe Previo N5 Pgina 11


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

Decodificador 74138:

Informe Previo N5 Pgina 12


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

Decodificador 74154:

Informe Previo N5 Pgina 13


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

5.- Analizar la operacin del decodificador 74LS155 como un decodificador dual 2 x 4 como un

decodificador simple de 3 x 8 .

Informe Previo N5 Pgina 14


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

Informe Previo N5 Pgina 15


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

Informe Previo N5 Pgina 16


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

6.- En la figura se muestra un circuito decodificador de 5 bits que utiliza el CI 74HC154. Explicar
su funcionamiento. Explique cmo funciona si el nmero binario es A4A3A2A1A0?. Qu
resultado obtendremos en las salidas si la entrada binaria es 10110 ?

Informe Previo N5 Pgina 17


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

El circuito tiene cortocircuitadas sus entradas de habilitacin, pero al segundo


decodificador la habilitacin con respecto al primero es opuesto, es decir, solamente un
decodificador est activo a la vez, por otro lado se tienen 4 bits de entrada y por
consiguiente 16 combinaciones posibles, por lo tanto si aplicamos los datos 10110, primero
notamos que el primer decodificador queda inhabilitado, mientras que el segundo queda
habilitado, la combinacin correspondiente a los bits A3A2A1A0 es 0110 que corresponde
a la ubicacin nmero 6, que para el segundo decodificador es la numero 22, entonces
tendremos la activacin(salida 0) del puerto 22 del decodificador de 5 bits.

Informe Previo N5 Pgina 18


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

7.- Un circuito combinacional tiene 3 entradas X, Y, Z y 3 salidas F1, F2, F3 donde:

F1 = XZ +/X /Y /Z

F2 = /X Y + X /Y /Z

F3 = X Y + /X /Y Z

Nota : /X = X negado, etc, etc.

Implementar con un CI decodificador 74LS155 y compuertas bsicas.

Tambin lo puede implementar con otros decodificadores.

Tendramos

F1= XYZ+ZY/Z+/X/Y/Z

F2=/XYZ+XY/Z+X/Y/Z

F3=XY/Z+XY/Z+/X/YZ

F= XYZ+XY/Z+/X/Y/Z+/XYZ+XY/Z+X/Y/Z +XY/Z+XY/Z+/X/YZ

Informe Previo N5 Pgina 19


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

F= /Y/Z+X/Z+YZ+/XZ

Informe Previo N5 Pgina 20


Circuitos Codificadores - Decodificadores Ing.Oscar Casimiro Pariasca

8.- Bibliografia:

http://html.rincondelvago.com/codificadores-y-decodificadores_multiplexores-y-
demultiplexores.html
http://e-
ducativa.catedu.es/44700165/aula/archivos/repositorio/4750/4923/html/2_decodificador
es.html
http://es.scribd.com/doc/43220345/Decodificador-7447
http://electronica-teoriaypractica.com/circuito-7447-ttl/
https://www.google.com.pe/url?sa=t&rct=j&q=&esrc=s&source=web&cd=3&cad=rja&uac
t=8&sqi=2&ved=0CDMQFjAC&url=http%3A%2F%2Fww2.educarchile.cl%2FUserFiles%2FP0
029%2FFile%2FObjetos_Didacticos%2FELO_02_TEL%2FRecursos_Conceptuales%2FDecodi
ficador_7447.doc&ei=A4uWU9TKBM_lsASp9YIQ&usg=AFQjCNF72zdiEc-sSFDNcf1D-
misMU1wWw&sig2=OEIqFBpcaJ_1TOjDDB9uIw&bvm=bv.68445247,d.cWc
http://www.uco.es/organiza/departamentos/aceyte/electronica/rss01/OrCAD/teoria/14.p
df
http://meteo.ieec.uned.es/www_Usumeteog/comp_comb_demultiplexores.html
https://riunet.upv.es/bitstream/handle/10251/17421/v2_generacion_funciones_con_dec
os_salida_bajo.pdf?sequence=1

Informe Previo N5 Pgina 21

También podría gustarte