Está en la página 1de 8

Informe Laboratorio 1: Lgica Combinacional

Nombres y Apellidos
e-mail1,e-mail2
Universidad xxxxxx
Resumen El sistema binario es la base de toda la electrnica Analizar los datos resultados obtenidos en cada uno
digital, gracias a este sistema se pueden desarrollar los montajes de los ejercicios y lograr entender porque se dieron
mostrados en este informe, gracias al teorema de Morgan y las estos.
propiedades del algebra de Boole se puede hacer los diseos sean
mucho ms cortos o ms largos como se hizo con el sumador
completo de 4 bit.

Abstract The binary numeric system is the basis of entire digital


III. MATERIALES Y COMPONENTES USADOS
electronics, thanks to this system it can be build the different circuits
shown on this report, thanks to Morgans theorem and the properties Los materiales usados en este laboratorio fueron los
of Boolean algebra the designs can be made much shorter or longer siguientes:
as it was made with the 4-bit full adder
A. Compuestas lgicas

I. INTRODUCCION Una compuerta lgica es un dispositivo que nos permite


A lo largo de la historia y desde el nacimiento del obtener resultados, dependiendo de los valores de las seales
transistor es evidente el auge y necesidad en el estudio de que le ingresemos.
los circuitos digitales ya que facilitan, economizan y Existen diferentes tipos de compuertas las cuales son:
mejoran los circuitos e incluso sin este nos sera
imposible la generacin de proyectos ms avanzados; - Compuerta NOT
Dado esto como ya se mencion el estudio de esta clase Es una compuerta cuyo fin es negar la entrada que ingrese a
de circuitos es muy importante en la actualidad, nosotros esta.
estamos iniciando este estudio desde lo ms bsico que
son compuestas lgicas con circuitos integrados. Tabla de verdad Diagrama Compuerta 7404

En este informe mostraremos el desarrollo de algunos


proyectos iniciando con la respectiva tabla de verdad,
siguiendo con la bsqueda por diferentes mtodos como
maxiterminos, miniterminos y mapas de Karnaugh de la
ecuacin de salida simplificada para llegar al diagrama
del circuito luego se proceder a simular el circuito
obtenido para verificar que este cumpla con los
requerimientos del problema propuesto, de no ser asi el se
deber volver a realizar las operaciones necesarias para - Compuerta AND
lograr cumplir con los requerimientos todo esto para La compuerta AND hace la funcin de multiplicacin lgica.
poder montar el circuito correspondiente. Es decir toma los valores que le aplicamos a sus entradas y los
multiplica.

II. OBJETIVOS Tabla de verdad Diagrama Compuerta 7408


OBJETIVO GENERAL A B X
0 0 0
Con este trabajo se pretende conocer el 0 1 0
funcionamiento de los circuitos digitales, su 1 0 0
elaboracin, su montaje y los diferentes tipos de 1 1 1
respuestas que podemos obtener.

OBJETIVOS ESPECIFICOS
- Compuerta OR
Realizar el anlisis matemtico respectivo de cada Realiza la funcion de suma logica. Cuando se le aplica un uno
ejercicio y lograr entender cmo es que funciona en a cualquiera de sus entradas el resultado de salida sera uno,
realidad nuestro circuito. independientemente del valor de la otra entrada. Excepto
Identificar posibles errores obtenidos en los circuitos cuando las dos entradas esten en 0 la salida sera 0.
y mediante algn proceso darle solucin.
Tabla de verdad Diagrama Compuerta 7432 Tabla de verdad Diagrama Compuerta

A B X A B X
0 0 0 0 0 0
0 1 1 0 1 1
1 0 1 1 0 1
1 1 1 1 1 0

- Compuerta X-NOR
Se comporta de una manera especial. Su caracterstica
- Compuerta NOR especial es que el resultado de salida ser 1 si las dos
Realiza la funcin suma pero entrega el resultado invertido entradas son del mismo valor, sean 1-1 0-0
ahorrndonos un NOT. Su salida ser 1 solo si las dos entradas
son 0. Tabla de verdad Diagrama Compuerta

Tabla de verdad Diagrama Compuerta 7402


A B X
0 0 1
A B X 0 1 0
0 0 1 1 0 0
0 1 0 1 1 1
1 0 0
1 1 0

Adems de estas compuertas lgicas se usaron unos


circuitos integrados especiales como:

B. Decodificador 7447
- Compuerta NAND Es un circuito lgico que convierte el cdigo binario de
Hace la funcin de multiplicacin pero entregando el valor entrada en formato BCD a niveles lgicos que permiten
negado. activar un display 7 segmentos.

Tabla de verdad Diagrama Compuerta 7400

A B X
0 0 1
0 1 1
1 0 1
1 1 0

C. Multiplexor 74157
Es un circuito con varias entradas el cual tiene una nica
salida y esta es seleccionada mediante una entrada de
- Compuerta X-OR seleccin.
Se comporta de una manera especial. Su caracterstica
especial es que el resultado de salida ser 1 si las dos
entradas son distintas, sean 0-1 1-0
Ilustracin 1. Circuito con miniterminos.

Con maxiterminos se tiene que la ecuacin para la


D. Circuito integrado 555 salida es:
El 555 puede ser utilizado para proporcionar retardos de
tiempo, como un oscilador, y como un circuito integrado
flip-flop.

Ilustracin 2. Circuito con maxiterminos.

Tambin se usaron elementos de control y de B. Detector de nmeros primos


alimentacin como:
En este laboratorio el objetivo fue disear un circuito que
E. Dip Switch detectara los nmeros primos ingresados usando el sistema
Es un conjunto de interruptores elctricos que se presenta numrico binario desde el 0 hasta el 31, ya que se usaron 5
en un formato encapsulado. bits el nmero mximo que se puede ingresar es 31, a
continuacin se muestra la tabla de verdad usada para realizar
el circuito:
No A B C D E S
0 0 0 0 0 0 0
1 0 0 0 0 1 0
2 0 0 0 1 0 1
3 0 0 0 1 1 1
F. Fuente 4 0 0 1 0 0 0
5 0 0 1 0 1 1
Se utiliza para alimentar el circuito
6 0 0 1 1 0 0
7 0 0 1 1 1 1
IV. DISEOS 8 0 1 0 0 0 0
9 0 1 0 0 1 0
10 0 1 0 1 0 0
A. Compuerta X-NOR usando maxiterminos y miniterminos 11 0 1 0 1 1 1
12 0 1 1 0 0 0
13 0 1 1 0 1 1
En este laboratorio el objetivo fue comprobar el
14 0 1 1 1 0 0
funcionamiento de la compuerta X-NOR usando maxiterminos 15 0 1 1 1 1 0
y miniterminos, a continuacin se muestra la tabla de verdad 16 1 0 0 0 0 0
de la compuerta y el circuito para la ecuacin en miniterminos 17 1 0 0 0 1 1
y maxiterminos: 18 1 0 0 1 0 0
19 1 0 0 1 1 1
20 1 0 1 0 0 0
A B S
21 1 0 1 0 1 0
0 0 1
22 1 0 1 1 0 0
0 1 0
23 1 0 1 1 1 1
1 0 0
24 1 1 0 0 0 0
1 1 1
25 1 1 0 0 1 0
Tabla 1. Funcionamiento compuerta X-NOR
26 1 1 0 1 0 0
27 1 1 0 1 1 0
28 1 1 1 0 0 0
Con miniterminos se tiene que la ecuacin para la 29 1 1 1 0 1 1
salida es: 30 1 1 1 1 0 0
31 1 1 1 1 1 1
Tabla 2. Funcionamiento Detector de nmeros primos

Para este diseo el A es el MSB y E el LSB


Tabla 3. Funcionamiento conversor de binario a BCD

Se tiene que la ecuacin para la salida es:


(
Se tiene que las ecuaciones para cada salida son:
)
[ ]


Ilustracin 3. Detector de nmeros primos.

C. Conversor binario a BCD


En este laboratorio el objetivo fue convertir un nmero
binario de 5 bits a BCD y usando el decodificador 7447
mostrar el nmero ingresado en 2 displays 7 segmentos de
nodo comn. Este circuito requiere que se tengan 8 salidas, 4
para las decenas y 4 para las unidades, las salidas de decenas
son , las salidas de las unidades son
, donde y son los MSB y los LSB.

No A B C D E D1 D2 D3 D4 U1 U2 U3 U4
0 0 0 0 0 0 0 0 0 0 0 0 0 0
1 0 0 0 0 1 0 0 0 0 0 0 0 1
2 0 0 0 1 0 0 0 0 0 0 0 1 0
3 0 0 0 1 1 0 0 0 0 0 0 1 1
4 0 0 1 0 0 0 0 0 0 0 1 0 0
5 0 0 1 0 1 0 0 0 0 0 1 0 1
6 0 0 1 1 0 0 0 0 0 0 1 1 0
7 0 0 1 1 1 0 0 0 0 0 1 1 1
8 0 1 0 0 0 0 0 0 0 1 0 0 0
9 0 1 0 0 1 0 0 0 0 1 0 0 1
10 0 1 0 1 0 0 0 0 1 0 0 0 0
11 0 1 0 1 1 0 0 0 1 0 0 0 1
12 0 1 1 0 0 0 0 0 1 0 0 1 0
13 0 1 1 0 1 0 0 0 1 0 0 1 1
14 0 1 1 1 0 0 0 0 1 0 1 0 0
15 0 1 1 1 1 0 0 0 1 0 1 0 1
16 1 0 0 0 0 0 0 0 1 0 1 1 0
17 1 0 0 0 1 0 0 0 1 0 1 1 1
18 1 0 0 1 0 0 0 0 1 1 0 0 0
19 1 0 0 1 1 0 0 0 1 1 0 0 1
20 1 0 1 0 0 0 0 1 0 0 0 0 0
21 1 0 1 0 1 0 0 1 0 0 0 0 1
22 1 0 1 1 0 0 0 1 0 0 0 1 0
23 1 0 1 1 1 0 0 1 0 0 0 1 1
24 1 1 0 0 0 0 0 1 0 0 1 0 0
25 1 1 0 0 1 0 0 1 0 0 1 0 1
26 1 1 0 1 0 0 0 1 0 0 1 1 0
27 1 1 0 1 1 0 0 1 0 0 1 1 1
28 1 1 1 0 0 0 0 1 0 1 0 0 0
29 1 1 1 0 1 0 0 1 0 1 0 0 1 Ilustracin 4. Conversor de binario a BCD.
30 1 1 1 1 0 0 0 1 1 0 0 0 0
31 1 1 1 1 1 0 0 1 1 0 0 0 1
Para poder visualizar el nmero se debe conectar las salidas Ao Bo Ci So Co
a 2 74LS47 y estos a 2 displays, en la imagen se muestra la 0 0 0 0 0
0 0 1 0 1
forma de conectar un 74LS47 a un display: 0 1 0 0 1
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1
Tabla 4. Sumador completo de 1 bit

Las funciones booleanas son:

Compuertas con NAND:

Imagen 1. Conexiones del 74LS47 con display de 7 segmentos.



D. Visualizador usando un multiplexor y un timer




En este laboratorio el objetivo fue visualizar las salidas del
circuito anterior eliminando un 74LS47, mediante el uso de un

timer LM555 y un multiplexor 8 a 4 con referencia 74157, el
LM555 controla el selector del 74157 y al mismo tiempo por Compuertas con NOR:
medio de una compuerta NOT prende y apaga los displays
para que con una frecuencia adecuada se pueda ver los 2



displays encendidos al mismo tiempo.



E. Sumador completo de 2 nmeros de 4 bits con
visualizacin
En este laboratorio el objetivo fue construir un sumador



completo de 2 nmeros de 4 bits, que consta de 4 sumadores
completos de 2 nmeros de 1 bit, adems de ello se visualizara
en el decodificador de binario a BCD con el timer LM555 y el
multiplexor 74174.

Imagen 2. Sumador completo de 4 bits.

Por condiciones del diseo dos sumadores deben ser hechos


con solo compuertas NAND y dos con solo compuertas NOR,
a continuacin se muestra la tabla de verdad para las salidas de
cada sumador:
V. SIMULACIONES
A. Compuerta X-NOR usando maxiterminos y miniterminos
En la imgenes 3 y 6 se muestra que la salida es 0 cuando
las entradas son diferentes y en las imgenes 4 y 5 se muestra
que la salida es 1 cuando las entradas son iguales.

Imagen 3. Simulacin XNOR con miniterminos.

Imagen 7. Simulacin detector de nmeros primos.


Imagen 4. Simulacin XNOR con miniterminos.

Imagen 5. Simulacin XNOR con maxiterminos.

Imagen 6. Simulacin XNOR con maxiterminos.

B. Detector de nmeros primos


En la imagen 7 se muestra se tiene el nmero 15 en la
entrada, la salida est en cero ya que este no es nmero primo,
a diferencia de la imagen 8 en donde la salida es uno ya que la Imagen 8. Simulacin Detector de nmeros primos.
entrada es 23, un numero primo.
C. Conversor binario a BCD D. Sumador completo de 2 nmeros de 4 bits
En la imagen 9 se muestra que al ingresar el nmero 19 en
binario en las salidas son 00011001, que corresponde a 1 y 9 En la imagen 10 se muestra que al ingresar dos 1 sin carry de
en BCD entrada la salida es 1 y el carry de salida es 0.

Imagen 10. Simulacin sumador de 1 bit.

VI. ANALISIS DE RESULTADOS

A. Compuerta X-NOR usando maxiterminos y miniterminos


Al armar este circuito no hubo mayor problema, la tabla de
verdad comprobada en la prctica es igual a la tabla de verdad
de una X-NOR.

B. Detector de nmeros primos de 5 bits:


Como en la prctica anterior no hubo problemas al armar
este circuito, las salidas comprobadas fueron las mismas que
se tienen en la tabla de verdad del diseo para este circuito.

C. Conversor de binario a BCD:


A diferencia de las prcticas anteriores al armar este circuito
no funciono inmediatamente ya que gracias a la cantidad de
cables necesitados hubo muchas confusiones, despus de
corregir los errores de conexin el circuito funciono igual que
en el diseo.

D. Visualizador usando un multiplexor y un timer


Al agregar el 555 y el multiplexor y eliminar uno de los
7447 al conversor de la prctica anterior los displays
funcionaron casi completamente igual que con el 7447 pero
con un pequeo parpadeo ocasionado por la frecuencia a la
que el 555 cambiaba de 0 a 1 y de 1 a 0.

E. Sumador completo de 2 nmeros de 4 bits


Al armar este circuito no hubo problemas, aunque el montaje
pudo haber sido ms pequeo el diseo peda que se armara
solo con compuertas universales NAND y NOR por lo que
este se hizo ms grande.

Imagen 9. Simulacin conversor de binario a BCD


VII. CONCLUSIONES Y RECOMENDACIONES
Como se puede verificar y como era de esperar se realiz un
anlisis algebraico correcto de estos ejercicios y se procedi
tal como se especific anteriormente generando as un
desarrollo correcto de los ejercicios propuestos en este
laboratorio.

Se observ cmo utilizando mapas de Karnaugh se logra


facilitar el manejo de la algebra de Boole ya que el mapa nos
da una ecuacin muy corta y fcil de simplificar; tambin se
hace uso de software especializado como Electronics
Worbench y Logisim para poder verificar nuestro circuito
antes de proceder a montarlo en la Protoboard ahorrando as
tiempo y posibles errores.

Las recomendaciones que se dan en este informe al lector es


ser paciente en todos los procesos involucrados en la solucin
de los ejercicios ya que de no ser as es muy probable incurrir
en errores y convertir un problema sencillo en algo muy
complicado.

BIBLIOGRAFIA
[1] Diseo de sistemas digitales: introduccin practica
(http://books.google.com.co/books?id=jACme7V3Q2IC&
pg=PA7&lpg=PA7&dq=libros+para+circuitos+digitale
s&source=bl&ots=GmpB4z7hoU&sig=YeKDA7cqv2UKt
8Gtsak-oFryggA&hl=es-
419&sa=X&ei=YaJAVJGYM4XwgwSWyoHADw&ved=0
CFkQ6AEwDg#v=onepage&q=libros%20para%20circui
tos%20digitales&f=false)

[2] Ingeniera Electrnica U. Nacional


http://www.virtual.unal.edu.co/cursos/ingenieria/2000477
/docs_curso/contenido.html

[3] Datasheet Catalog


http://www.datasheetcatalog.com/