Está en la página 1de 12

Electrnica Digital

Laboratorio 2

LGICA COMBINACIONAL

Integrante del grupo:


Cajahuaringa Paulino Jos
Camara Faustino Anthony
Castillo Sumire Jafet
Muasqui Buendia Victor Hugo

Profesor:
Pedro Pablo Aparicio Arias

Seccin:
C4-A

Fecha de realizacin: 6 de marzo 2017


Fecha de entrega: 12 de marzo de 2017

2017 I

1
ndice:

1) Introduccin .pg. 3

2) Marco terico .pag. 3

3) Procedimiento pag. 4

4) Conclusiones pag. 10

5) Bibliografa ... pag. 11

2
I. Introduccin

En el siguiente laboratorio se desarrollar la lgica combinacional de diferentes circuitos


electrnicos, los cuales, nos permitirn hacer diferentes actividades como combinar
diferentes combinaciones en las entradas del circuito para que la lgica combinacional nos
den seales de salida con resultados lgicos. Adems, Realizaremos las experiencias
descritas en la unidad didctica de cada una de las combinaciones lgicas presentes en la
gua, y la operacin que realiza (Operacin lgica) cada circuito con su respectiva tabla de
la verdad.

II. Marco Terico

La lgica combinacional es denominada a todo sistema digital en el que sus salidas son
funciones exclusivas del valor de sus entradas en un momento dado, sin que intervengan
en ningn caso los estados anteriores de las entradas o de las salidas.

Figura 2.1: Sistema digital


Fuente: Elaboracin propia

La lgica combinacional est formada por ecuaciones simples a partir de las operaciones
bsicas del lgebra de Boole. Entre los circuitos combinacionales clsicos tenemos:

Lgicos
Generador/Detector de paridad
Multiplexor y Demultiplexor
Codificador y Decodificador
Conversor de cdigo
Comparador

3
Aritmticos
Sumador
Aritmticos y lgicos
Unidad aritmtico lgica

III. Procedimiento
Practica: 3.1

Actividad: Comparador

3.1.1) Objetivos:

A partir del circuito AND/OR se realiza, mediante una ligera modificacin un comparador
que indica si dos variables tienen o no el mismo valor.

3.1.2) Esquema de montaje

Figura 3.1.2.1: Montaje en multisim del Comparador


Fuente: Elaboracin propia

3.1.3) Secuencia de realizacin:

Figura 3.1.2: Comparador y su tabla de la verdad


Fuente: Elaboracin propia

4
Practica: 3.2

Actividad: Detector de igualdad

3.2.1) Objetivos:

Estudiar y construir un detector de igualdad que compara dos nmeros de cuatro bits.

3.2.2) Esquema de montaje

Figura 3.2.2.1: Montaje en multisim de detector de igualdad


Fuente: Elaboracin propia

3.2.3) Secuencia de realizacin:

Figura 3.2.3.1: Detector de igualdad y su tabla de la verdad


Fuente: Elaboracin propia

5
Practica: 3.3

Generador de paridad

3.3.1) Objetivos:

Estudiar y un circuito que permite mejorar la fiabilidad en la transmisin de seales


digitales de 4 bits.

3.3.2) Esquema de montaje

Figura 3.3.2.1: Montaje en multisim del generador de paridad


Fuente: Elaboracin propia

3.3.3) Secuencia de realizacin:

Figura 3.3.3.1: Generador de paridad y su tabla de la verdad


Fuente: Elaboracin propia

3.3.4) Cuestionario:

1. Para qu sirve el circuito el circuito propuesto en esta prctica?

Este circuito en principio funciona como un corrector de la seal y as evitar o prevenir


errores en la seal que se transmite en la entrada. Actualmente su uso es en

6
Telecomunicaciones para as detectar y en otros momentos corregir errores al
momento de la transmisin de datos.

Practica: 3.4

Actividad: Multplexor de 2 lneas a 1 lnea y de 4 lneas a 1 lnea

3.4.1) Objetivos:

Estudiar el circuito de 2 lneas a 1 lnea.

3.4.2) Esquema de montaje

Figura 3.4.2.1: Montaje en multisim del Multplexor


Fuente: Elaboracin propia

3.4.3) Secuencia de realizacin:

7
A B S Z
0 0 0 0
0 0 1 0
0 1 0 0
1 1 1 1
1 0 0 1
1 0 1 1
Figura 3.4.2: Multplexor y su tabla de la verdad
Fuente: Elaboracin propia

3.4.4) Cuestionario:

1. Qu utilidades se le puede dar a este circuito?

Puede obtener varias aplicaciones:

Realizacin de funciones lgicas: Mediante inversores y con seales de entrada 0 y 1


(segn sea conveniente) podremos desarrollar circuitos complejos. Reduciendo el uso de
otras compuertas lgicas.

Serializador: Llega a convertir datos del formato paralelo al formato serie.

Transmisin multiplexada: Aprovechar de una sola lnea de conexin la transmisin de


distintos datos de otra procedencia.

Practica: 3.5

Actividad: Codificador de teclado

3.5.1) Objetivos:

El codificador de teclado es un circuito cuya funcin es la de convertir las seales de los


nmeros en las salidas binarias del cdigo BCD.

3.5.2) Esquema de montaje

Figura 3.5.2.1: Montaje en multisim del codificador de teclado


Fuente: Elaboracin propia

8
3.5.3) Secuencia de realizacin:

Figura 3.5.3.1: Codificador de teclado y su tabla de la verdad


Fuente: Elaboracin propia

3.5.4) Cuestionario:
1. Qu ocurre si manteniendo pulsado un nmero, se pulsa otro? Y si se pulsan dos
a la vez?

Podremos encontrar dos posibilidades. La primera es que se cambia el nmero. Por


otro lado, la otra posibilidad ser que no se muestra el nmero.

Si se pulsa los dos a la vez es igual.

2. Qu nmero aparece en el display si no se pulsa ninguno? Se puede considerar


esta situacin como una anomala del circuito?

Aparece el nmero 0.

No podemos considerarla como anomala del circuito debido a que sus posiciones
iniciales es 0.

3. Puedes proponer alguna mejora? Cul?

S, se puede llegar a obtener una cantidad ilimitada de numeracin si el display es


de mayor capacidad.

9
IV. Aplicacin de lo aprendido
Realice la tabla de verdad, obtenga la funcin simplificada e implemntala en programa
multisim.
Simule el circuito diseado y compruebe su funcionamiento. Adjunte pruebas del
funcionamiento del circuito en el simulador.

Figura 4.2: Montaje de la aplicacin


Fuente: Elaboracin propia

Figura 4.2: Tabla de la verdad y ecuacin


Fuente: Elaboracin propia

10
V. Conclusiones:

- La combinacin lgica del circuito comparador permite comparar las seales de


entrada para obtener una seal de salida. Si tenemos las entradas del mismo valor la
salida es 1, de lo contrario, el valor es 0.
- Este circuito hace posible el reconocimiento de las entradas para obtener una
funcin establecida. El nico requisito es tener todas las seales de entrada
idnticas. Caso contrario el circuito no reconocera y no funcionara correctamente.
- En el circuito multplex, se puede concluir que con ayuda de un interruptor en la
entrada S, podemos elegir qu entrada (A o B) vamos a obtener en la salida Z sin
que la otra entrada interfiera con el resultado.

VI. Bibliografa:

- Monografas, (s. f.). Lgica cobinacional y secuencial. Recuperado de:


http://www.monografias.com/trabajos104/logica-combinacional-y-
secuencial/logica-combinacional-y-secuencial.shtml
- Unicrom, (s. f.). Circuitos combinacionales Electrnica digital. Recuperado de:
http://unicrom.com/circuitos-combinacionales-electronica-digital/
- Scribd, (s. f.). Lgica combinacional. Recuperado de:
https://es.scribd.com/doc/33653883/LOGICA-COMBINACIONAL

11
Realizacin Puntos

Puntualidad 1
Orden y limpieza en el laboratorio 1
Trabajo en equipo 2
Culminacin de la experiencia 2
Presentacin
Cartula 1
Ortografa y redaccin 2
Fundamento terico 2
Resultados del laboratorio 6
Aplicacin de lo aprendido 3
Total 20

Curso: Electrnica Digital Seccin A


Lab. No: 02 Mesa No:
Tema: Lgica combinacional Fecha: 6-03-17
Notas:

Participantes:
1 Jos Cajahuaringa Paulino

2 Anthony Camara Faustino

12