Está en la página 1de 4

Curs 2007/2008 enginy@eps

Diseo, simulacin y experimentacin de un circuito


acoplador direccional de tres secciones
Ivan de Pal Bernal, Alejandro Garca Coll
Circuitos de Alta Frecuencia
ivan.depaul@uib.es, xela1975@gmail.com

Resumen En este documento se muestra la propuesta de diseo trata de un circuito recproco, por lo que su matriz de
y simulacin de un circuito acoplador con el software ANSOFT parmetros S o de distribucin es simtrica (i.e., ST = S).
DESIGNER. El diseo propuesto para esta experimentacin es el Los parmetros bsicos a determinar a la hora de
de un acoplador direccional de 20dB de tres secciones con una caracterizar el funcionamiento de un acoplador direccional de
respuesta binomial, una impedancia del sistema de 50 y una
frecuencia central de 3GHz. Partiendo de los resultados del
potencia son el acoplo, la directividad y el aislamiento.
simulador, se realizar el diseo sobre una PCB. Adems, se Suponiendo los puertos 2, 3 y 4 cargados por sus impedancias
presentar la experimentacin en el laboratorio analizando los caractersticas y un generador de impedancia interna igual a la
resultados obtenidos en el simulador. Para ello se obtendrn los impedancia caracterstica del puerto 1 conectado en dicho
parmetros S de reflexin de los cuatro puertos y se medir la puerto:
potencia acoplada.
El acoplo, C(dB), se define como
I. INTRODUCCIN P 1
C(dB) = 10log 1 = 10log
2
Un acoplador direccional es una red pasiva de cuatro P3 S31
puertos donde uno de los puertos queda aislado respecto al
puerto de entrada (isolated port). De los otros dos puertos, uno siendo P1 la potencia incidente en el puerto 1 (potencia de
es el que recibe la mayor parte de la seal incidente (through la onda progresiva que se propaga por ese acceso) y P3 la
port) y el otro el que recibe una parte fija de la seal (coupled potencia
que sale por el puerto 3.
port). Dicho de otra manera, es una red de cuatro accesos que El aislamiento, I(dB), se corresponde con el cociente
tiene dos pares de accesos desacoplados. Esto implica que la entre P 1 y P4, donde P4 es la potencia que sale por el
matriz de parmetros S presenta cuatro elementos que no puerto 4.
pertenecen a la diagonal principal nulos. Adems, la red es
recproca y se considerada idealmente sin prdidas.
Bsicamente, consta de dos lneas de transmisin y un
mecanismo de acoplo entre ellas. Un esquema del dispositivo
es el que se muestra en la Figura 1. Suponiendo los cuatro La directividad, D(dB), es el cociente entre P3 y P4:
puertos cargados con sus impedancias caractersticas, y a la P P P
D(dB) = 10log 3 = 10log 1 10log 1 = I(dB) C(dB)
frecuencia de diseo del acoplador: P4 P4 P3

El acoplador formado por dos lneas de transmisin se


denomina de seccin nica y est limitado en ancho de banda.
ste puede ser incrementado utilizando lneas acopladas en
serie, tal como se muestra en la Figura 2. Este tipo de
Figura 1. Esquema de un acoplador direccional acopladores recibe el nombre de multiseccin.

Una porcin de la onda que viaja de 1 (puerto de entrada)


a 2 (puerto directo respecto al puerto 1) se acopla a 3
(puerto acoplado respecto al puerto 1) pero no a 4
(puerto aislado respecto al puerto 1).

Una porcin de onda que viaja de 2 (puerto de entrada) a


1 (puerto directo respecto al puerto 2) se acopla a 4
(puerto acoplado respecto al puerto 2) pero no a 3 Figura 2. Acoplador direccional de N secciones, basado en lneas
(puerto aislado). acopladas
Generalmente, se disea el acoplador de manera que resulte
De forma anloga para los puertos 3 y 4. simtrico, es decir:
c1=cN, c2=cN-1, c3=cN-2,
Adems, los cuatro puertos estn perfectamente adaptados
a la frecuencia de diseo. Es decir, si tenemos tres puertos donde c representa el factor de acoplamiento de cada
terminados con sus impedancias caractersticas, el coeficiente seccin, siendo N impar.
de reflexin a la entrada del cuarto puerto es nulo. Adems, se

3
enginy@eps Curs 2007/2008

II. DISEO
Nuestro circuito acoplador deber cumplir las siguientes
especificaciones de diseo: un nmero de secciones igual a 3
y 20dB. La frecuencia central ser de 3GHz y la impedancia
del sistema de 50.
A. Clculos previos
Para una respuesta lo ms plana posible para un acoplador
de tres secciones (N=3), es necesario que
(ec. 1)

donde C representa el coeficiente de acoplamiento de tensin,


Figura 3. Herramienta TRL aplicada a lneas acopladas (microstrip)

Los parmetros que debemos introducir en la herramienta


son la impedancia del sistema (Z0=50), la longitud elctrica
(E=90), Z0o y Z0e (calculadas anteriormente) y la frecuencia
(ec. 2)
central (F=3GHz).
Con estos datos el TRL synthesis nos devolver la anchura
de la lnea, la separacin entre lneas y la longitud de la lnea.
Con estos valores ya podemos hacer el esquema del circuito
para posteriormente poder ser simulado.
(ec.3)
C. Esquema del circuito y simulaciones
A la hora de realizar el esquema del circuito, se opt por
y aplicando la condicin de que, en la frecuencia central, hacerlo en diferentes diseos de esquemas (a pesar de que en
=/2 y C0=20dB, se obtiene C=10-20/20=0.1=C2-2C1 (de ec.2). este artculo slo se refleja la opcin ms ptima) con el fin de
Sustituyendo en ec.3, resulta poder mostrar la importancia del acabado del layout. En este
C1=C3=0,0125 proceso pudimos ver cmo, para obtener la respuesta que
deseamos en nuestro acoplador, fue determinante el tipo de
C2=0,125
diseo elegido. Esto se puede extrapolar a todos los diseos de
circuitos implementados en PCB, sin importar su aplicacin.
Utilizando las ecuaciones 4 y 5, mostradas a continuacin,
El primer esquema que se hizo fue el correspondiente a un
se obtienen las impedancias caractersticas en modo par e
diseo ideal, donde nicamente se tienen en cuenta las
impar para cada seccin:
caractersticas de las diferentes secciones, considerando
(ec. 4) despreciable el efecto de la unin entre ellas. El resultado de
las simulaciones fue el esperado, pero este diseo no resulta
(ec. 5)
implementable a nivel fsico.
Para resolver el problema fsico que se presenta con el
diseo ideal y que se nos produce en el layout, es necesario
hacer un cambio de direccin de la lnea. Para ello y en este
caso, optamos por introducir un ngulo de 90 en inglete, el
cual nos proporcion la posibilidad de unir las distintas
secciones entre ellas.
Otro esquema que se estudi fue el de un diseo con ngulo
de 90 curvo. Con este tipo de ngulos, evitamos las aristas de
1,125
2
Z 0e = 50 = 56,69 las esquinas, causantes la mayora de veces de
0,875 comportamientos elctricos no deseados en las PCB,
trabajando en RF.
Como siguiente caso de diseo, se implement el circuito
con ngulos de 45 curvos. Con este tipo de ngulos, se
B. Asignacin y obtencin de parmetros observ una mejora en los parmetros S.
Una vez tenemos los valores necesarios calculados, Como ltimo esquema de configuracin, se implement el
estamos en disposicin de poder emplear la herramienta TRL circuito con ngulos de 45 no radiales. En las Figuras 4 a 7 se
synthesis que nos ofrece ANSOFT DESIGNER (Figura 3), muestran el esquema, el layout correspondiente, la respuesta
para obtener con ella las proporciones fsicas que debera del acoplador y la representacin 3D.
tener cada una de las secciones de nuestro acoplador, para
poder ser implementado posteriormente.

4
Curs 2007/2008 enginy@eps
En la capa superior aparecen las pistas correspondientes al
acoplador. La capa inferior implementa el plano de tierra
correspondiente, necesario para la configuracin de lneas acopladas.
Una vez fabricada la placa, se corta a las dimensiones apropiadas
y se sueldan en cada puerto los conectores de tipo SMA que darn
acceso a la inyeccin de seal y medida correspondientes. Las
Figuras 8 y 9 presentan la implementacin final del diseo.

Figura 4. Esquema con codo de 45

Figura 8. Capa superior, pistas

Figura 5. Layout con codo de 45

Figura 9. Capa inferior, plano de tierra


Para llevar a cabo las medidas experimentales, se utiliza el
generador de seal de RF Agilent E4433B para inyectar la
seal en el puerto de entrada y el analizador de espectro
Agilent E4407B para medir la potencia transmitida a cada uno
de los puertos directo, acoplado y aislado. Ambos equipos
tienen una impedancia de 50, coincidente con la impedancia
caracterstica del sistema. Los puertos que no intervienen en la
inyeccin y medida deben estar terminados a la misma
impedancia caracterstica para la frecuencia de trabajo.
Figura 6. Parmetros S con codo de 45
La seal inyectada se configura con las siguientes
caractersticas: frecuencia central 3GHz y potencia 0dBm.
Esto implica que la medida de potencia transmitida dada por
el analizador corresponde a la relacin de transmisin de
potencia entre el puerto de inyeccin y el medido.

Figura 7. Representacin 3D del layout con codo de 45


Dado que la respuesta de acoplamiento entre el puerto de
entrada y el directo (S21) es la que ms se aproxima al modelo
ideal y que la transferencia al puerto acoplado es la que ms se
acerca a respuesta plana, se ha decidido implementar esta
ltima configuracin en PCB. Figura 10. Potencia transmitida al puerto directo 2, inyectando
0dBm 3GHz en el puerto de entrada 1

III. I MPLEMENTACIN Y MEDIDAS


A partir del layout obtenido para el diseo con codos de 45,
se genera el fotolito necesario para la fabricacin de la placa
de circuito impreso (PCB) que implementar el acoplador
direccional de tres secciones.
Se utiliza el procesado qumico para su fabricacin sobre una placa
de doble capa positiva con dielctrico FR4 de 60mil de grosor y 35m
de cobre, equivalente a la definida en los parmetros de diseo.
Figura 11. Potencia transmitida al puerto acoplado 3, inyectando
0dBm 3GHz en el puerto de entrada 1

5
enginy@eps Curs 2007/2008

As, inyectando seal en el puerto de entrada 1, se obtiene Utilizando la configuracin de P4 como puerto de entrada, se
una potencia transmitida en el puerto directo 2 de -3.05dBm, realiza un barrido de frecuencia para la seal inyectada, observando
tal como se muestra en Figura 10. La cada de potencia la potencia transmitida al puerto directo (Figura 13). En la Figura
medida, que contrasta con los aproximadamente 0dB dados en 14 se muestran los resultados del mismo barrido por simulacin.
simulacin, se debe a los efectos de los cables de conexin,
Como puede observarse, la tendencia en las medidas
los defectos de fabricacin de la placa y al desacoplo de
experimentales se aproxima a la tendencia dada por simulacin. El
impedancias en los puertos no medidos, debidos al uso de
desplazamiento en la potencia transmitida se debe a los factores
terminadores de 50 no ideales.
ya expuestos, que aparecen al implementar fsicamente el circuito y
En la Figura 11 aparece la relacin de potencia transmitida al aplicar la configuracin experimental para realizar las medidas.
al puerto acoplado (puerto 3), aproximada a los -20dB dados
por condiciones de diseo.
La Figura 12 muestra la relacin de potencia transmitida al
puerto aislado (puerto 4). El factor de aislamiento no resulta
ideal, por los efectos comentados, que producen una
desadaptacin entre puertos. Sin embargo, puede considerarse
aceptable, ya que se haya 7.5dB por debajo del puerto acoplado.

Figura 14. Barrido frecuencial, potencia transmitida al puerto


directo 3, inyectando en 4. Resultados de simulacin

IV. CONCLUSIONES
Se ha diseado, simulado, fabricado y medido
Figura 12. Potencia transmitida al puerto aislado 4, inyectando experimentalmente un circuito acoplador direccional de tres
0dBm 3GHz en el puerto de entrada 1
secciones basado en lneas acopladas. Los resultados
Repitiendo las medidas utilizando los diferentes puertos como obtenidos experimentalmente para las potencias transmitidas a
puertos de entrada y midiendo la potencia transmitida a los puertos los diferentes puertos son coherentes con los resultados de
correspondientes, se confirma la caracterstica de reciprocidad simulacin, teniendo en cuenta todos los efectos parsitos que
definida para el circuito acoplador direccional con lneas acopladas. aparecen al implementar fsicamente el circuito.
Esto queda reflejado en los resultados presentes en la Tabla I:
Se ha demostrado mediante medidas experimentales el
TABLA I carcter recproco del circuito, utilizando los diferentes
CARACTERSTICA DE RECIPROCIDAD puertos para inyeccin de seal.
Puerto Entrada Puerto Directo Puerto Acoplado Puerto Aislado
R EFERENCIAS
P1: 0 dBm P2: -3.05 dBm P3: -18.31 dBm P4: -25.82 dBm [1] Tutorial. Overview of Ansoft designer GUI. [Online].
P2: 0 dBm P1: -2.72 dBm P4: -19.13 dBm P3: -25.06 dBm http://omaha.uib.es./A/MasterEE/CAF/material/labo/Ansoft_Designer_PR1.pdf
[2] David M. Pozar, Microwave Engineering, 2nd ed., John Wiley & Sons, Inc.,
P3: 0 dBm P4: -2.60 dBm P1: -19.31 dBm P2: -25.16 dBm ISBN 0-471-17096-8.
P4: 0 dBm P3: -2.48 dBm P2: -19.20 dBm P1: -25.74 dBm
Assignatura impartida per: Dr. Bartomeu Alorda i Dr.
Eugeni Garcia

V. CURRICULUM VITAE
Alejandro Garca Coll, 16 de Marzo de 1.975.
Ingeniero. Tcnico de Telecomunicaciones Esp.
Telemtica por la UIB en Marzo del 2.003.
Ingeniero Tcnico Industrial Esp. Electrnica
Industrial por la UIB en Mayo del 2.008. Actualmente alumno del
Master en Ingeniera Electrnica (UIB-UPC). Tcnico Gestor del
Centro de Operacin y Despacho de Generacin (GESA)

Ivan de Pal Bernal, Ingeniero Tcnico de Telecomunicacin por la


UIB en 1.999. Actualmente estudiante de Mster en Ingeniera
Electrnica (UIB-UPC). Desde marzo de 2003, tcnico de
Figura 13. Barrido frecuencial, potencia transmitida al puerto investigacin en el Grupo de Tecnologa Electrnica de la UIB.
directo 3, inyectando en 4. Medidas experimentales