Está en la página 1de 5

FIEE UNAC LAB: CIRCUITOS DIGITALES 91G

HABILITAR O INHIBIR COMPUERTAS


Blanco Zambrano, Kevin Joel
kblancozambrano@gmail.com
Gonzales Quispe, Ruddy Frans
rgquispe1@gmail.com
Prez Reyes, Christopher
christopher_5996@hotmail.com
Snchez Avellaneda, Mark Erik
sanchez21_95@hotmail.com

RESUMEN: En esta sesin, se realiz 2. MARCO TERICO


el tema de habilitar o inhibir compuertas,
donde es necesario el conocimiento de las 2.1. COMPUERTAS LGICAS
compuertas lgicas, su tabla de verdad y
tambin usaremos conocimientos del timer Las compuertas lgicas como hemos visto
555; donde mantendremos un estado fijo y previamente al darle una combinacin de dos
otro en un estado variable donde interruptores representados como dos bits,
analizaremos si se transmite o no la nos dar un resultado como salida. Dicho
informacin. esto, vamos a hablar sobre algunas reglas
generales del algebra de Boole que estamos
PALABRAS CLAVE: Compuertas, habilitar, considerando en esta sesin para que se
inhibir. entienda la experiencia que se realiz.

Estas reglas tienen una sola condicin;


ABSTRACT: In this session, the bsicamente una compuerta consta de dos
subject of enabling or inhibiting gates was entradas, a una se le coloca un valor variable
realized, where it is necessary the knowledge y a una de las entradas un valor constante, ya
of the logical gates, its truth table and also the sea 1 o 0. Cualquiera de estas dos
uses of the knowledge of the 555 timer; where combinaciones nos darn un resultado en la
we will maintain a fixed state and another in a nica salida que posee. Dicho resultado
variable state where we will analyze whether puede ser HABILITADO o INHIBIDO, esto
or not it transmits the information. depende mucho de que compuerta se est
usando y que valor constante se le d. Para
KEY WORDS: Gates, enable, inhibit. poder notar mejor los resultados es
conveniente colocar en la entrada de valor
variable un pulso variable que ser un
1. INTRODUCCIN
indicador.

En esta sesin como se ha mencionado Para entender las reglas se recurre a las
previamente abarca sobre la habilitacin o compuertas bsicas AND y OR.
inhibicin de compuertas lgicas ello consiste
en la transmisin de datos a partir del estado
fijo que se le d a una entra de las compuertas +0=
(1 o 0) para analizar si se transmite la
informacin de la otra entrada cuyo valor es
variable. Este anlisis nos va a conducir a las
reglas del algebras de Boole, este ltimo es
Ilustracin 1
muy importante para reducir el uso de
compuertas al momento de disear circuitos.
FIEE UNAC LAB: CIRCUITOS DIGITALES 91G

+1=1 A continuacin, vamos a tomar como


ejemplo que ocurre con las compuertas AND,
NAND, OR y NOR.

Ilustracin 2

0=0

Ilustracin 3

1=

Ilustracin 4

Como podemos observar en cada compuerta


al ponerle en la entrada un valor constante
ocurren dos cosas al ser 0 o 1.

En la ilustracin 1 vemos que A se transmite


cuando una entrada es 0 eso indica que la
compuerta HABILITA.

En la ilustracin 2 vemos que salida se


mantiene en 1 a pesar que A cambie de
estado y la otra entrada se mantiene en 1, eso Ilustracin 5. HABILITADO en AND, NAND, OR y NOR
indica que la compuerta INHIBE.
Como hemos podido ver en la ilustracin 5 en
En la ilustracin 3 ocurre algo similar al caso las compuertas al darles un valor constante
anterior pero la entrada con valor constante es determinado presenta casos de
0 y la salida sigue en 0. Tambin se atribuye HABILITACIN tanto como el normal y el
que la compuerta INHIBE. inverso.
En la ilustracin 4 podemos notar que la
compuerta HABILITA, y en la entrada el valor 2.3. INHIBIR
constante es 1.
Cuando una compuerta lgica inhibe,
quiere decir que la entrada de valor variable
2.2. HABILITAR
no se transmite. Solamente observaremos un
nico estado en la salida, puede ser 0 o 1,
Cuando una compuerta lgica habilita,
dependiendo de la compuerta y del estado
quiere decir que la entrada de valor variable
que se coloque en entrada de valor constante.
se transmite a la salida. Tambin hay casos
donde se puede habilitar, pero la salida sale A continuacin, vamos a tomar como
invertida en ese caso se habilita al ejemplo que ocurre con las compuertas AND,
complemento. NAND, OR y NOR.
FIEE UNAC LAB: CIRCUITOS DIGITALES 91G


0 0 0
0 1 0
1 0 0
1 1 1
Tabla 1. Tabla de verdad AND

En C podemos ver que cuando est en 0 por


ms que V varia se mantiene la salida f en
0. Esto indica que INHIBE.

En C cuando est en 1, conforme V vara


tambin f en otras palabras se transmite eso
indica que la compuerta HABILITA.

Finalmente podemos decir que tomando estas


reglas podemos predecir el comportamiento
de cada compuerta bsica a usar.

3. Experiencia

3.1. Materiales

Timer 555, en modo astable.


Compuertas AND, NAND, OR, NOR, XOR,
XNOR.
Ilustracin 6. INHIBIR Dip switch de 2
Cables
Como podemos observar en la ilustracin 6 la
salida presenta un valor constante por ms Leds
que vara la entrada variable, quiere decir que Resistencias de 1K, 220 ohmios
las compuertas INHIBEN tanto como en bajo
y como en alto. 3.2. Procedimiento

2.4. TABLAS DE VERDAD a. Implementar el timer 555 en modo astable.

Para saber cmo se comporta una compuerta


tericamente podemos usar las tablas de
verdad para predecir que comportamientos
tendr la compuerta.

Vamos a realizar un ejemplo bsico donde se


realizar para todos los dems. Usaremos la
compuerta AND para el ejemplo.

Vamos a tener dos variables de entrada una


ser la entrada variable V y la otra la entrada
Ilustracin 7. Timer modo astable
de valor constante C y tambin vamos a
considerar una salida f
FIEE UNAC LAB: CIRCUITOS DIGITALES 91G

b. Implementar las compuertas como la - Hemos obtenidos lo valores estimados


sesin pasada. usando la tabla de verdad en la
experiencia.
- Hemos observado y analizado que las
compuertas AND, NAND, OR, NOR
pueden tener dos comportamientos en
general cada uno de habilitar e inhibir. Pero
al observar al XOR y XNOR observamos
que solo habilitan tanto como la forma
normal y la complementaria.
- Las compuertas logicas obedecen un
Ilustracin 8. Compuertas logicas patrn establecido, tanto como
c. De la pata 3 del timer conectar a un punto experimentar o tericamente, es por ello
comn las entradas variables de las que es posible predecir el comportamiento
compuertas. de cada compuerta por medio de las tablas
de verdad.

6. BIBLIOGRAFA

- Diseo digital, Wakerly, 3ra. ED., 2001


- Sistemas digitales, principios y
aplicaciones, Tocci, Prentice Hall, 8va Ed.,
2003
- Dispositivos lgicos programables y sus
Ilustracin 9
aplicaciones, Mandado, Thomson, 2002.
d. Observar que ocurre y anotarlo en un - Herrera Vaquero Enrique. Compuertas
cuadro. lgicas y tablas de verdad. Universidad
veracruzana Sitio web:
4. RESULTADOS https://sites.google.com/site/electronicadig
italuvfime/2-1-compuertas-logicas-y-
tablas-de-verdad
Vamos a plasmar la informacin tomada
despus de la experiencia. - Thomas L. Floyd. (2006). Fundamentos de
sistemas digitales. Espaa: PEARSON
(*) La tabla se pondr en la seccin anexos. PRENTICE HALL.
- Rodrigo Araya E.. (2006). lgebra de
5. CONCLUSIONES Boole. 18/05/2017, de UTFSM Sitio web:
https://users.dcc.uchile.cl/~clgutier/Capitul
- Hemos aprendido sobre los estados de o_3.pdf
habilitacin e inhibicin de una compuerta
lgica.
FIEE UNAC LAB: CIRCUITOS DIGITALES 91G

ANEXOS

AND NAND OR NOR XOR XNOR


.
. +
+

0 1
0
INHIBE INHIBE HABILI HABILI HABILI HABILI

1 0
1
HABILI HABILI INHIBE INHIBE HABILI HABILI
Anexo 1. Tabla de resultados.

Anexo 2. Realizacin del circuito