Está en la página 1de 9

CIRCUITOS DIGITALES I UNMSM

INFORME PREVIO 3: Circuitos Schmitt Trigger , puertas de tres estados, buffer inversor
con salida en colector abierto, Timer 555

NOMBRE:
Cruz Salas Harold Chrisitan

CODIGO:
15190033

E.A.P:
Ing. Electrnica

PROFESOR:

Ing. Oscar Casimiro Pariasca

CURSO:
Laboratorio de Circuitos Digitales I

2017
CIRCUITOS DIGITALES I UNMSM

I. OBJETIVOS

- Analizar y comprobar el funcionamiento de circuitos lgicos especiales tales como el Schmitt


Trigger, puertas de tres estados, buffer inversor con salida en colector abierto y timer.

II. CUESTIONARIO PREVIO

1. Explique el funcionamiento del Schmitt Trigger 74LS14 y sus


aplicaciones.
Un Schmitt Trigger es un tipo especial de circuito comparador. Usa la histresis para
prevenir el ruido que podra tapar a la seal original que causara falsos cambios de
estado si los niveles de referencia y entrada son parecidos.
Para su implementacin, se suele utilizar un amplificador operacional realimentado
positivamente. Los niveles de referencia pueden ser controlados ajustando las
resistencias R1 y R2:

Por ejemplo, si el trigger inicialmente est activado, la salida estar en estado alto a una
tensin Vout = +Vs, y las dos resistencias formarn un divisor de tensin entre la salida
y la entrada. La tensin entre las dos resistencias (entrada +) ser V+, que es
comparada con la tensin en la entrada -, que supondremos 0V (en este caso, al no
haber realimentacin negativa en el operacional, la tensin entre las dos entradas no
tiene por qu ser igual). Para producir una transicin a la salida, V+ debe descender y
llegar, al menos, a 0V. En este caso la tensin de entrada es:

Llegado a este punto, la tensin a la salida cambia a Vout = -Vs. Por un razonamiento
equivalente podemos llegar a la condicin para pasar de Vs a +Vs:

Con esto se hace que el circuito cree una banda centrada en cero, con niveles de disparo
(R1/R2) Vs. La seal de entrada debe salir de esa banda para conseguir cambiar la tensin de
salida.
Si R1 es cero o R2 es infinito (un circuito abierto), la banda tendr una anchura de cero y el
circuito funcionar como un comparador normal.
Para indicar que una puerta lgica es del tipo Schmitt Trigger, se pone en el interior de la misma
el smbolo de histresis:
CIRCUITOS DIGITALES I UNMSM

2.- Explique el funcionamiento del buffer inversor con salida en


colector abierto 74LS16.
Las compuertas con colector abierto son un tipo de compuertas lgicas cuya salida est
externalizada, es decir abierta o sin resistencia en el colector del transistor de salida. Al
realizar este tipo de circuito integrado, se deja la posibilidad al usuario de utilizar el
valor de resistencia apropiado segn sus necesidades y requerimientos de diseo.

3.- Explique el funcionamiento de las puertas triestado y sus


aplicaciones (74LS126 o 74LS367).
La lgica triestado permite puertos de salida con valor 0, 1 o Hi-Z (High Impedance).
Es este ltimo estado el que proporciona a los buffers triestado. El estado Hi-Z pone la
salida en alta impedancia, haciendo que el pin ya no tenga relevancia en el circuito.
Normalmente, la intencin de este estado es permitir a varios circuitos compartir el
mismo bus o lnea de salida. O tambin, permitir a un dispositivo monitorizar seales
sin afectar a la seal (en convertidores analgico/digital).
En el siguiente grfico, se puede ver un buffer triestado como un interruptor. Es decir,
cuando en B hay un 1, funciona como si el interruptor estuviera activado, mientras que
si hay un 0, acta como si estuviera desactivado.

ENTRADA SALIDA
A B C
0 0 Z
0 1 0
1 0 Z
1 1 1

El buffer triestado se disea normalmente de modo que el retardo de habilitacin de


salida (de Hi-Z a Alto o Bajo) sea un poco ms largo que el retardo de inhabilitacin de
salida (de Alto o Bajo a Hi-Z). As, si un circuito de control activa la entrada de
habilitacin de salida de un dispositivo al mismo tiempo que desactiva la entrada de
habilitacin del segundo dispositivo, al tener un retardo de inhabilitacin de salida ms
corto, se puede asegurar que antes de que el primer dispositivo se ponga en Alto o Bajo
en el bus, el segundo dispositivo se encontrar en estado de Alta Impedancia.
CIRCUITOS DIGITALES I UNMSM

La utilidad del tercer estado es borrar la influencia de un dispositivo del resto del
circuito. Si ms de un dispositivo est conectado, poner una salida en Hi-Z se usa para
que en un mismo bus no haya dos seales diferentes, es decir, una con valor 1 y otra
con valor 0. Porque si ambas seales circularan por la misma lnea, no podramos
determinar el valor que est circulando en la misma. Los buffer triestado tambin se
usan para implementar multiplexores, especialmente aquellos con un gran nmero de
entradas.

4.- Analizar el funcionamiento interno del CI LM555. Describir


el uso de sus terminales.
La configuracin interna del Timer 555, es decir, la configuracin que tendramos
dentro del circuito integrado (CI) sera principalmente 3 resistencias, dos
comparadores, un FF RS y un transistor. A continuacin se muestra el circuito:

El 555 recibe este nombre debido a las tres resistencias de 5K que observamos en el
circuito. La conexin de esas resistencias nos proporcionan dos divisores de tensin
respecto a la alimentacin, las tensiones dadas sern: (2/3)Vcc y (1/3)Vcc.
Mediante los comparadores analgicos, posibilitamos la conmutacin entre la parte
analgica y la parte digital.
CIRCUITOS DIGITALES I UNMSM

5.- Explicar los tres estados posibles de un temporizador 555 (alto,


bajo y memoria). Cmo estn controlados por los terminales de
disparo y de umbral? Describir el uso de los dems terminales.
El RS-NOR nos dar el valor de la salida en funcin del resultado obtenido de los
comparadores analgicos. La siguiente tabla muestra las opciones posibles:

6.- Determinar de forma analtica la frecuencia de la seal de


salida de un CI 555 trabajando como multivibrador astable.
Cmo se calcula el ciclo de trabajo? Calcular los tiempos en alto
y bajo de la seal de salida del circuito del experimento. Cul es
la frecuencia de salida?.
Operacin ASTABLE:
En la figura se puede observar el 555 conectado como un multivibrador astable.

Observe las formas de onda de la figura b que corresponde al funcionamiento del


circuito. En el instante A, los terminales 2 y 6 disminuyen de nivel justo por debajo de
VLT = (1/3)Vcc y el voltaje de la terminal 3 de salida va a su nivel alto (estado A). La
terminal 7 se comporta como un circuito abierto y el capacitor C se carga a travs de RA
+ RB. Durante el tiempo A-B en el que la salida est en su nivel alto, el 555 se encuentra
en el estado de memoria C, recordando su estado A anterior. Cuando VC aumenta y
rebasa justamente el valor VUT = (2/3)Vcc en el instante B, el 555 entra en el estado D
y enva la seal de salida al nivel bajo.
La seal de la terminal 7 tambin est en nivel bajo y el capacitor C se descarga a travs
de la resistencia RB. Durante el tiempo B-C en el que la seal de salida est en nivel
CIRCUITOS DIGITALES I UNMSM

bajo, el 555 se encuentra en estado de memoria C, recordando su estado anterior D.


Cuando VC desciende justo por debajo de VLT, la secuencia se repite.
7.-Determinar en forma analtica el tiempo de duracin del
pulso de salida de un CI 555 trabajando como multivibrador
monoestable. Calcular los tiempos de duracin del pulso de la
salida del circuito del experimento.
Operacin MONOESTABLE:
No en todas las aplicaciones se necesita una onda repetitiva continua, como la que se
obtiene con un multivibrador astable. En muchas aplicaciones lo que se necesita es un
nivel de voltaje determinado durante cierto lapso de tiempo. En este caso lo que se
necesita es un multivibrador monoestable o de un disparo (one shot). La siguiente
figura es el diagrama del circuito del 555 cuando este funciona como multivibrador
monoestable.
Cuando un pulso con variacin en sentido negativo se aplica al terminal 2, la salida se
eleva y el terminal 7 elimina el cortocircuito del capacitor C. El voltaje a travs de C se
eleva de 0V a una velocidad que est determinada por RA y por C. Cuando el voltaje del
capacitor alcanza el valor de (2/3)Vcc, el comparador de la figura 1 provoca que la
salida cambie de un nivel alto a uno bajo. En la siguiente figura se muestran las formas
de onda del voltaje de entrada y de salida. La salida est en nivel alto para el tiempo
que se determine mediante:
CIRCUITOS DIGITALES I UNMSM

En la figura anterior se muestra un multivibrador monoestable prctico. Ri, C y el


diodo D sirven para generar un pulso de salida por cada pulso de entrada. La
resistencia RA y el capacitor C determinan el momento en el que la salida tiene un valor
alto. La resistencia Ri se conecta entre Vcc y el terminal 2 a fin de asegurarse de que la
salida normalmente permanezca en un valor bajo. Ci se carga a un valor (Vcc Ei)
hasta que se presenta un pulso de disparo negativo. La constante de tiempo de Ri y de
C debe ser pequea en relacin con el tiempo en el que la salida del temporizador est
en nivel alto. El diodo D evita que el temporizador 555 dispare durante el flanco
positivo de Ei.
8.- Presente los circuitos de simulacin del experimento.
CIRCUITOS DIGITALES I UNMSM
CIRCUITOS DIGITALES I UNMSM

CONCLUSIONES Y OBSERVACIONES.
http://www.academia.edu/9356663/M%C3%93DULO_1_ELECTR%C3%93NICA_DIGITAL_IN
DICE_BIBLIOGRAFIA

http://www.electronics-tutorials.ws/logic/logic_4.html

http://www.applelogic.org/files/74LS06.pdf
http://copro.com.ar/Lista_de_los_circuitos_integrados_de_la_7400_serie.html

http://electronica-teoriaypractica.com/circuito-7416-ttl/
http://www.uv.es/marinjl/electro/555.htm

https://manequired751185.files.wordpress.com/2014/11/temporizador-555.pdf
http://electronica-electronics.com/info/555/555.html