Está en la página 1de 15

DISCUSIN PRELIMINAR

Como su nombre lo indica, la modulacin por desplazamiento de fase en cuadratura


(QPSK) es una variacin del desplazamiento de fase binario (BPSK). Recordemos que
BPSK es bsicamente un esquema de modulacin DSBSC conInformacin del mensaje.
Es importante destacar que la informacin digital se enva un bit a un hora. QPSK es un
esquema de modulacin DSBSC tambin pero enva dos bits de informacin digital a
Tiempo (sin el uso de otra frecuencia portadora).

Como QPSK enva dos bits de datos a la vez, es tentador pensar que QPSK es el doble
de rpido que BPSK pero esto no es as. Conversin de los datos digitales de una serie
de bits individuales a una serie De pares de bits necesariamente reduce a la mitad la
velocidad de bits de los datos. Esto anula la ventaja de velocidad de enviar Dos bits a la
vez.

Entonces, por qu molestarse con QPSK? Bueno, reducir a la mitad la velocidad de


bits de datos tiene una ventaja significativa.
La cantidad del espectro de radiofrecuencia requerido para transmitir QPSK
confiablemente es la mitad Necesario para las seales BPSK. Esto a su vez da lugar a
ms usuarios en el canal.

La figura 1 a continuacin muestra el diagrama de bloques de la implementacin


matemtica de QPSK.

En la entrada del modulador, los bits pares de los datos digitales (es decir, los bits 0, 2,
4 y as sucesivamente) son Separadas del flujo de datos por un "divisor de bits" y se
multiplican con una portadora para generar Una seal BPSK (llamada PSKI). Al mismo
tiempo, los bits impares de los datos (es decir, los bits 1, 3, 5 y as On) se separan del
flujo de datos y se multiplican con el mismo portador para generar un Segunda seal
BPSK (llamada PSKQ). Sin embargo, la portadora de la seal PSKQ est desfasada 90
Antes de ser modulada. Este es el secreto de la operacin QPSK.

Las dos se~nales BPSK se suman entonces simplemente juntas para su transmisin y,
como Misma frecuencia portadora, ocupan la misma porcin del espectro de
radiofrecuencia. Mientras Esto sugiere que los dos conjuntos de seales estaran
irremediablemente mezclados, los 90 requeridos de La separacin de fases entre los
portadores permite que las bandas laterales sean separadas por el receptor Utilizando la
discriminacin de fase (introducida en el Experimento 8).

La figura 2 muestra el diagrama de bloques de la implementacin matemtica de QPSK


Demodulacin.

Observe que la disposicin utiliza dos detectores de producto para demodular


simultneamente los dos Seales BPSK. Esto recupera simultneamente los pares de
bits en los datos originales. Los dos Las seales se limpian usando un comparador o
algn otro acondicionador de seal, entonces los bits son Volver a poner en orden con
un convertidor de 2 bits paralelo a serie.

Para entender cmo cada detector selecciona slo una de las seales BPSK y no ambas,
Recuerde que la deteccin del producto de seales DSBSC es "sensible a la fase". Es
decir, la recuperacin de El mensaje es ptimo si las portadoras transmitidas y locales
estn en fase entre s. Pero el mensaje recuperado se atena si las dos portadoras no
estn exactamente en fase. Es importante destacar que si el error de fase es 90, la
amplitud del mensaje recuperado es cero. En En otras palabras, el mensaje es
completamente rechazado (este tema se discute en la Parte E de Experimento 9).

El demodulador QPSK aprovecha este hecho. Observe que los detectores de producto
La figura 2 comparte el soporte, pero uno de ellos est desplazado en fase 90 . Siendo
as, una vez que el Fase del portador local para uno de los detectores del producto
coincide con la fase del Transmisin de una de las seales BPSK, se produce
automticamente un error de fase de 90 Entre el portador local de ese detector y el
portador de transmisin de la otra seal BPSK. Por lo tanto, el detector recupera los
datos en la seal BPSK que coincide con y rechaza la Otra seal BPSK.

El experimento
En este experimento utilizars el Emona DATEx para generar una seal QPSK
mediante la Modelo matemtico de QPSK. Una vez generado, examinar la seal QPSK
utilizando el mbito. A continuacin, se examinar cmo la discriminacin de fase
utilizando un detector de producto se puede utilizar para pick-out Los datos de una seal
BPSK o la otra.

Le llevar aproximadamente una hora completar este experimento.

Equipo

Ordenador personal con el software adecuado instalado

Cables de conexin NI ELVIS plus

Unidad de adquisicin de datos de NI, como el USB-6251 (o un osciloscopio de canal


doble de 20MHz)

Mdulo complementario experimental Emona DATEx

Dos conectores de enchufe de banana BNC a 2mm

Surtidores de parches de plomo banana de 2mm

Procedimiento

Parte A - Generacin de una seal QPSK

1. Asegrese de que el interruptor de alimentacin NI ELVIS en la parte posterior de la


unidad est apagado.

2. Conecte con cuidado el mdulo complementario experimental Emona DATEx al NI


ELVIS.

3. Ajuste el interruptor de modo de control en el mdulo DATEx (esquina superior


derecha) a PC Control.

4. Compruebe que la unidad NI Data Acquisition est apagada.

5. Conecte el NI ELVIS a la unidad de adquisicin de datos de NI (DAQ) y conctelo al


Ordenador personal (PC).
6. Encienda el interruptor de alimentacin NI ELVIS en la parte posterior y luego
encienda su tarjeta de prototipado Interruptor de encendido en la parte delantera.

7. Encienda el PC y djelo arrancar.

8. Una vez que el proceso de arranque est completo, active el DAQ y busque
Indicacin de que la PC lo reconoce.

9. Inicie el software NI ELVIS.

10. Inicie el panel frontal DATEx suave (SFP) y compruebe que tiene un control suave
sobre el Tarjeta DATEx.

11. Conecte la instalacin mostrada en la Figura 3 a continuacin.

Nota: Inserte los enchufes negros de los cables del osciloscopio en una toma de tierra
(GND).

La configuracin de la figura 3 puede representarse mediante el diagrama de bloques de


la figura 4 a continuacin. los Sequence Generator se utiliza para modelar datos
digitales. El protocolo de 2 bits de serie a paralelo El mdulo convertidor se utiliza para
dividir los bits de datos en una secuencia de bits pares y bits impares.
12. Establezca el alcance segn el procedimiento del Experimento 1 con el siguiente
cambio:

Trigger el control de fuente a TRIGGER en lugar de CH A

13. Active la entrada Canal B del alcance para observar el mdulo del convertidor
Serial-a-Parallel Dos salidas.

14. Compare las seales. Debera ver dos seales digitales que son diferentes entre s.

Pregunta 1
Cul es la relacin entre la velocidad binaria de estas dos seales digitales y la bit
De la salida del mdulo generador de secuencias? Sugerencia: Si no est seguro,
consulte el Discusin preliminar.

15. Modifique la configuracin como se muestra en la Figura 5 a continuacin.

Recuerde: Las lneas punteadas muestran que los cables ya estn en su lugar.
Excluyendo el modelado de datos digitales, la configuracin de la Figura 5 puede ser
representada por el bloque Siguiente. Observe que las dos salidas del divisor de bits
estn conectadas a Independientes. La otra entrada a los mdulos Multiplicador es un
100kHz onda sinusoidal. Sin embargo, las seales estn desfasadas entre s en 90 , lo
cual es un requisito De QPSK.
16. Establezca el control de base de tiempo del mbito en la posicin 200s / div.

17. Compare los bits pares de datos con la salida del mdulo Multiplicador (PSKI).

Sugerencia: Puede resultar ms fcil hacerlo si establece el control de Escala B del


mbito en el 2V / div posicin.

18. Ajuste el control de fuente de disparo del alcance a la posicin CH A.

19. Establezca el control de base de tiempo del mbito en la posicin 50s / div.

20. Examinar el portador y observar de cerca la forma en que cambia en las transiciones
de la secuencia.

Pregunta 2 Qu caracterstica de la salida del multiplicador sugiere que es una seal


BPSK?

21. Devuelva el control de base de tiempo del mbito a la posicin 500s / div y la
fuente de disparo A la posicin de disparo.

22. Mueva las conexiones del alcance como se muestra en la Figura 7 a continuacin.

Este cambio se puede mostrar en el diagrama de bloques en la Figura 8 en la pgina


siguiente.
23. Establezca el control de base de tiempo del mbito en la posicin 200s / div.
24. Compare los bits pares de datos con la salida del mdulo Multiplicador (PSKI).
25. Establezca el control de fuente de disparo del alcance en la posicin CH A.
26. Establezca el control de base de tiempo del mbito en la posicin 50s / div.
27. Examine el portador y observe de cerca cmo cambia en la transicin de la
secuencia.

Pregunta 3
Qu tipo de seal est presente en la salida del multiplicador?

28. Devuelva el control de base de tiempo del mbito a la posicin 500s / div y la
fuente de disparo A la posicin de disparo.

29. Modifique la configuracin como se muestra en la Figura 9 a continuacin.


Esta configuracin puede representarse mediante el diagrama de bloques de la figura 10
de la pgina siguiente. El Adder Se utiliza para aadir las seales PSKI y PSKQ. Esto
convierte la configuracin en una QPSK completa Modulador

30. Desconecte el cable de conexin a la entrada A del mdulo Adder.

Nota: Esto elimina la seal BPSKI de la seal en la salida del mdulo Adder.

31. Localice el mdulo Adder en el DATEx SFP y ajuste su control soft g para obtener
una Salida 4Vp-p.

32. Vuelva a conectar el cable de conexin a la entrada A del mdulo Adder.

33. Desconecte el cable de conexin a la entrada B del mdulo Adder. Nota: Esto
elimina la seal BPSKQ de la seal en la salida del mdulo Adder.

34. Ajuste el control G suave del mdulo Adder para obtener una salida de 4Vp-p.
35. Vuelva a conectar el cable de conexin a la entrada B del mdulo Adder.

Pregunta 4

Segn la teora, qu tipo de transmisin de seales digitales est ahora presente en la


Salida de Adder?

QPSK o OQPSK:

Cul es la diferencia?

La modulacin QPSK se genera normalmente a partir de un nico flujo de datos Dos


flujos de datos paralelos. En este experimento particular, la serie / paralelo Convertidor
emite los flujos paralelos de manera que los bits estn desplazados de cada uno Otro por
un perodo de reloj. Por lo tanto, en este experimento estamos Implementando una
forma de QPSK conocida como Offset QPSK (OQPSK).

Parte B
Observaciones del ancho de banda QPSK en el dominio de la frecuencia
Una de las ventajas de QPSK sobre BPSK es su mayor velocidad de datos para el
mismo ancho de banda. La siguiente parte del experimento le permite ver esto por s
mismo usando la seal dinmica NI ELVIS Analizador.

36. Desconecte el cable de conexin a la entrada A del mdulo Adder.

Nota: Esto elimina la seal BPSKI de la seal en la salida del mdulo Adder,
Convirtiendo la seal en BPSK simple.

37. Suspender la operacin del VI de alcance pulsando su control RUN (parte inferior
izquierda de VI Ventana) una vez.

Nota: Esto debera congelar la pantalla.

38. Inicie el Analizador de Seales Dinmicas NI ELVIS VI.

39. Ajuste los controles del Analizador de seal de la siguiente manera:

General
Muestreo para ejecutar

Ajustes de entrada
Canal de origen al alcance CHB

Rango de voltaje a 10V

Ajustes FFT
Alcance de frecuencia hasta 200.000

Resolucin hasta 400

Ventana a 7 Trmino B-Harris

Promedio

Modo a RMS

Ponderacin a exponencial

# De promedios a 3

Desencadenante

Disparo al desencadenador de alcance

Visualizacin de frecuencia

Unidades en dB

RMS / Pico a RMS

Escala a Auto

Marcadores a OFF

40.Vuelva a conectar el cable de conexin a la entrada A del mdulo Adder mientras


mira la seal Analzer muestra cuidadosamente.

Nota: Hacer esto convierte el sistema de nuevo en un modulador QPSK y por lo tanto
dobla los datos tarifa.

Pregunta 5
Qu efecto duplic la velocidad de datos en el ancho de banda de la seal?

Pregunta 6
La adicin de la seal BPSKI tiene algn efecto en la salida del mdulo Adder?
Entonces qu?

Parte C - Usando la discriminacin de fase para seleccionar una de las seales

BPSK de la seal QPSK No es posible implementar un modulador QPSK y un


demodulador completo con un solo Mdulo Emona DATEx. Sin embargo, es posible
demostrar cmo se utiliza la discriminacin de fase Por un demodulador QPSK para
seleccionar una u otra de las dos seales BPSK que componen el QPSK. La siguiente
parte del experimento le permite hacer esto.

41. Cierre el analizador de seales dinmicas NI ELVIS VI.

42. Localice el mdulo de Shifter de fase en el SFP de DATEx y establezca su


modificacin de fase suave Control a la posicin 0 .

43. Modifique la configuracin como se muestra en la Figura 11 a continuacin.

Nota: Como hay muchas conexiones, puede resultarle til marcarlas Agregalos.

Las adiciones a esta configuracin pueden ser representadas por el diagrama de bloques
en la Figura 12 en la siguiente pgina. Si compara el diagrama de bloques con la figura
2 en la discusin preliminar, notar Que implementa la mayor parte de un brazo de un
demodulador QPSK (ya sea I o Q).
44. Reinicie el VI del alcance presionando su control RUN una vez.

45. Compare los bits de datos pares en la salida X1 del mdulo Conversor Serial a
Paralelo con Los datos sobre la salida del LPF de banda base.

46. Vare el control de ajuste de fase blando del mdulo Phase Shifter hacia la izquierda
y la derecha y observe El efecto sobre la seal demodulada.

47. Ajuste el control de cambio de fase suave del mdulo de desplazamiento de fase a la
posicin de 180 y Repita el paso 46.

Pregunta 7

La distorsin hace difcil, si no imposible, saber cundo los bits de datos pares han Han
sido recuperados. Qu se necesita para limpiar los datos digitales recuperados?

48. Modifique la configuracin como se muestra en la Figura 13 a continuacin.


La adicin del Comparador en el mdulo Utilidades puede ser representada por el
bloque En la Figura 14 en la pgina siguiente. Si compara este diagrama de bloques con
la figura 2 en el Discusin preliminar, notar que este cambio completa un brazo de un
QPSK Desmodulador

49. Devuelva el control de cambio de fase suave del mdulo Phase Shifter a la posicin
0 .

50. Compare los bits de datos pares en la salida X1 del mdulo Convertidor Serial a
Paralelo con Los datos sobre la salida del LPF de banda base.
51. Ajuste el control de ajuste de fase suave del mdulo Phase Shifter hasta que se haya
recuperado Los bits de datos pares (ignorando cualquier cambio de fase).

Pregunta 8

Cul es la relacin de fase presente entre la portadora local y las seales portadoras
Utilizado para generar las seales PSKI y PSKQ?

52. Desenchufe la entrada de canal A del mbito del X1 del mdulo Convertidor Serial
a Paralelo Salida y conectarlo a su salida X2 para ver los bits de datos impares.

53. Compare los bits de datos impares con los datos recuperados. Deben ser diferentes.

54. Coloque el control de cambio de fase suave del mdulo de desplazamiento de fase
en la posicin de 180 .

55. Ajuste el control de ajuste de fase suave del mdulo Phase Shifter hasta que se haya
recuperado Los bits de datos impares (ignorando cualquier cambio de fase).

Pregunta 9

Cul es la nueva relacin de fase entre la portadora local y las seales portadoras
Utilizado para generar las seales PSKI y PSKQ?

Pregunta 10

Por qu se considera que su demodulador es slo la mitad de un receptor QPSK


completo?