Está en la página 1de 11

ESCUELA POLITCNICA NACIONAL

FACULTAD DE INGENIERIA ELCTRICA Y ELECTRNICA


LABORATORIO DE CIRCUITOS ELECTRNICOS

X INFORME PREPARATORIO

CIRCUITOS ELECTRNICOS

PRCTICA N: 4

TEMA: Amplificadores multietapa con TBJs

REALIZADO POR:

ALUMNO (s): Jorge Portilla

Csar Puga

Dayana Vsquez

GRUPO: 4 SUBGRUPO: 3

FECHA DE ENTREGA: 2015 / Noviembre / 17

Semestre: AOFebrero
MES DIA
Junio
RECIBIDO POR:________________________________________________

SANCIN: ____________________________________________________

SEMESTRE 2015-B
Prctica 4

OBJETIVO:

Disear e implementar un amplificador multietapa con acoplamiento capacitivo.

INFORME:

1. Presentar el diagrama esquemtico del circuito implementado en el laboratorio, con


los respectivos cambios de haber existido. Justificando debidamente c/u de ellos.

En la segunda etapa, se aument en serie junto a RE12 una resistencia pequea de 30 ohmios,
ya que al momento de observar las seales en el osciloscopio, exista un pequeo recorte en la
seal de salida, y al hacer esto la seal dej de recortarse; ya que RE12 necesitaba un pequeo
aumento para evitar dicho recorte.
2. En un cuadro presentar las mediciones AC y DC realizadas en la prctica y los valores
tericos calculados en el trabajo preparatorio. Obtener los porcentajes de error y
justificarlos.

ETAPA 1 Terico Prctico Error % ETAPA 2 Terico Prctico Error %


V CE1 5V 5.07 V 1.4% V CE2 11 V 11.22 V 2%
V E1 13 V 12.89 V 0.85% V E2 3V 3.6 V 20%
I C1 1.49 mA 1.45 mA 2.7% I C2 3.08 mA 3.52 mA 14.3%
I B1 18.63 A 17.3 A 7.1% I B2 38.5 A 35.6 A 7.5%
V CC 25 V 25 V 0% V CC 25 V 25 V 0%
V 1 250 mV 252 mV 0.8% V 2 1V 1.1 V 10%
V op 1 1V 1.1 V 10% V op 2 5.75 V 6.1 V 6.08%
A v1 4 4.36 9% A v2 5.75 5.55 3.4%
V 250 mV 250 mV 0%
V out 5.75 V 6.1 V 6%
A vT 23 24.2 5.22%

Los errores altos, como se puede observar en la tabla anterior, son debido a que se manipul el
circuito, cambiando RE12 para poder evitar un recorte en la seal de salida. Tambin se debe a
una mala manipulacin de los dispositivos, y/o a fallas de los mismos, estas fallas pueden ser
por el uso continuo de estos aparatos, lo que lleva a sobrecalentamiento y por ende existirn
errores de medicin. Otra posible causa es, que al momento de disear, se toman valores de
resistencias y capacitancias comerciales y con rangos de tolerancias lo que hace que los valores
diseados sean distintos a los medidos.

3. Realizar los clculos necesarios para determinar la ganancia de voltaje, compararla


con el valor terico calculado. Obtenga el porcentaje de error y justifique el mismo.

Ganacia Total

TERICO

A vT = A v1A v2=45.75=23
PRCTICO

A vT = A v1A v2=4.365.55=24.2

%E=|2324.2
23 |
100

%E=5.22

Ganancia Etapa1

TERICO

Rc1 Rl 1 2.85
A v1= =
1 + R E11 17.43+680

A v1=4.09 4

PRCTICO

V op 1 1.1 V
A v1= =
V 1 252 mV

A v1=4.36

%E= |44.36
4 |
100

%E=9

Ganacia Etapa 2

TERICO

Rc2 Rl 3.9 3.9


A v2= =
2+ R E12 8.44+330

A v2=5.76 5.75
PRCTICO

V op 2 6.1 V
A v2= =
V 2 1.1 V

A v2=5.55

%E= |5.755.55
5.75 |
100

%E=3.4

Los errores obtenidos durante la prctica es debido a que las medidas de los elementos, las
reales, no son exactas y nosotros no sabemos con cunta variacin vamos a trabajar, por lo que
al realizar el diseo slo generalizamos los parmetros y normalizamos resistencias a valores
que son, a nuestro conocimiento, las ms aptas para utilizar en el diseo. Es decir que nosotros
hacemos los clculos tericamente con valores comerciales de resistencias, sin embargo stas
pueden variar por el material usado en su elaboracin, lo mismo ocurre con los transistores y
dems elementos que usamos durante la prctica.

Las ganancias se vieron alteradas ya que en la prctica existen perdidas, y al realizar el recalculo
de la ganancia y de los voltajes se obtuvo un error apreciable, pero estos errores estn en el
marco de lo que se esperaba, ya que no existieron cambios importantes.

4. Graficar en hojas de papel milimetrado a escala, las seales de voltaje de entrada y


salida observadas en el osciloscopio, explique las diferencias o semejanzas con las
seales obtenidas en la simulacin.
Las grficas obtenidas en el laboratorio y las obtenidas en la simulacin cumplen con el
objetivo de obtener una ganancia cercana a 23 y la seal de salida no presenta recorte, sin
embargo, estas dos graficas difieren un poco en los valores ya que por un lado en el
laboratorio hay cadas de tensin debido a la resistencia interna de las fuentes por lo que hay
prdidas de energa y los valores que se desean obtener no sern exactamente los mismos sino
sern aproximadamente iguales.

5. Mencione las aplicaciones de los amplificadores multietapa.

Los amplificadores multietapa tiene la ventaja de obtener una ganancia de voltaje alta es por
ello que se tiene varios usos en circuitos electrnicos de acuerdo a las caractersticas del
acoplamiento

Acoplamiento Directo

Se los utiliza en circuitos integrados porque su seal no vara incluso en bajas


frecuencias. Circuitos que sean muy estables ya que una variacin en D.C. puede
arruinar las dos etapas

Acoplamiento Capacitivo

Utilizado en amplificadores de potencia o amplificadores de audio.

Acoplamiento por transformador


En la amplificacin de seales con frecuencia alta, y a su vez el transformador puede
amplificar la corriente, funcionar como un filtro pasa-banda en receptores de televisin
o radio.

Acoplamiento ptico

Emisores de luz

Emisores para fibra ptica

Aislador de seales

CONCLUSIONES:

Jorge Portilla

El diseo multietapa nos da ventajas muy importantes como son: ganancias altas de
voltajes e impedancias altas de entrada con esto se logra tener un circuito que cumple
con dos condiciones que antes en diseo de una sola etapa no se poda conseguir.

La inversin de fase ya no existe en este circuito multietapa, porque al existir dos


emisores comunes se invierte dos veces y por lo tanto tenemos la misma onda de
entrada solo amplificada, esto es una ventaja ya que no existe el desfase en la seal de
salida.

El acoplamiento capacitivo es uno de los acoplamientos ms simples y en el laboratorio


vimos el offset de la onda y de esta manera se evidencia que existe un voltaje dc.

Csar Puga

El desfas desaparece en este diseo ya que se pudo observar que el primer emisor
comn desfasa la seal de entrada mientras el segundo al producir otro desfase la
onda se iguala a la entrada.

Este diseo se pudo comprobar que sirve para amplificar la seal ya que el capacitor
anula los componentes cc y amplifica la seal ac.

En los circuitos multietapa por lo general se usan dos circuitos en emisor comn para
obtener una ganancia de voltaje mucho mayor a la que se podra mediante un diseo
que conste con una sola etapa.

Dayana Vsquez

En los amplificadores multietapa, la segunda parte (segunda etapa), afecta de una


marera significativa a la primera a travs de Zin de la segunda etapa que ser la
resistencia de carga de la primera, por lo que para el anlisis de debe comenzar por la
segunda etapa y lograr un correcto funcionamiento, con lo cual no se tendr que
regresar a recalcular valores en la segunda etapa.

El capacitor en el multietapa es el encargado de desacoplar los efectos que se


producen en la primera etapa por la corriente continua, en otras palabras el capacitor
separa la componente CC y AC.

La configuracin Amplificador EC-EC, con filtro capacitivo, es muy til ya que su


ganancia total es la multiplicacin de las ganancias parciales, pero se debe tener en
cuenta que esto lo vuelve inestable, por lo que pude ser afectado por muchos factores
incluidos el ambiente, lo que produjo errores al implementar el diseo.

BIBLIOGRAFA:

Notas de clase del Ing. Carlos Llugsi, Circuitos Electrnicos, Escuela Politcnica
Nacional, 2015-B

Boylestad Robert L., Electrnica: Teora de Circuitos y dispositivos electrnicos, Dcima


edicin, Pearson, Mxico- Mxico, 2009.

http://tareaescolar.co/tareaescolar/electronica/AMPLIFICADORES%20MULTIETAPA.htm