Está en la página 1de 38

ALUMNO

:
ERICK JONATHAN BURGUETE LOPEZ
ARTURO AMBROCIO AGUILAR

DOCENTE:
ING. ROSEL MUÑOZ LÓPEZ

MATERIA:
CIRCUITOS ELECTRICOS Y APLICACIONES DIGITALES

TRABAJO:
INVESTIGACION DE LA UNIDAD 3
“ELECTRONICA DIGITAL”
CARRERA:
ING. EN SISTEMAS COMPUTACIONALES

SEMESTRE:

TAPACHULA, CHIAPAS; A 02 DE MAYO DEL 2017

INTRODUCCION

Antes de empezar en el tema en cuestión, vamos a dar una posible definición de la
disciplina que vamos a tratar, así como su ámbito de acción. Una posible definición
de Electrónica puede ser la ciencia que estudia los fenómenos relacionados con el
transporte de carga eléctrica en medios materiales junto con la construcción de
dispositivos, circuitos y sistemas basados en ellos. Esta ciencia se divide en dos
grandes ramas: Analógica y Digital.

La Electrónica Digital es la parte de la Electrónica que trabaja con variables
discretas. Este hecho implica que un pequeño cambio en alguna de las variables
del circuito (siempre que no cambie su valor discreto) no producirá un cambio
apreciable en el comportamiento del circuito. Es decir, el comportamiento del circuito
no depende del valor exacto de la señal.

3.1 COMPUERTAS LOGICAS Y TABLAS DE VERDAD
Una manera generalizada de representar las funciones lógicas es el uso de
símbolos
o bloques lógicos denominados puertas o compuertas lógicas. Estas puertas en ge
neral representan bloques funcionales que reciben un conjunto de
entradas (variables independientes) y producen
una salida (variable dependiente) como se muestra en la figura siguiente:

Una de las ventaja de usar éstos símbolos es que por ser una represen-
tación entrada
/ salida permiten la “interconexión” de puertas (la salida de una con la entrada de o
tra) para representar funciones más complejas a partir de funciones sencillas.

Otra ventaja es el hecho de que los bloques sencillos (puertas con pocas entrada
s) se encuentrandisponibles en circuitos integrados comerciales, de aquí que un di
agrama de puertas lógicas corresponde directamente a un diagrama de alambrado
de circuito lógico.

INVERSOR O PUERTA NOT Un inversor es una puerta de solamente una entrada y su salida es el complement o lógico de la entrada. Es decir. susalida será 1 PUERTA OR La salida de una compuerta OR es 1 solamente si todas sus entradas son simultá neamente 0.cuando a la entrada de una puerta NOT hay un 1 s u salida será 0. de lo contrario es1. Se puede visualizar como una compuerta AND seguida por una compuerta NOT y su salida es 0 sólo cuando todas sus entr adas son simultáneamente 1.La salida de una puerta NOR sólo será 1 cuando ambas entradas valgan 0 . de lo contrario es0 PUERTA NAND Esta es una función lógica compuesta. y de lo contrario cuando suentrada es 0. PUERTA NOR Esta Compuerta es una combinación de las funciones de un operador OR seguido por un INVERSOR.PUERTA AND La salida de una compuerta AND es 1 solamente si todas sus entradas son simult áneamente 1.

B=A/B AB La salida de una puerta EQU será 1 si sus entradas son iguales y será 0 si son diferentes. . La salida de una puerta EXOR será 1 si sus entradas son diferentes y será 0 si so n iguales. Ad emás. PUERTA NO-EXOR O EQUIVALENCIA (EQU) La operación EQU se denota por el símbolo?. es decir. A B = AB+AB. A EXOR B = A B. Además . es decir. A EQU B = A ? B.PUERTA EXOR (OR EXCLUSIVO) La operación EXOR se denota por el símbolo . como sevio antes.

vamos a comentar el funcionamiento de algunas compuertas lógicas básicas y sus tablas de verdad. . COMPUERTA OR Esta compuerta es diferente a la AND. son la base de la electrónica digital. basta con que una de las entradas este en estado alto para que automáticamente la salida pase a estar en estado alto. Mecánica hidráulica o neumática. XOR. por ejemplo. ETC. Una compuerta lógica es un dispositivo electrónico que en función de los valores de entrada otorga un resultado o una salida determinada. “Si condición uno O condición dos O condición tres entonces la salida sera verdadera”.1. AND. Se utilizan no solo en electrónica si no que conceptualmente sus fundamentos se aplican en otras áreas de la ciencia. COMPUERTA NOT Todo lo que ingresa por la entrada. tiene una sola entrada. OR.1 LOGICA TTL (NOT. NOR. En términos simbólicos a la operación se la conoce con el símbolo +.). NAND. si ingresa un estado alto “1” a la salida se vera un estado bajo “0” por ejemplo. a la salida entrega lo opuesto. 3.

como se muestra en la siguiente figura.” En términos simbólicos a la operación se la conoce con el símbolo “. . todas las entradas deben tambien estar en uno. Una compuerta lógica NOR (No O) se puede implementar con la concatenación de una compuerta OR con una compuerta NOT.” o “ˆ“. basta con que alguna con lo este para que en la salida se vea un cero. entonces la salida sera verdadera. “Si condición uno Y condición dos Y condición tres se cumplen.COMPUERTA AND Para que una compuerta AND entregue un uno a la salida.

Por tanto. . Al observar la tabla. Siempre que A o B sean cero. se advierte que la operación AND es exactamente igual que la multiplicación ordinaria. su producto será cero. La expresión se lee “x es igual a A AND B”. su producto será 1.Compuerta AND Si dos variables lógicas A y B se combinan mediante la expresión AND. Reglas se dan en la tabla de verdad mostrada anteriormente. podemos decir que en la operación AND el resultado será 1 sólo si todas las entradas son 1. cuando A y B sean 1. en los demás casos el resultado será 0.

Una aplicación de esta compuerta puede ser un sistema de seguridad para un balancín.En la figura mostrada previamente. . se muestra de manera simbólica. La salida de la compuerta AND es igual al producto AND de las entradas lógicas. Los pulsadores están bien separados entre si. se colocan dos pulsadores que ponen un uno en cada entrada. una compuerta AND de dos entradas. es decir. Para evitar que las manos del operario estén dentro de la zona de presión. Esta misma operación es característica de las compuertas AND con más de dos entradas. Recién cuando el operario los pulse aparece un uno en la salida que opera el relay del motor.

. la salida deja de ser tan intuitiva con en los casos anteriores.COMPUERTA XOR (de dos entradas) Este tipo de compuertas son una derivación de las compuertas básicas que comentamos al comienzo. para una compuerta XOR de dos entradas podemos decir que a la salida va un uno si las dos entradas son distintas. Para un sistema de dos entradas la ecuación característica es la siguiente. Como se puede ver. pero son muy utilizadas en el mundo de la electrónica digital. Como dato memotecnico. tienen una condición de salida no tan transparente como los casos anteriores. de manera que es necesario diagramar la tabla de verdad para calcular correctamente el resultado.

solo es necesario estar atento en el calculo y listo. para una compuerta XOR de tres entradas podemos decir que la salida sera un uno si la cantidad de unos en la entrada es impar. solo que es mas largo el calculo. puesto que primero tenemos que hacer el calculo con dos entradas y luego sumarle la tercera. Como dato memotecnico.COMPUERTA XOR (de tres entradas) Funciona de la misma manera que la de dos entradas. esta operatoria aplica para una compuerta XOR de cualquier cantidad de entradas. .

El operador binario (*) es un conjunto S es asociativo siempre que x*y*z = x*(y*z) para toda x. Para el conjunto N = {1.3 pertenecen a N pero -1 no pertenece a N. . debido a que 2-3 = -1 y 2.1. y pertenecientes a S. Propiedad de cierre. Un operador binario (*) para un conjunto S es conmutativo siempre que: x*y = y*x para toda x.y pertenecientes a S. Ley asociativa. 2. POSTULADOS Y EXPRESIONES DEL ALGEBRA DE BOOLE 1. 5. El conjunto S tiene un elemento identidad (e) con respecto al operador (*) siempre que para cada x perteneciente a S exista un elemento y perteneciente a S tal que x*y=e. 3. Para un conjunto s se dice que es cerrado para un operador binario si para cada elemento de S el operador binario especifica una regla para obtener un elemento único de S.2.b pertenecientes a N por la operación a + b = c el conjunto de los números naturales no esta cerrado con respecto al operador binario (-) por la regla de la resta aritmética.3. Inversa. 4.2 TEOREMAS. El conjunto S tendrá un elemento identidad multiplicativo “identidad (*)” en S si existe un e perteneciente a S con la propiedad e*x = x*e =e para cada x pertenecientes a S.…} es cerrado con respecto al operador binario (+) por las reglas de la adición aritmética. ya que para que cualquier elemento a. Ley conmutativa. 3.4. Elemento identidad.

son operadores binarios de S. .) : x*y =y*x 4.El operador binario (. z) = (x*y) . a) El operador (. Siempre que: x*(y . designado por el cero x+0 =0+x=x b) Un elemento identidad con respecto al operador (.) 2. a) Cierre con respecto al operador (+) b) Cierre con respecto al operador (. .Identidad multiplicativa es 1. Ley distributiva.). 6.).y) + (y.z) b) El operador (+) es distributivo sobre el operador (.La inversa aditiva define la sustracción.) es distributivo sobre el operador (+) : x.) sobre (+) a(b+c)=(a. (*) se dice que es distributivo sobre (. .(y+z) = (x.) designado por el uno x*1=1*x=x 3. Si el operador (*) y el operador (. a) Un elemento identidad con respecto al operador (+). 1.Inversa multiplicativa de A es igual a 1/A define la división esto es A * 1/A = 1 .El operador binario (+) define la adición. .) : x+(x. .Identidad aditiva es el cero.c) Para definir formalmente el álgebra de Boole se emplean postulados de Huntington.) sobre el operador + (.) define la multiplicación.b) +(a. (x*z) .La única ley distributiva aplicable es la de operador (. a) Conmutativo con respecto al operador (+) : x+y = y+x b) Conmutativo con respecto al operador (. (x+z) .z) = (x+y) .

) esto es: x+(y.5. d) El postulado 5 define un operador llamado completo que no se encuentra en el álgebra ordinaria. e) En el algebra de Boole se define un conjunto B de dos elementos (0 y 1) y el álgebra ordinaria trata con el conjunto de los números reales. Para cada elemento de x pertenencia a B existe un elemento x’ complemento perteneciente a B denominado complemento de x tal que: a) x+x’ = 1 b) x’ = 0 6.(x+z).y pertenecientes a B tal que x diferente de y. . por lo tanto no hay operaciones de sustracciones o división. la cual es valida para el álgebra de boole pero no para el álgebra ordinaria. no obstante esta ley es valida para el álgebra booleana (para ambos operadores) b) La ley distributiva del operador (+) sobre el operador (. c) El álgebra booleana no tiene inversa aditiva a multiplicativa.z) = (x+y). Existen cuando menos dos elementos x. Por lo tanto tenemos que el álgebra de Boole difiere de la aritmética y del álgebra ordinaria en la sig: a) Los postulados Huntington: no incluyen al ley asociativa.

b y c.3 MINITERMINOS. como a' es considerado como el numero binario 0 y el término no negado a es considerado como un 1. ab'c y abc' son ejemplos de minterms para una función booleana con las tres variables a. b) 001 010 101 110 . a b' c. MAXITERMINOS Y MAPAS DE KAR MINITÉRMINOS Para una función booleana de n variables x1.. dada la tabla de verdad a b f(a. un minterms es una expresión lógica de n variables consistente únicamente en el operador conjunción lógica (AND) y el operador complemento o negación (NOT). c = 1 da resultado 1. Por ejemplo.la entrada a = 1. un índice basado en el valor binario del minterm. es posible escribir la función como "suma de productos".. abc. se asociaría el número 6 con a b c'(1102). el minterm 5. b = 0. Si tenemos una tabla de verdad de una función lógica. un producto booleano en el que cada una de las n variables aparece una sola vez (negada o sin negar) es llamado minterms. es verdadero solo cuando a y c son ciertos y b es falso . En general. Es decir. Por ejemplo.xn. un término negado. y nombraríamos la expresión con el nombre m6. Por ejemplo. Función equivalente Se puede observar que cada minterm solo devuelve 'verdadero' con una sola entrada de las posibles. uno asigna a cada minterm (escribiendo las variables que lo componen en el mismo orden). Entonces m0 de tres variables es a'b'c'(0002) y m7 debería ser a b c(1112)..3.1. Por ejemplo.

será la misma. los siguientes son maxterms: a+b'+c a'+b+c El complemento de un minterm es su respectivo maxterm. entonces podremos escribir f como la suma de los minterms m0 y m2. podemos asignar M6 (Maxterm 6) al maxterm a'+b'+c. Por ejemplo: m1' = M1 (a'b)' = a+b' Para indexar maxterms lo haremos justo de la forma contraria a la que seguimos con los minterms. Por ejemplo. Por ejemplo. Esto puede ser fácilmente verificado usando la Ley de Morgan.b) = m0 + m2 = (a'b')+(ab') Tendremos que la tabla de verdad de la función. usualmente alfabético). De forma similar M0 de tres variables debería ser a+b+c y M7 es a'+b'+c'. MAXITÉRMINOS Un maxterm es una expresión lógica de n variables que consiste únicamente en la disyunción lógica y el operador complemento o negación. Si queremos verificar esto: f(a. Se asigna a cada maxterm un índice basado en el complemento del número binario que representa (otra vez asegurándonos que las variables se escriben en el mismo orden. calculándola directamente. En vez de usar operaciones AND utilizamos operaciones OR y procedemos de forma similar. Los maxterms són una expresión dual de los minterms. .Observamos que las filas con resultado 1 son la primera y la tercera.

b = 0.b) = M1 M3 = (a+b')(a'+b') Tendremos que la tabla de verdad de la función. es falso solo cuando a y c son ciertos y b es falso . Si queremos verificar esto: f(a. Si tenemos una tabla de verdad de una función lógica. Por ejemplo. dada la tabla de verdad a b f(a.la entrada a = 1. c = 1 da como resultado un cero. el maxterm 5. . b) 001 010 101 110 Observamos que las filas que tiene como salida un 0 son la segunda y la cuarta. a'+b+c'. es posible escribir la función como "producto de sumas". será la misma. Por ejemplo. entonces podemos escribir f como un producto de maxterms M1 y M3. calculándola directamente.Función equivalente Se puede ver fácilmente que un maxterm sólo da como resultado un cero para una única entrada de la función lógica.

esto es. En general. Esto nace de la representación geométrica de los números binarios. Sin embargo. es decir 0 o 1. . tres y cuatro variables. ya no es tan práctico. Se puede decir que es el más poderoso. los circuitos obtenidos son de dos niveles de conmutación con un tiempo mínimo de retardo. el mapa de Karnaugh se considera como la forma gráfica de una tabla de verdad o como una extensión del diagrama de Venn. tres. Los mapas de Karnaugh es uno de los métodos más prácticos. puede representarse por lo que se denomina un punto en un espacio N.MAPA DE KARNAUGH Otra manera de simplificar funciones es representándolas en mapas de Karnaugh. pero que de ninguna manera es el más sencillo ni el más económico. Los mapas de Karnaugh pueden aplicarse a dos. Para más variables. Este conjunto puede representarse por dos puntos en un espacio 1. resuelve problemas que dependiendo del número de términos que tenía la función canónica. por dos puntos unidos por una línea. más allá. por lo tanto. considérese el conjunto de los números binarios de un bit. MÉTODO DE REDUCCIÓN DE MAPAS DE KARNAUGH El Álgebra de Boole. Un número binario de n bits. veremos las simplificaciones de dos. mucha gente considera que resulta más fácil visualizar las simplificaciones si se presentan gráficamente. Para entender lo que se quiere decir con esto. cuatro y cinco variables. la simplificación resulta tan complicada que conviene en ese caso utilizar teoremas mejor. Antes de explicar cómo se utiliza el mapa de Karnaugh en la minimización de funciones. Para efectos de clase. siendo el número de compuertas lógicas utilizadas igual al número de términos obtenidos MÁS UNO. veremos cómo se obtiene el mapa. cuando el número de variables de entrada es menor o igual a seis. Esto es equivalente a resolver las simplificaciones por teoremas.

3.2 TECNICAS DE SIMPLIFICACION .

3 METODOLOGIA DE DISEÑO .3.

El diseño de sistemas combinacionales ssi.B. estén giradas A o B. las expresiones canónicas.A) = m3 + m5 + m6 +m7 = Σ m(3. Por último se realiza el diagrama lógico y el circuito de mínimo tamaño. METODOLOGÍA DE DISEÑO 1. la caja se abre si: • Están giradas A y B independientemente de si lo está C. • Cuando estando girada C. El diseño se realiza a partir del planteamiento de un problema. 3. Se obtiene primero la tabla de verdad de cada una de las salidas y.6. TABLA DE VERDAD: EXPRESIÓN CANÓNICA F(C. Ejemplo: Para abrir una caja fuerte se dispone de tres llaves. opcionalmente. se realiza con puertas básicas.7) . 2.5.A) = C’BA + CB’A + CBA’ + CBA F(C.3.B. 3. 4. en cada instante.2 DISEÑO Y APLICACIÓN DE CIRCUITOS COMBINACIONALES SSI Los sistemas combinacionales son aquellos en los que. Luego se procede a la simplificación para obtener una expresión booleana mínima para cada función. el estado lógico de su salida dependen única y exclusivamente de sus entradas.

Útil para funciones con hasta cinco o seis variables. . Menor número de términos en la función (que equivalen a puertas lógicas) 2. Y se explicará a continuación. Menor número de variables en cada término (que equivalen a entradas de las diversas puertas) 3. Se usa para funciones con muchas variables y/o multisalidas. aplicando directamente el álgebra de boole. mediante tablas y mapas que representan la tabla de verdad. simplificación numérica de quine-mccluskey. Es útil para funciones con pocas variables. Ejemplo: f Simplificación tabular. la que pueda ser implementada con el menor número de elementos. Menor valor asociado: nº_términos+nº_variables– nº_términos_con_un_solo_literal-1 métodos: simplificación algebraica. El método más usual es el mapa de karnaugh. que permite escoger de todas las simplificaciones posibles de una función. Será el único que se aplique en esta asignatura.Métodos de simplificación (i) criterios: 1.

o sea. . la diferencia entre una celda y las adyacentes es el cambio en una y solo una de las variables. o sea. La principal característica del mapa es que las celdas adyacentes físicamente. un mintérmino o un maxtérmino. corresponden a términos adyacentes lógicamente.MÉTODOS DE SIMPLIFICACIÓN (II) MAPAS DE KARNAUGH Es un diagrama de cuadros o celdas dónde cada una de ellas representa una línea de la tabla de verdad de la función.

Marcamos en el mapa un 1 en cada mintérmino que representa la función. 5. Para obtener la expresión.. de manera que todos los 1s queden cubiertos. 2. Estos rectángulos pueden contener un número de 1s correspondiente a potencias de 2. eliminaría la variable c y el producto resultante sería dba’. cada rectángulo representa un producto. .. La expresión mínima es la suma de los productos resultantes de cada rectángulo. La variable que cambie de valor dentro del rectágulo queda eliminada. 2. 4. 8.Expresión mínima en forma de suma de productos 1.. El producto se obtiene asignando la variable verdadera al 1 y la negada al 0. 4. 3. o sea. Mediante rectángulos hacemos agrupaciones de 1s adyacentes. . 1. Se deben escoger el menor número de rectángulos pero que contengan el mayor número de 1s. La agrupación de las celdas 10 y 14.

. Hay dos tipos de circuitos secuenciales. Por definición. Su comportamiento depende del orden en que cambien las señales de entrada y puedan ser afectadas en un instante dado de tiempo. los cuales son:  Sincrónico. sino que también están determinadas por el estado almacenado en el circuito.5 LÓGICA SECUENCIAL La lógica secuencial se aplica a los circuitos secuenciales.  Asincrónico. los cuales sus salidas no dependen tan solo del valor de las entradas en un instante dado. 3. puede usar señales que afecten los elementos de memoria solamente en instantes de tiempo discreto. Una forma de lograr este propósito es usar pulsos de duración limitada a través del sistema de tal manera que la amplitud de un pulso represente lógica 1 y otra amplitud de pulso (o la ausencia de un pulso) represente lógica 0.

3. y tiene dos salidas: Las salidas de los FF sólo pueden tener dos estados (binario) y siempre tienen valores contrarios. Las entradas de un FF obligan a las salidas a conmutar hacia uno u otro estado o hacer "flip-flop".1 FLIP-FLOP con compuertas Los FLIP-FLOP’s son un circuito conformado por una combinación de compuertas NAND o dos compuertas NOR. Los FF pueden tener varias entradas. El FF también es conocido como: "Registro Básico" o "Multivibrador Biestable". que almacenan datos que se pueden manipular con reglas preestablecidas por el circuito mismo. dependiendo del tipo de las funciones internas que realice. .5. Un FLIP-FLOP es comúnmente llamado "FF".

La tabla de verdad de un FLIP-FLOP JK síncrono es: La tabla de verdad de un FLIP-FLOP JK asíncrono es: (Las "X" significan que no importa el estado actual de esa entrada). RESET) sin importar el estado de las entradas "J . 3. su funcionamiento obliga a las salidas a conmutar su estado al opuesto (Toggle) a cada pulso del reloj. pero las salidas serán forzadas a ALTO o BAJO. es decir cuando la señal de reloj cambia del estado BAJO al estado ALTO. SR. . (El FF tiene una entrada de Reloj que funciona con Transición con pendiente positiva (TPP) o Flanco positivo (FP).5.2 FLIP-FLOP JK. si se activan las entradas Asíncronas correspondientes (SET. D FLIP-FLOP JK Este FF cuenta con dos entradas de datos J = 1 y K = 1.) El funcionamiento básico sigue siendo el mismo.K" o CLK (Reloj).

lo cual se indica por los circulitos de las entradas R y S.FLIP-FLOP SR o FLIP-FLOP RS asíncrono Este flip-flop tiene activas las entradas en el nivel BAJO. Se puede construir a partir de dos puertas NAND. Entradas Salidas Modo de operación R S Q Q Prohibido 0 0 1 1 Set 0 1 1 0 Reset 1 0 0 1 Mantenimiento 1 1 No cambia . No opera en conjunción con un reloj o dispositivo de temporización.

Es igual a un flip-flop RS asíncrono añadiéndole una entrada de reloj.FLIP-FLOP SR o FLIP-FLOP RS síncrono El flip-flop RS síncrono opera en conjunción con un reloj. El flip-flop RS síncrono puede implementarse con puertas NAND. en otras palabras opera sincronizadamente. Modo de ENTRADAS SALIDAS operación CLK S R Q Q Mantenimiento 0 0 No cambia Reset 0 1 1 1 Set 1 0 1 0 Prohibido 1 1 1 1 .

RESET) sin importar el estado de la entrada "D" o CLK. (El FF tiene una entrada de Reloj que funciona con TPP) (Las entradas asíncronas con activas ALTAS) El funcionamiento básico sigue siendo el mismo. Data) sólo cuenta con una entrada para hacer el cambio de las salidas.FLIP-FLOP D El FF tipo "D" (Datos. La tabla de verdad de un FLIP-FLOP D síncrono es: La tabla de verdad de un FLIP-FLOP D asíncrono es: (Las "X" significan que no importa el estado actual de esa entrada). si se activan las entradas Asíncronas correspondientes (SET. A cada pulso del reloj (dependiendo si el FF utiliza una TPP o una TPN) el estado presente en la entrada "D" será transferido a la salida Q y /Q. . pero las salidas serán forzadas a ALTO o BAJO.

DISEÑO DE CIRCUITOS SECUENCIALES Pasos para la realización de un circuito secuencial: 1. Se construyen a partir de biestables de tipo D. Secuencia a seguir o diagrama de estado 2. Aplicación de circuitos secuenciales En cualquier componente que precise almacenar algún dato. en este sistema se tienen que almacenar una serie de datos:  Los precios de los productos expendidos. Las aplicaciones más comunes de circuitos secuenciales son:  Registros de desplazamiento. Mapas de Karnaugh (simplificación de las expresiones) 5. en se van introduciendo monedas hasta alcanzar o sobrepasar el valor en que está tasado el tipo de café que se desea obtener. Sirven para almacenar un número binario de tantos bits como biestables contenga el circuito. Sirven para contar pulsos cíclicamente. por lo que es una especie de circuito secuencial. Acrónimo de Random Access Memory (Memoria de Acceso Aleatorio) es donde el ordenador guarda los datos . Implementación del circuito.  Cantidad de dinero introducido en la máquina hasta el momento. Por lo tanto. se hace necesario un circuito secuencial.  Memorias RAM. o hacia atrás (descontadores). una máquina expendedora de café.  Estado de existencia de los mismos. Por ejemplo.  Contadores. Elección del tipo de FF a utilizar en el montaje 3. habitualmente en binario natural. En este ejemplo es preciso almacenar temporalmente una serie de datos. hacia delante (contadores). Tabla de estados (estado Actual vs estado Siguiente) 4.

Logic o Lógica Transistor Transistor. las memorias. Una familia lógica desde el punto de vista de los circuitos integrados digitales es un grupo de compuertas lógicas construidas que utilizan una configuración circuital particular.75 Voltios y Vmáx = 5. La familia de circuitos integrados digitales TTL tiene las siguientes características:  El voltaje de alimentación es de + 5 Voltios.Familias lógicas El concepto de familia lógica puede tener dos posibles interpretaciones interrelacionadas. . con Vmín = 4. Muchas familias lógicas pueden producir un mismo tipo de circuito integrado con una o varias compuertas que pueden utilizarse como bloque básico para crear sistemas o como “glue” o pegamento para interconectar circuitos integrados más complejos. proviene de las iniciales: Transistor . u otra función compleja.25 Voltios. Una "Familia de lógica" también puede hacer referencia a un conjunto de técnicas utilizadas para implementar los circuitos lógicos dentro de un circuito digital complejo como son los procesadores. TTL TTL.  Su realización (fabricación) es con transistores bipolares multiemisores.Transistor . con niveles lógicos compatibles y el mismo potencial en la fuente de alimentación.

Una polarización de entrada en el lado opuesto del amplificador diferencial provoca que el amplificador opere continuamente en el modo activo. y Z = 5 Voltios ECL La lógica de Emisor Acoplado (ECL) deriva su nombre de la configuración de amplificador diferencial donde cada lado del amplificador consiste de transistores bipolares de entradas múltiples con sus emisores enlazados entre sí.El funcionamiento de un circuito integrado TTL consiste en: 1 . . entonces el transistor no conduce. y Z = 0 Voltios 2 . ECL consume una cantidad relativamente importante de potencia en ambos estados (uno o cero) pero también resulta en las más rápidas velocidades de conmutación de todas las familias lógicas. Consecuentemente. entonces el transistor conduce. Un beneficio inherente de ECL es el estrecho nivel de variación de la conmutación entre elementos (aproximadamente 800 mV) lo cual ayuda a reducir la generación de ruido.Si E1 y E2 están a un nivel de voltaje de 5 voltios.Si E1 o E2 están a un nivel de voltaje de 0 voltios.

la gran mayoría de los circuitos integrados digitales MOS se fabrican solamente con ese tipo de transistores. 10KH (1981). .Han habido también muchos avances evolucionarios en ECL. esta familia logra un muy elevado desempeño. MOS Los transistores de la tecnología MOS (Metal Oxide Semiconductores) son transistores de efecto de campo a los que llamamos MOSFET. y ECLinPSTM (1987). De muy reciente cosecha es la familia ECLinPS LiteTM de elementos de una función. Los CI MOS pueden tener un número mayor de elementos en un solo substrato que los circuitos integrados bipolares. Al enfocarse en la simplicidad. siendo los siguientes algunos de los más prominentes: 100K (1975).

La nueva familia LCX es un producto de esta tendencia. La evolución más reciente en lógica CMOS ha sido la reducción del voltaje de alimentación sin sacrificar el desempeño. no requiere de otros elementos como resistencias o diodos. Esta característica y su bajo consumo de potencia son la causa de su gran auge en el campo digital. Esta familia resulta de los esfuerzos conjuntos de un truinvirato de compañías que incluye a Motorola. National. .Los MOS consumen muy pequeñas cantidades de potencia por lo que son ampliamente utilizados para el LSI y el VLSI. Los dispositivos MOS son más sensibles a daño por electricidad estática. y Toshiba. donde se guardan grandes cantidades de compuertas en un solo encapsulado sin ocasionar sobre calentamiento. Las ventajas básicas de los CMOS son su baja disipación de potencia y pequeña geometría física. las entradas y salidas LCX son tolerantes a la interconexión con elementos de 5V. Otro aspecto favorable es que los MOS son muy simples de fabricar. CMOS Los transistores de Efecto de Campo del tipo Semiconductor Complementario de Metal-Óxido (CMOS) difieren de los bipolares tanto en estructura como en operación. Además del voltaje de operación de 3V. Al grado de que las misma cargas almacenadas en el cuerpo humano puedan dañarlos.

ALVC. sin que ello suponga una pérdida de capacidad de carga ni incremento de los tiempos de propagación. . ALVC) Son familias lógicas especialmente diseñadas para funcionar con tensiones de alimentación reducidas. LVT. LV. Dentro de las familias lógicas de baja tensión se encuentran: LV. ALVT. LVQ. LVC. LVC.Bajo voltaje (LVT. AVC.

son muy simples. y hacen uso de circuitos digitales muy básicos. La realización de este circuito fue simple. a pesar de su simplicidad. y existe una gran cantidad de información acerca de estos circuitos. ya que la sincronización de palabra es un tema muy común dentro de las comunicaciones. . y las secuencias obtenidas dependen tanto del número de bits de los registros de corrimiento utilizados como de los bits que se eligen para realizar la suma que se realimentará a l a entrada del circuito. estos circuitos son de gran utilidad y tienen grandes aplicaciones. Se pueden construir sincronizadores de palabra para longitudes de palabra de 2 n-1 bits. sin embargo. CONCLUSION Los circuitos de sincronización de palabra.

catedu.slideshare.es/44700165/aula/archivos/repositorio//4750/4923/ht ml/index.net/darhagen/compuertas-logicas  http://www.htm  http://www.mx/2012/09/algebra-de-boole-binaria- postulados-y.blogspot.com/tutorials/circuitoselectricos/t34.gayatlacomulco.html  http://www.com/doc/48621454/7/DISPOSITIVOS- SEMICONDUCTORES  http://www.unicrom.net/faurbano/diseo-de-circuitos-secuenciales  http://es.mx/OrganoInformativo/OrgAgo07/circuitos.com/tutoriales/flip-flops.forosdeelectronica.edu.scribd.com/dig_algebra_booleana.html  http://www.slideshare.asp  http://educativa.Bibliografía  http://5g-allfas-infomatica.html  http://www.utvm.htm .