Está en la página 1de 10

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Facultad de Ingeniera Electrnica y Elctrica


E.A.P. Ingeniera Electrnica

Laboratorio de Circuitos Digitales I


Informe Previo N 3

TEMA: Circuitos Schmitt Trigger, puertas de tres estados, buffer inversor con salida en colector
abierto, Timer 555

CURSO: Circuitos Digitales I

ALUMNO: Cuba Miranda, Lucero Milagros.

CDIGO: 15190005

PROFESOR: Ing. Casimiro Pariasca, scar

2017-1
UNMSM FIEE LAB. DE CIRCUITOS DIGITALES I

INFORME PREVIO N 3

1. Explique el funcionamiento del Schmitt Trigger 74LS14 y sus aplicaciones.

74LS14
El circuito integrado 7414 consta de 6 inversores
schmitt trigger con salida ttem pole. Estos circuitos son
usados cuando en las entradas vamos a tener niveles con
ruido que pueden falsear los niveles de salida.

La tabla de la verdad de cada inversor es muy sencilla,


simplemente invertimos el valor de la entrada.

Los inversores son muy usados en electrnica, gracias a


ellos podemos adaptar circuitos que necesitan ser
controlados por lgicas inversas. Tambin combinando
varios uno detrs de otro podemos generar retardos
pequeos, necesarios a veces para acceder a circuitos de
forma segura.

Caractersticas:

6 compuertas inversoras (NOT) con entradas Schmitt trigger


La histresis de las entradas incrementa la inmunidad al ruido, transforma una seal de
cambio lento a una de cambio rpido y elimina el jitter
Tecnologa: TTL Low Schottky (LS)
Voltaje de alimentacin: 4.75V a 5.25V
Encapsulado: DIP 14 pines
Tipo de la lgica: Puerta del inversor
Operacin de bordes muy lento
Caractersticas mejoradas de recibir su alineacin

25 de abril de 2017
2
UNMSM FIEE LAB. DE CIRCUITOS DIGITALES I

Alta inmunidad al ruido


Aplicaciones: Procesado de seal
Tipo de familia: LS
Encapsulado DIP
14 pines

SUSTITUTOS
NTE7414, NTE74C14, NTE74HCT14, NTE74LS14
APLICACIONES DEL 74LS14

Circuitos generadores de pulsos de reloj

DIAGRAMA INTERNO

25 de abril de 2017
3
UNMSM FIEE LAB. DE CIRCUITOS DIGITALES I

2. Explique el funcionamiento del buffer inversor con salida en colector abierto 74LS16.

74LS16
El circuito integrado 7416 consta de 6 inversores con salida
colector abierto (mx. 15V).
La tabla de la verdad de cada inversor es muy sencilla,
simplemente invertimos el valor de la entrada.
Los inversores son muy usados en electrnica, gracias a ellos
podemos adaptar circuitos que necesitan ser controlados por
lgicas inversas. Tambin combinando varios uno detrs de otro
podemos generar retardos pequeos, necesarios a veces para
acceder a circuitos de forma segura.

La salida de cada puerta lgica que contiene el dispositivo, debe ser conectada, mediante
una resistencia pullup, al positivo de alimentacin a modo de carga. Es posible controlar
salidas con niveles altos de tensin.
Como ejemplo puede servir el dispositivo integrado SN7416. Contiene 6 inversores con
una distribucion de pines similar al SN7406 ya estudiado. Sin embargo, la salida a nivel
logico 1, puede llegar a alcanzar del orden de los 15V, siempre que se conecte la salida a
dicha tension mediante la resistencia ya mencionada.

25 de abril de 2017
4
UNMSM FIEE LAB. DE CIRCUITOS DIGITALES I

3. Explique el funcionamiento de las puertas triestado y sus aplicaciones (74LS126 74LS367)

74LS126
El circuito integrado 74126 o subfamilia (74LS126, 74F126, 74S126,
74HCT126,..) contiene cuatro puertas independientes tipo buffer. Las
salidas tienen la funcin de 3 estados y el buffer tiene como
caractersticas ms significativas de que no es inversor y en el modelo
74LS126 el tiempo de propagacin de la seal es de unos 20 ns y la
intensidad mxima de las salidas es de 24 mA a nivel bajo.

En este buffer para reducir al mnimo la posibilidad de que dos salidas


intentarn tomar un bus comn a niveles lgicos opuestos, el tiempo
de desactivacin es ms corto que el de activacin de las salidas.

Cuando la entrada de habilitacin EN esta desactivada (nivel bajo) la salida la tendremos en alta
impedancia, como si no estuviera conectada al circuito. Cuando esta en nivel alto el nivel lgico que
tengamos en la entrada A pasara a la salida Y, en niveles altos no es necesario colocar una resistencia de
Pull Up.

Este circuito es equivalente al 74125 salvo que la entrada de habilitacin EN esta invertida.

A continuacin se presenta su tabla de verdad:

DIAGRAMA INTERNO:

25 de abril de 2017
5
UNMSM FIEE LAB. DE CIRCUITOS DIGITALES I

4. Analizar el funcionamiento interno del CI. LM555. Describir el uso de sus terminales.

CI. LM555
El temporizador 555 es un circuito integrado muy verstil que tiene un gran nmero de aplicaciones en
los circuitos electrnicos, sobre todo para generar intervalos de tiempo. Tambin se utiliza para construir
temporizadores, generadores de impulsos, multivibradores, alarmas, etc...
En la Figura 1 se presenta el diagrama de bloques del circuito interno del CA555, donde se observa la
existencia de tres resistencias de 5 K, que son la razn de que este integrado se denomine as.

25 de abril de 2017
6
UNMSM FIEE LAB. DE CIRCUITOS DIGITALES I

ENCAPSULADO Y TERMINALES DEL 555.

1. Terminal de Salida: El 555 tolera corrientes de salida de hasta 200 mA y, por tanto, puede accionar
diversas cargas TTL, as como pequeos altavoces y rels conectados directamente. Una de las aplicaciones
ms comunes es su utilizacin como generador de seales cuadradas para accionar circuitos lgicos
2. Terminal de Reinicio: Mediante este terminal (pin 4), se desactiva el 555 y tambin se anulan las
seales de comando en la entrada de disparo. Si no se utiliza, este terminal debe estar conectado a VCC. Si
el pin 4 est a tierra, o si su potencial se reduce por debajo de 0,4 volts, tanto el terminal de salida, como el
terminal de descarga (7), se encuentran en el nivel de potencial de tierra. En otras palabras, el nivel de
salida se mantiene en nivel bajo.
3. Terminal de Descarga: Sirve para la descarga de un capacitor de temporizacin externa durante el
tiempo en el cual la salida est en nivel bajo. Cuando la salida est en nivel alto, el pin 7 funciona como un
circuito abierto y permite al capacitor cargarse a una velocidad determinada por una resistencia o por
resistencias y un condensador externos.
4. Terminal de Voltaje de Control: Por lo general se conecta un condensador de filtro de 0,01 F se
conecta en el pin 5 a tierra. Por este condensador se desvan los voltajes de rizado producidos por la fuente
de alimentacin. Este terminal tambin se utiliza para modificar los niveles de los voltajes de umbral
(Treshold) y de disparo (Trigger). Con un voltaje externo en el terminal 5 se modifica tanto el voltaje de
umbral como el de disparo y esto puede servir para modular la forma de onda de salida.
5. Terminales de Disparo y de Umbral: El 555 tiene dos posibles estados de operacin, y uno de
memoria. Estos los definen tanto la entrada de disparo, terminal 2, como la de umbral, terminal 6. La
entrada de disparo se compara con un voltaje de umbral inferior 1/3 VCC. La entrada de umbral se compara
con un voltaje de umbral superior por medio del comparador 2 con 2/3 VCC.
6. Terminal de Umbral: Es una entrada a un comparador interno que tiene el 555 y se utiliza para
poner la salida a nivel bajo.

25 de abril de 2017
7
UNMSM FIEE LAB. DE CIRCUITOS DIGITALES I

7. Terminal de descarga: Utilizado para descargar con efectividad el condensador externo utilizado
por el temporizador para su funcionamiento.
8. Terminal V+: Tambin llamado Vcc, alimentacin, es el pin donde se conecta el voltaje de
alimentacin que va de 4.5 voltios hasta 18 voltios (mximo). Hay versiones militares de este integrado
que llegan hasta 18 Voltios.

5. Explicar los tres estados posibles de un temporizador 555 (alto, bajo y memoria). Cmo estn
controlados por los terminales de disparo y de umbral?. Describir el uso de los dems terminales.

Cuando el temporizador se encuentra con salida en alto es porque los terminales de disparo y
de umbral se encuentran en bajo.
Cuando el temporizador se encuentra con salida en bajo es porque los terminales de disparo y
de umbral se encuentran en alto.
El temporizador se encuentra en un estado de memoria cuando los terminales oscilan entre los
valores de Vcc/3 y 2Vcc/3.
Descripcin de terminales:
GND: Es el polo negativo de la alimentacin; tierra.

Salida: Aqu veremos el resultado de la operacin del temporizador, ya sea que est
conectado como monoestable, astable u otro. Cuando la salida es alta, el voltaje ser el
voltaje de alimentacin (Vcc) menos 1.7 Voltios. Esta salida se puede obligar a estar en casi
0 voltios con la ayuda de la patilla de reset (normalmente la 4).

Reset: Si se pone a un nivel por debajo de 0.7 Voltios, pone la patilla de salida a nivel bajo.
Si por algn motivo esta patilla no se utiliza hay que conectarla a Vcc para evitar que el 555
se "resetee".

Control de voltaje: Cuando el temporizador se utiliza en el modo de controlador de


voltaje, el voltaje en esta patilla puede variar casi desde Vcc (en la prctica como Vcc -1
voltio) hasta casi 0 V (aprox. 2 Voltios). As es posible modificar los tiempos en que la
salida est en alto o en bajo independiente del diseo (establecido por las resistencias y
condensadores conectados externamente al 555). El voltaje aplicado a la patilla de control
de voltaje puede variar entre un 45 y un 90 % de Vcc en la configuracin monostable.
Cuando se utiliza la configuracin astable, el voltaje puede variar desde 1.7 voltios hasta
Vcc. Modificando el voltaje en esta patilla en la configuracin astable causar la frecuencia
original del astable sea modulada en frecuencia (FM). Si esta patilla no se utiliza, se
recomienda ponerle un condensador de 0.01F para evitar las interferencias.

Descarga: Utilizado para descargar con efectividad el condensador externo utilizado por el
temporizador para su funcionamiento.

25 de abril de 2017
8
UNMSM FIEE LAB. DE CIRCUITOS DIGITALES I

Vcc: Alimentacin. Es el pin donde se conecta el voltaje de alimentacin que va de 4.5


voltios hasta 18 voltios (mximo). Hay versiones militares de este integrado que llegan
hasta 18 Voltios.

6. Determinar en forma analtica la frecuencia de la seal de salida de un CI 555 trabajando como


multivibrador estable. Cmo se calcula el Ciclo de Trabajo?. Calcular los tiempos en alto y bajo de la
seal de salida del circuito del experimento. Cul es la frecuencia de salida.

Multivibrador astable: Este tipo de funcionamiento se caracteriza por una salida con forma de
onda cuadrada (o rectangular) continua de ancho predefinido por el diseador del circuito. La seal
de salida tiene un nivel alto por un tiempo t1 (Tc=tiempo de carga) y un nivel bajo por un tiempo t2
(Td=tiempo de descarga). La duracin de estos tiempos depende de los valores de R1, R2 y C,
segn las frmulas siguientes:

t 2=ln ( 2 ) x ( R 2+ R 1) xC=0.693(R 2+ R 1) C (en segundos)

t 2=ln ( 2 ) x R 2 xC=0.693( R 2)C (en segundos)

La frecuencia con que la seal de salida oscila est dada por la frmula:
1
f=
0,693 x C x (R 1+ 2 xR 2)

1
El perodo es simplemente: T=
f

Si lo que queremos es un generador con frecuencia variable, debemos variar la capacidad de


condensador, ya que si el cambio lo hacemos mediante las resistencias R1 y/o R2, tambin cambia
el ciclo de trabajo o ancho de pulso (DC(%)) de la seal de salida segn la siguiente expresin:

Tc 0.693(R 1+ R 2) C
DC ( ) = 100 = 100
T 0.693(R 1+ 2 R 2)C

R 1+ R 2
DC ( ) = 100
R 1+2 R 2

Si se requiere una seal cuadrada donde el ciclo de trabajo (DC%) sea del 50%, es decir que el
tiempo t1 sea igual al tiempo t2, es necesario aadir un diodo en paralelo con R2 segn se muestra
en la figura. Ya que, segn las frmulas, para hacer t1 = t2 sera necesario que R1 fuera cero, lo cual
en la prctica no funcionara.

Para el circuito del experimento tenemos los siguientes tiempos:

En alto:

Tc=0.693 ( R 1+ R 2 ) C=0.693 ( 10 103+ 10 103 ) 10 106

25 de abril de 2017
9
UNMSM FIEE LAB. DE CIRCUITOS DIGITALES I

Tc=0.693 x 2 x 101=0,1386 s

En bajo:

3 6
Td=0.693 R 2 C=0.693 1 0 10 10 10
1
Td=0.693 10 =0.0693 s

1.443 1.443
La frecuencia es: f= = =4,81 H z
( R 1+2 R 2)C (10 10 +2 x 10 103 )10 106
3

7. Determinar en forma analtica el tiempo de duracin del pulso de salida de un CI 555 trabajando
como multivibrador monoestable. Calcular los tiempos de duracin del pulso de salida del circuito del
experimento.

Multivibrador monoestable: En este caso el circuito entrega a su salida un solo pulso de un ancho
establecido por el diseador.
La frmula para calcular el tiempo de duracin (tiempo en el que la salida est en nivel alto) es:

T =ln ( 3 ) x R x C (en segundos).


T =1,1 x R x C (en segundos).

Ntese que es necesario que la seal de disparo, en la terminal #2 del 555, sea de nivel bajo y de
muy corta duracin para iniciar la seal de salida.

Para el circuito del experimento tenemos el tiempo del pulso:

T =1.1 R C=1.1 47 103 10 106


3
T =11 47 10 =0.517 s

8. Presente los circuitos de simulacin de este experimento.


Vase en la carpeta SIMULACIONES

BIBLIOGRAFA:

https://www.carrod.mx/products/ci-ttl-cuatro-buffers-de-bus-de-salidas-de-3-estados-
74ls126
http://basic555.blogspot.pe/p/funcionamiento.html
http://electronica-teoriaypractica.com/circuito-7416-ttl/
Dispositivos Electrnicos 8va edicin Thomas L. Floyd

25 de abril de 2017
10

También podría gustarte