Está en la página 1de 17

UNIVERSIDAD NACIONAL DE INGENIERIA

FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

15

INFORME DE LABORATORIO N 1

HOJAS DE DATOS DE FABRICANTES


Y ALGEBRA DE BOOLE

Alumnos:

Miguel ngel Ochoa Bolaos


Javier Mendoza Obregn

Profesor del curso: Ing. Aurelio Morales Villanueva

Fecha de entrega: 28 de abril del 2017

Curso: Sistemas Digitales (EE635-N)

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

OBJETIVOS. 15

1. Identifique los circuitos integrados de tecnologa digital.


2. Compruebe el funcionamiento de los circuitos integrados TTL y
CMOS.
3. Uso del manual de circuitos integrados y la terminologa empleada.

FUNDAMENTO TERICO.

Circuitos Integrados

En la electrnica, un circuito integrado es una combinacin de elementos


de un circuito que estn miniaturizados y que forman parte de un mismo
chip o soporte. La nocin, por lo tanto, tambin se utiliza como sinnimo
de chip o microchip.

El circuito integrado est elaborado con un material semiconductor, sobre


el cual se fabrican los circuitos electrnicos a travs de la fotolitografa.
Estos circuitos, que ocupan unos pocos milmetros, se encuentran
protegidos por un encapsulado con conductores metlicos que permiten
establecer la conexin entre dicha pastilla de material semiconductor y el
circuito impreso.

Existen varios tipos de circuitos integrados. Entre los ms avanzados y


populares pueden mencionarse los microprocesadores, que se utilizan para
controlar desde computadoras hasta telfonos mviles y electrodomsticos.

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

Tecnologa TTL 15

La tecnologa TTL o Lgica transistor a transistor es una tecnologa de


construccin de circuitos electrnicos digitales, cuyos dispositivos de
entrada y salida son transistores bipolares.

*Caractersticas:
Su tensin de alimentacin media est comprendida entre los 4,75v y los
5,25V.

Los niveles lgicos vienen definidos por el rango de tensin comprendida


entre 0,2V y 0,8V para el estado bajo y los 2,4V y Vcc para el estado alto.

La velocidad de transmisin entre los estados lgicos es su mejor base.

Las seales de salida se degradan rpidamente si no se transmiten a travs


de circuitos adicionales de transmisin.

Tecnologa CMOS

Complementary metal-oxide-semiconductor o CMOS (semiconductor


complementario de xido metlico) es una de las familias lgicas
empleadas en la fabricacin de circuitos integrados. Su principal
caracterstica consiste en la utilizacin conjunta de transistores de tipo
pMOS y tipo nMOS configurados de tal forma que, en estado de reposo, el
consumo de energa es nicamente el debido a las corrientes parsitas,
colocado obviamente en la placa base.
En la actualidad, la mayora de los circuitos integrados que se fabrican
utilizan la tecnologa CMOS. Esto incluye microprocesadores, memorias,

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

procesadores digitales de seales 15 y muchos otros tipos de circuitos


integrados digitales cuyo consumo es considerablemente bajo.

Drenador (D) conectada a tierra (Vss) (0), el valor


0 no se propaga al surtidor (S) y por lo tanto a la
salida de la puerta lgica. El transistor pMOS, por
el contrario, est en estado de conduccin y es el
que propaga un 1 (Vdd) a la salida.

Otra de las caractersticas importantes de los


circuitos CMOS es que son regenerativos: una seal degradada que
acometa una puerta lgica CMOS se ver restaurada a su valor lgico
inicial 0 1, siempre y cuando an est dentro de los mrgenes de ruido
que el circuito pueda tolerar.

PROCEDIMIENTO.

1) Del manual del C.I. defina lo siguiente:

a) Niveles lgicos TTL:

En el estudio de los circuitos lgicos, existen cuatro especificaciones


lgicos diferentes: VIL, VIH, VOL y VOH.
En los circuitos TTL, VIL es la tensin de entrada vlida para el rango 0 a
0.8 V que representa un nivel lgico 0 (BAJO). El rango de tensin VIH
representa la tensiones vlidas de un 1 lgico entre 2 y 5 V. El rango de
valores 0.8 a 2 V determinan un funcionamiento no predecible, por lo tanto
estos valores no son permitidos. El rango de tensiones de salida VOL, VOH
se muestra en la figura siguiente.

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

15
b) Niveles lgicos CMOS

Los elementos lgicos abstractos procesan dgitos binarios 0 y 1. Sin


embargo, los circuitos lgicos reales procesan seales elctricas tales como
niveles de voltaje. En cualquier circuito lgico existe un intervalo de
voltajes (u otras condiciones del circuito) que se interpreta como un 0
lgico, y otro intervalo (que no se translapa con el anterior) que se
interpreta como un 1 lgico.
Un circuito lgico CMOS tpico funciona a partir de una fuente de
alimentacin de 5 volts. Un circuito de esta clase interpretar cualquier
voltaje que est en el intervalo de 0 a 1.5V como un 0 lgico, de igual
forma, interpretar a cualquier voltaje que est en el intervalo de 3.5 a 5.0
V como un 1 lgico. De este modo, las definiciones de BAJO y ALTO para
la lgica CMOS de 5 V son como se ilustra en la figura siguiente.

c) Inmunidad al ruido

La inmunidad al ruido es el grado de tolerancia a las variaciones no


deseadas en el nivel de la seal de entrada, esto al mismo tiempo se
encuentra asociado con el margen de ruido.
Todos los circuitos lgicos deben de tener incluida la capacidad de tolerar
fluctuaciones* en la tensin de sus entradas sin que se llegue a cambiar es
estado de la tensin original de entrada que se le denomina margen de
ruido, el cual se caracteriza por ser la desviacin mxima en el valor de la
seal frente a los que se garantizan los niveles lgicos.

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

15
d) Margen de ruido

Las seales de ruido son seales electromagnticas (EM) no deseadas


que interfieren con la operacin de un circuito. Pueden ser generadas fuera
del circuito al que afectan, o por el mismo circuito. El ruido generado fuera
del circuito en cuestin puede acoplarse en dicho circuito a travs de
radiacion EM. Tambien puede propagarse dentro del circuito a travs de las
lneas de la red de suministro de CA, y de la fuente de alimentacin.
Un ejemplo clsico es el de motores elctricos que funcionan en las
cercanas del circuito, pudiendo generar picos de corriente que afectan el
nivel de tensin de salida de la fuente de alimentacin del circuito,
alimentada desde la misma red de CA. Ademas, la formacin de arcos en
motores con escobillas (desconexin abrupta de cargas inductivas...) acta
como fuente de ondas EM indeseables.

e) Disipacin de potencia

Es la potencia suministrada necesaria para operar la compuerta. Este


parmetro se expresa en milivatios(mW) y representa la potencia real
designada por la compuerta.
La alta disipacin de potencia es una desventaja asociada con la alta
velocidad de operacin. En general, cuanto ms rpido sea un circuito, ms
potencia consume y viceversa. La mayora de los circuitos TTL disipan
tpicamente, de 1 a 25 milivatios por compuerta.
Un CI con cuatro compuertas exigir de la fuente cuatro veces la potencia
disipada por cada compuerta. En un sistema dado puede haber muchos
circuitos integrados y sus potencias deben tenerse en cuenta. El poder total
disipado en un sistema es la suma total de las potencias disipadas de todos
los CI's.

f) Retardo de propagacin

Es el intervalo de tiempo entre un cambio de nivel logico en una entrada y


el correspondiente cambio en la salida de la misma compuerta. Este
parmetro limita la frecuencia mxima de operacin de la compuerta. En
muchas compuertas el retardo de propagacin para una transicin de alto a

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

15 asociado a un cambio de bajo a alto


bajo en la salida es diferente al retardo
en la salida. Esto es indicado en las hojas de datos con los simbolos: tPHL
y tPLH. Los tiempos de propagacin en TTL normalmente del orden de 2 a
30 nanosegundos por compuerta.

g) Producto Velocidad-potencia

La velocidad de conmutacin de una compuerta usualmente es


proporcional a la cantidad de energa transformada en calor. De hecho, en
muchos circuitos digitales hay que asumir un compromiso entre velocidad
y disipacin de potencia. Entonces, un circuito puede disearse para
trabajar a una alta velocidad (o sea que los parmetros de retardo son
pequeos), al costo de un mayor consumo de potencia.
Alternativamente, puede implementarse una versin mas lenta del circuito
para ahorrar consumo de potencia.
Como resultado, una medida de performance (o figura de mrito)
comunmente encontrada para una familia lgica es el producto velocidad-
potencia, obtenido al multiplicar el retardo de propagacin promedio, la
corriente de alimentacin promedio y la tensin de alimentacin
recomendada. Cuanto menor este producto, mejor es la familia lgica.

h) FAN IN y FAN OUT

Fan in

Mide el efecto de carga que presenta una entrada a una salida. Cada entrada
de un circuito TTL estndar se comporta com una fuente de corriente capaz
de suministrar 1.8 mA. A este valor de corriente se le asigna un fan-in de 1.

Fan out

Mide la capacidad de una salida de manejar una o ms entradas. Cada


salida de un circuito TTL estndar se comporta como un disipador de
corriente capaz de aceptar hasta 18 mA, es decir de manejar hastra 10
entradas TTL estndares. Por tanto, el fan-out de una salida TTL estndar
es 10.

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

15
2) Obtenga la curva de transferencia de la puerta NAND a partir
del C.I. 74LS00.

V1 V0 V1 V0 V1 V0 V1 V0
0 5 1.3 2 2.6 0 3.9 0
0.1 5 1.4 2 2.7 0 4 0
0.2 5 1.5 2 2.8 0 4.1 0
0.3 5 1.6 2 2.9 0 4.2 0
0.4 5 1.7 2 3 0 4.3 0
0.5 5 1.8 2 3.1 0 4.4 0
0.6 5 1.9 2 3.2 0 4.5 0
0.7 5 2 2 3.3 0 4.6 0
0.8 5 2.1 2 3.4 0 4.7 0
0.9 5 2.2 2 3.5 0 4.8 0
1 2 2.3 2 3.6 0 4.9 0
1.1 2 2.4 2 3.7 0 5 0
1.2 2 2.5 0 3.8 0

V1 vs V0
6
5
4 V1 vs V0
3
2
1
0
0 1 2 3 4 5 6

Funcin de transferencia

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

15
3) Utilizando el manual de C.I. TTL, verifique en el laboratorio la
lgica de funcionamiento de los siguientes C.I. verificando su
tabla de funcionamiento:

Cdigo Descripcin
74LS00 NAND de dos entradas
74LS02 NOR de dos entradas
74LS04 NOT, INVERSOR
74LS08 AND de dos entradas
74LS32 OR de dos entradas
74LS86 OR-EXCLUSIVO

74LS00 > NAND de dos entradas

74LS02 > NOR de dos entradas

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

15

74LS04 > NOT inversor

74LS08 > AND de dos entradas

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

15

74LS32 > OR de dos entradas

74LS86 > OR- exclusivo

4) Implemente en el
laboratorio el circuito
lgico mostrado y
haciendo uso de una tabla de combinaciones hallar el valor de

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

15
f(w, x, y, z). Verifique los valores tericos con los obtenidos en el
laboratorio. Considere la entrada w la ms significativa.

Circuito simulado

*Usando la herramienta Logic Converter:

Por lo que nuestra funcin simplificada quedara de la siguiente manera.

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

15
5) Obtenga la curva de transferencia de la puerta mostrada en el
osciloscopio.

Hacemos la prueba de simulacin.

Curva de transferencia

6) Para los circuitos que se muestran en las figuras 1 y 2, encuentre


su tabla de combinaciones, determine qu tipo de compuerta son
y a qu familia lgica pertenecen.

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

15
*Circuito 1

Tabla de combinacin

A B S
0 0 0
0 1 0
1 0 0
1 1 1

Es una compuerta AND de 2 entradas.

*Circuito 2
Tabla de combinacin

A B S
0 0 0
0 1 1
1 0 1
1 1 1

Es una compuerta OR de 2 entradas.

7) Usando el circuito de la figura, ajuste P1 para que VIL sea 0.8V.


Ajuste P2 para que IOH sea 400uA. Medir VOH =
___1.98V________. Ponga el miliampermetro en el pin de

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

entrada de la compuerta 15 y mida IIL = _____100uA______.


Conecte las dos entradas de cada una de las cuatro compuertas
que tiene este circuito integrado a cero volts (tierra) y mida
ICCH.

Circuito simulado

El potencimetro 1 tuvo que ser colocado al 24% de su capacidad para


tener en el voltmetro 0.80 Volts, mientras que el potencimetro 2 tuvo que
ser colocado al 49% para lograr un aproximado de 404 uA que es un
aproximado a lo que se necesitaba.

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

15

Podemos observar que el microampermetro marca una cantidad de 100uA.

8) Usando el circuito de la figura, ajuste P1 para que VIH = 2V.


Ajuste P2 para que IOL = 8mA. Mida bajo estas circunstancias
VOL = _____8.05mV______. Cambie el miliampermetro al pin
de entrada de la compuerta y mida IIH = _____100uA______.
Conecte las dos entradas de cada una de las cuatro compuertas
que tiene este circuito integrado a cinco volts (VCC) y mida
ICCL.

Circuito simulado

Informe de Laboratorio N 1: Sistemas Digitales


UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERA ELECTRICA Y ELECTRNICA

15

El potencimetro 1 tuvo que ser colocado al 3% de su capacidad (4.5k)


para tener en el voltmetro 3.5 Volts, mientras que el potencimetro 2 tuvo
que ser colocado al 62% (6.2k) para lograr un aproximado de 805 uA.

Podemos observar que el microampermetro marca una cantidad de 100uA.

Informe de Laboratorio N 1: Sistemas Digitales