Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Amplificadores Operacionales PDF
Amplificadores Operacionales PDF
R2
I2
+V
R1 -
I
Vi -
I1 0V V0
+
+I
-V
Figura 1
I1 = I 2
Vi
I1 =
R1
Vo = I 2 R 2
Vi
Vo = R2
R1
Vi
R2
Vo R1 R
v = = = 2
Vi Vi R1
Para que los dos terminales (inversor y no inversor), vean la misma resistencia
de entrada.
R3 = R1 // R2
R2
+V
R1
Vi -
R3 V0
+
-V
Figura 2
R2
I2
+V
R1
-
I1 R3 V0
Vi + I0
-V
Figura 3
I1 = I 2
Vi
I1 =
R1
Vo = I 1 ( R1 + R2 )
(R1 + R2 )
Vo = Vi
R1
Vo R1 + R2
v = =
Vi R1
R3 = R1 // R2
Conclusiones:
5.3.1. INTRODUCCIN
R4 I0
R1 +V
V1
I1
R2 Ii -
I 0
V2 -
I2 V0
R3
V3 +
I3
-V
Figura 4
Ii = Io
R4 R4 R4
v1 = ; v2 = ; v3 =
R1 R2 R3
v = v1 + v 2 + v 3
I o = (I 1 + I 2 + I 3 )
V V V
I o = 1 + 2 + 3
R1 R2 R3
V V V
Vo = R4 1 + 2 + 3
R1 R2 R3
Si: R1 = R2 = R3 = R4
Vo = V1 + V2 + V3
Vo = ( v1 V1 + v 2 V2 + v 3 V3 )
Haciendo:
R1 = R2 = R3 = R
R4
R
R1 +V
V1 +V
R2
V2 - V0 R
R3 -
V'0
V3 +
+
-V
-V
Figura 5
V V V
Vo = R4 1 + 2 + 3
R1 R2 R3
V V V
Vo = R4 1 + 2 + 3
R1 R2 R3
R5 I5 R6 I0
- +V
I 0
R1
V1 -
I1
R2 +I 0 V0
V2 +
I2
R3
V3
I3 -V
I4
Vi
R4
Figura 6
I5 = Io
Vo R6 + R5
v = =
Vi R5
Vi = R4 I 4
Vi = R4 (I 1 + I 2 + I 3 )
V V V
Vi = R4 1 + 2 + 3
R1 R2 R3
Vo = v Vi
V V V R + R5
Vo = R4 1 + 2 + 3 6
R1 R2 R3 R5
R2
I0
R1
V i2 -
I1 -I 0
R3 V0
V i1 +
Figura 7
Vo = Vo1 + Vo 2
R + R1
Vo1 = v1 Vi1 = 2 Vi1
R1
R2
Vo 2 = v 2 Vi 2 = Vi 2
R1
Vo = ( v1 Vi1 ) ( v 2 Vi 2 )
R + R1 R
Vo = 2 Vi1 2 Vi 2
R1 R1
v1 = v2 = 1
R
R
+V
+V
R
V i2 - R
V'0
A -
+ B V0
+
R
-V V i1
-V
Figura 8
Amplificador A @ inversor.
Vo = Vi 2
Vo = Vi 2 Vi1
5.3.4.1. DERIVADOR
I0
+V
C
Vi -
Ii V0
+
-V
Figura 9
Como IC = Ii
dVC
IC = C
dt
IC = Io
VC = Vi
Vo = I C R
dVC dV
Vo = RC = RC i
dt dt
5.3.4.2. INTEGRADOR
Ic
+V
R
Vi -
Ii V0
+
-V
Figura 10
Para obtener la salida, hay que tener en cuenta la carga (Q) almacenada, entre las
placas del condensador.
Q = I C dt
Al ser Ii = - IC
Q = I i dt
Definiendo la carga (Q) en funcin del voltaje (VC) y la capacidad (C) del
condensador:
Q = VC C
Q 1
VC = = I i dt
C C
I i = Vi / Ri
1
CR
VC = Vo = Vi dt
D
T
I I
+V
+V
R
Vi - R
I V0 Vi -
+ I V0
+
-V
-V
Figura 11
Relacin exponencial:
(
I = I o e V / VT 1 )
(
I = I o e Vo / VT 1 )
e Vo / VT 1
I Vo
Ln =
I o VT
Si: I = Vi / R.
Vi
Vo = VT Ln
IoR
(
I = I o e VBE / VT 1 )
+V
Vi -
V0
+
-V
Figura 12
Vi
V
Vo = I 0 R exp i = I 0 R e VT
VT
5.3.6.1. MULTIPLICADOR
LnA + LnB = Ln ( AB )
D
R
R
R
A - R
D
- V'0
+ -
+ V0
+
R
B - R
Figura 13
5.3.6.2. DIVISOR
A
LnA LnB = Ln
B
A A
anti log Ln =
B B
D
R
R
R
A - R
D
- V'0
+ -
+ V0
+
R
B - R
Figura 14
5.3.7.1. POTENCIACIN
( )
Ln A n = n LnA
[ ( )]
anti log Ln A n = A n
D
nR
R
R
A - R
V''0 D
- V'0
+ -
+ V0
+
Figura 15
5.3.7.2. RADICACIN
Ln ( A ) = LnA
n
anti log Ln [ ( A )] =
n n
A
D
R
R
R
A - nR
V''0 D
- V'0
+ -
+ V0
+
Figura 16
+V
R1
V2 -
R3 V0
V1 +
-V
Figura 17
RUIDO +V
Ei
-
R
V ref V0
-V
Figura 18
A
0 t
V0
+V
SAT
- V SAT
Figura 19
o Coge una fraccin del voltaje de salida (Vo) para crear un voltaje de referencia
(VR) dependiente de la salida.
o Utiliza realimentacin positiva.
+V
Ei
-
R1
-V
V0
R2
VR
Figura 20
+
VSAT = +V.
-
VSAT = -V.
+
VSAT R2
VHT =
R1 + R2
VSAT R2
VLT =
R1 + R2
Al ser los voltajes de umbral ms grandes que los voltajes de pico de ruido @
eliminacin de las transiciones falsas de salida.
Ei
V HT
0 t
V LT
V0
+V
SAT
- V SAT
Figura 21
+V
0
+V
SAT
VH
0
- Ei +E
V LT V HT i
- V SAT
- V0
Observando la grfica:
VH = VHT VLT
R3
R4
R1
Vi D1
D2
V02
R2 V01
1
Vi
t
V01
t
VD2
t
V02
t
Figura 23
R3 R7
R4
R5
R1
Vi D1
D2 P
A1
R2 V01 V02
A2 VS
1
R6
1
Vi
t
VO1
t
VO2
t
VS
t
Figura 24
5.6. CONVERTIDORES
o A1 @ etapa conversora.
o A2 @ produce cambio de signo y ganancia adicional.
RL
R
IL
Vi - R
V'0
Ii A1 -
+ A2 V0
+
Figura 25
R
VO = ( R L I i ) = RL I i
R
R2
I2
R1 VS
Vi - V0 I3 R3
I1 V0
+
VS
I4 IL
I4
R4 RL
Figura 26
Vi VS VO VS
I1 = I3 =
R1 R3
VO VS VS
I2 = I4 =
R2 R4
VO VS VS
I L = I3 I4 = (ecuacin1)
R3 R4
I1 = I 2
Vi VS VS VO
=
R1 R2
R2
VS VO = (Vi VS )
R1
R2
VO VS = (VS Vi )
R1
Sustituyendo en la ecuacin 1:
(VS Vi ) R2 VS R 1 VR
IL = = VS 2 i 2
R1 R3 R4 R1 R3 R4 R1 R3
Haciendo:
R1 = R2
R3 = R4
R 1 VR
I L = VS 2 i 2
R4 R2 R4 R2 R4
1
I L = Vi
R4
1
= ctte de conversin
R4
5.6.3. ANALGICO/DIGITAL
Diagrama de bloques:
n b0
2 -1 b1
Ve CUANTIFICADOR CODIFICADOR
bn
A/D
Figura 27
CUANTIFICADOR:
Ve max Ve min
Vescalon =
2n
CODIFICADOR:
40
LSB = = 0,5 vltios
23
SALIDA
111
110
101
100
011
010
001
000
ENTRADA
0,5v=000
1v=001
1,5V=010
Figura 28
VREF 5V
0,5V -
1
CODIFICADOR
+
DE
2
PRIORIDAD
5V 3
1V -
4
+
1 b0
5
2 b1
5V 6
1,5V -
4 b2
7
+
5V
2V -
+
5V
2,5V -
+
5V
3V -
+
5V
3,5V -
+
0V < Ve < 4V
Figura 29
5.6.4 DIGITAL/ANALGICO
VO =
1
(V1 + 2V2 + 4V3 + ............ + 2 n 1Vn 1 )
2 1
n
(2n-1)R
V n-1
In-1
R1
4R
V1
I1
2R
I0
V2
I2
R
V3 -
I3 V0
+
Figura 30
- R = 10 K (normalizado).
- 2R = 20 K (no normalizado).
- 4R = 40 K (no normalizado).
1
VO = (4V3 + 2V2 + V1 )
7
N binario Operaciones V0
000: 1/7 (40 + 20 + 10) 0 : 0V.
001 1/7 (40 + 20 + 15) 5/7: 0,71V.
010 1/7 (40 + 21 + 10) 2/7: 1,43V
011 1/7 (40 + 21 + 11) 3/7: 2,14V.
100 1/7 (41 + 20 + 10) 4/7: 2,86V.
101 1/7 (41 + 20 + 11) 5/7: 3,57V.
110 1/7 (41 + 21 + 10) 6/7: 4,28V.
111 1/7 (41 + 21 + 11) 7/7: 5V.