Está en la página 1de 3

Universidad de Guanajuato, DICIS

Digital, Septiembre 2015.


Instrumentacion

Reporte: Practica
Muestrador-Retenedor
Alumnos:
Bravo Valdez Javier de Jesus,
Flores Razo David Eduardo

Prof. Ing. Jose Luis Lopez Ramrez


Resumen

Digital, para llevar a cabo el funcionamiento de un muestreador-retenedor con


Practica
de laboratorio de Instrumentacion

partio de los conocimientos adquiridos del profesor mientras


elementos pasivos electronicos
y semiconductores. El diseno
fue llevada a cabo por los alumnos. Los resultados fueron el muestreo como la retencion
de una senal

que su construccion

conocida y deseada por el usuario. Realizada de la forma correcta implica observar graficamente,
con ayuda del osciloscopio
esperada de acuerdo a los resultados esperados sobre lo cual se llevo el diseno.

el muestreo como la retencion


Keywords
semiconductor,
Amplitud, capacitor, circuito, encapsulado, frecuencia, muestreado, multivibrador, osciloscopio, retencion,
transistor.
senal,
Digital
Universidad de Guanajuato, DICIS, Instrumentacion
E-mail: javierbravo001@gmail.com

Indice
1

Introduccion

2 Marco teorico
1
2.1 Transistor JFET . . . . . . . . . . . . . . . . . . . . . . . . . 1
2.2 Integrado 555 . . . . . . . . . . . . . . . . . . . . . . . . . . 1

los FET es su muy alta resistencia de entrada. Debido a sus


caractersticas no lineales, en general no se utilizan mucho
en amplificadores como los BJT excepto donde se requieren
impedancias de entrada muy altas. Sin embargo, los FET son
el dispositivo preferido en aplicaciones de conmutacion de
bajo voltaje porque en general son mas rapidos que los BJT
cuando se prenden y apagan.

3 Desarrollo
2
...............................2
3.1 Diseno
4

Resultados

Conclusiones Generales

1. Introduccion
En este texto abarcamos el inicio, el desarrollo y el final, as como el sustento teorico sobre la construccion de un
muestreador-retenedor. Comunmente los hallamos ya integrados a un Convertidor Analogico-digital, pero la importancia
de esta practica reside en comprender como es que funciona
dicha tecnica, misma como un paso esencial para convertir
senales analogicas a digitales.

2. Marco teorico
Para iniciar dicha practica se deben de incluir algunos
terminos basicos sobre los dispositivos electronicos que usaremos
2.1 Transistor JFET
Un FET es diferente a los comunes BJT: es un dispositivo controlado por voltaje, donde el voltaje entre dos de
las terminales (compuerta y fuente) controla la corriente que
circula a traves del dispositivo. Una ventaja importante de

(a) Simbologa.

El JFET (transistor de efecto de campo de union) opera con


una union pn polarizada en inversa para controlar corriente
en un canal. Los JFET caen en la categora, canal n o canal p.
Cada extremo del canal n o p tiene una terminal; el drenaje
se encuentra en el extremo superior y la fuente en el inferior.
Se difunden dos regiones tipo p en el material tipo n para
formar un canal y viceversa, aunque ambos tipos de regiones
se conectan a la terminal de la compuerta.
2.2 Integrado 555
El temporizador 555 es un circuito integrado que puede
ser utilizado como oscilador, se configura el 555 como multivibrador astable, en esencia es un oscilador de onda cuadrada.
Tambien se usa el temporizador 555 como oscilador controlado por voltaje. El temporizador 555 se compone basicamente
de dos comparadores, un biestable (flip-flop), un transistor de


Reporte: Practica
Muestrador-Retenedor 2/3

Dos amplificadores LM741.


Uno Circuito integrado 555.
Tres Resistencias (220, 2.2K y 1M).
Tres Capacitores (10nF, 100nF y 220nF.
Como primer paso realizamos la configuracion del integrado
555 en modo astable, con el fin de obtener a la salida del
mismo una onda rectangular continua. El tiempo que dura la
onda de salida en alto T1 y en bajo T2 depende de los valores
de las resistencias R1 y R2 y del capacitor C1 , de la simulacion
en el software proteus, y estan definidos por las siguientes
ecuaciones:
T1 = 0,693 (R1 + R2 ) C1
T2 = 0,693 R2 C1
(a) Diagrama interno de un temporizador de circuito integrado 555

descarga y un divisor de voltaje resistivo.


Operacion Astable
Un astable es un circuito multivibrador que no tiene ningun
estado estable, lo que significa que posee dos estados entre los
que conmuta, permaneciendo en cada uno de ellos un tiempo determinado. La frecuencia de conmutacion depende, en
general, de la carga y descarga de condensadores. Sus aplicaciones son comunmente la generacion de ondas periodicas
(generador de reloj) y de trenes de pulsos.

3. Desarrollo

3.1 Diseno
Antes de iniciar el diseno en fisico del circuito, se procedio a realizar una simulacion. Se utilizo el temporizador 555
en modo astable con la siguiente configuracion.

(a) Simulacio en proteus de muestreador-retenedor

Para realizar el circuito muestreador-retenedor usamos los


siguientes componentes:
Uno Transistor MOSFET 2N7000.

El periodo (T) y la frecuencia (f) de la onda rectangular as


como el ciclo de trabajo (CT) se obtienen mediante las siguientes ecuaciones:
T = T1 + T2 = 0,693(R1 + 2R2 )C1
1,443
f = T1 = ((R1+2R2)C1)
CT =

100R2
R1 +2R2

Con estas ecuaciones y con los valores de resistencias y capacitor elegidos obtuvimos los siguientes valores:
T1 = 0,693(220 + 2200) 100nF = 0,1677ms
T2 = 0,693 2200 100nF = 0,15246ms
T = 0,1677ms + 0,15246ms = 0,32016ms
1
= 3,123KHz
f = T1 = 0,32016ms
1002200
CT = 220+(22200) = 47,62 %
Como segundo paso colocamos el transistor 2N7000 (Q1 ),
cuya funcion en este circuito es como conmutador. Este transistor deja pasar corriente de la fuente (S) hacia el drenado
(D) al aplicarle una tension en la puerta (G), mientras que si
no se le aplica una tension en la puerta no permite el flujo
de corriente entre la fuente y el drenado, de esta manera el
transistor conduce solamente en el tiempo en que la senal de
salida del integrado 555 se encuentra en alto mientras que en
bajo el transistor no conduce ya que esta salida es aplicada
directamente a la puerta (G) del transistor.
El capacitor C3 es muy importante en este circuito, su funcion
es alimentar al amplificador operacional LM741 (U3 ) en el
ciclo en que el transistor (Q1 ) no conduce y de esta manera
mantener funcionando este amplificador de error. Como senal
de entrada usamos una senal senoidal con amplitud de 5Vpico
y frecuencia de 50Hz conectado a un amplificador operacional
LM741 (U2 ) que funciona como un seguidor de voltaje, aunque estuvimos variando estos valores los mejores resultados
se obtuvieron con los valores mencionados. Construccion del
circuito fsico, el cual alimentamos con un voltaje de 3.8V y
13.1V


Reporte: Practica
Muestrador-Retenedor 3/3

(a) Circuito una vez armado.

4. Resultados
En la figura a) de esta seccion se muestra el resultado
obtenido al aplicar una frecuencia de 50Hz, en la que se puede
observar unos pequenos picos que representan la descarga del
capacitor C3 lo cual nos indica que el capacitor se descarga
antes de que se cumpla el tiempo en el que el transistor no
conduce.

(a) Frecuencia 500Hz. Senal de salida en osciloscopio

En la figura b) se muestra el resultado obtenido al aplicar una


frecuencia de 500Hz, los resultados obtenidos no son para
nada buenos ya que esperamos que la senal de salida sea la
senal de entrada muestreada y esta senal de salida no se parece
en nada y se debe a que el capacitor se descarga muy poco y
por eso la senal de salida se observa como un rizo producido
por el mismo capacitor. Observe que la descarga debe de ser
poco pronunciada pues depende de los valores de la constante
de tiempo dependiente de la capacitancia y resistencia asi
como la frecuencia de muestreo para la senal.

5. Conclusiones Generales
El objetivo de la practica fue como retener una senal y a
su vez muestrarla. Para esto necesitamos un diseno de circuito

(a) Frecuencia 500Hz. Periodo extendido

que nos permitiera tal cosa, pues as es como utilizamos el


encapsulado 555 para generar una senal que mantuviera el
canal de un transistor abierto o cerrado, en el momento en el
que desearamos muestrear la senal, para eso es importante la
frecuencia de la senal que permite la discretizacion de la senal
a muestrear, en este caso un seno, entonces quien retiene la
senal hasta el siguiente cambio muestreado es el capacitor,
tambien debimos tener cuidado en la senal, pues se debe de
acoplar a la impedancia de entrada del osciloscopio para comprobar nuestros resultados sin problemas en cada de tension,
en ese caso. En las lecturas observamos los cambios presentes
durante el muestreado, pues se mira un impulso en la serie
de osciloscopios TDS1000 de Tectronix, que va formando
escalones pequenos de acuerdo a la frecuencia de muestreo la
senal, en el caso de los osciloscopios marca agilent, de cuatro
canales, no muestra el impulso, pero si deja ver los pequenos
escalones que dan forma a la senal retenida y muestreada por
todo el diseno del circuito. Con todo esto entendemos como
es que funciona los convertidores analogicos a digitales que
ya los encontramos integrados en muchos circuitos integrados
encapsulados, con esto comprendemos como comunar el mundo real con el mundo digital para que juntos lograr analisis
y llevar a cabo toma de desicion de acuerdo a aquello que
muestramos.