Está en la página 1de 2

Universidad de San Carlos de Guatemala

Facultad de Ingeniera
Escuela de Mecnica Elctrica
Laboratorio de Electrnica
Proyecto de Electrnica 6
Primer Semestre 2017

FILTRADO DE IMGENES CON FPGA Y XILLINUX


Objetivos
General
Aplicar conocimientos adquiridos en el laboratorio sobre tcnicas de diseo
avanzado con el fin de crear una aplicacin de utilidad en cursos posteriores.
Especficos

Disear e implementar un dispositivo capaz de procesar y filtrar imgenes


predefinidas utilizando FPGA.
Desarrollar una herramienta til para diseo y caracterizacin de instrumentacin
electrnica.

Descripcin
El proyecto consiste en crear una aplicacin para procesar y filtrar imgenes por
medio de la interfaz de Xillinux y la FPGA. La FPGA junto a una cmara se obtendrn los
datos de la imagen y esta enseguida es procesada para luego ser mostrada en pantalla VGA.

Xillinux se carga con una microSD, adems de eso podrn conectar teclado, mouse,
etc., dando como uso principal la salida analgica VGA y la entrada USB para la cmara.
Respecto a la sntesis, el usuario deber crear la aplicacin (utilizando Python u otro
programa) en donde esta enva los datos o matrices que componen la imagen al bus de
datos. Esta migrara a VHDL para las etapas de filtrado donde se debern implementar
operaciones comunes tales como zoom, operaciones de pixel, manejar vectores,
Laplaciano, etc.

Presentacin
El proyecto deber ser montado en la tarjeta de desarrollo Zybo y los elementos
tales como la pantalla, teclado, mouse y la cmara.

_________________________________
Vo. Bo. Ing. Byron Arrivillaga
Tutor de Electrnica 6

También podría gustarte