Está en la página 1de 9

DEPARTAMENTO DE CIENCIAS DE LA

ENERGA Y MECNICA

SISTEMAS DE DIGITALES
DEBER
CIRCUITO SUMADOR RESTADOR Y COMPARADOR
DE 4 BITS

INTEGRANTES:
* RIVERA HENRY
* LEMUS ISRAEL
*CAIZALUISA CARLOS
*GOMEZ KEVIN

Sangolqu, 11 de Enero del 2017

1. NDICE
Contenido
1. NDICE......................................................................................................... 1
2. INTRODUCCIN.......................................................................................... 2
3. OBJETIVOS.................................................................................................. 2
4. JUSTIFICACIN........................................................................................... 2
5. MARCO TERICO........................................................................................ 2
5.1. CIRCUITO SUMADOR, RESTADOR DE 4 BIT.........................................2
5.2

CIRCUITO COMPARADOR DE 4 BIT....................................................3

5.3

INTEGRADO 74283..........................................................................5

6. DESARROLLO.............................................................................................. 5
7. RESULTADOS............................................................................................... 7
8. CONCLUSIONES.......................................................................................... 7
9. BIBLIOGRAFA............................................................................................ 7

2. INTRODUCCIN

En esta prctica implementaremos dos circuitos integrados, uno


correspondiente a un sumador completo, 4 bits, y el otro ser un
comparador binario, igual de magnitud de 4 bits.
Veremos la funcionalidad de cada integrado lo que realiza cada, como
trabaja y las conexiones necesarias para poder implementarlo, y corroborar
el funcionamiento de cada uno de estos.

3. OBJETIVOS

Comprobar el funcionamiento de un sumador restador de 4 bits


Comprobar el funcionamiento de un comparador de magnitud de 4
bits.
Implementar un circuito que realice la sumatoria de 2 cantidades
binarias de 4 bits
Se realizar la comparacin de dos valores ingresados para obtener
una respuesta de mayor, menor o igual

4. JUSTIFICACIN
Esta prctica nos ayudara a nosotros a comprender ms cmo funcionan
este tipo de circuitos, la lgica que utilizan.
La realizamos para ver el funcionamiento de cada uno de estos y cmo se
pueden implementar dos circuitos integrados en uno solo para sumar y
comparar dos nmeros binarios de 4 bits.

5. MARCO TERICO
5.1. CIRCUITO SUMADOR, RESTADOR
DE 4 BIT
Un sumador es un circuito lgico que calcula la operacin suma. En los
computadores modernos se encuentra en lo que se denomina Unidad
aritmtico lgica. Generalmente realizan las operaciones aritmticas en
cdigo binario o en BCD exceso 3, por regla general los sumadores emplean
el sistema binario.
En los casos en que se est empleando un complemento a dos para
representar nmeros negativos el sumador se convertir en un sumadorrestador.
El sumador completo de 4 bits es una concatenacin de 4 sumadores
binarios completos de 1 bit, la concatenacin se realiza a travs de los
terminales de acarreo saliente Cin y acarreo entrante Cout
Un restador es un circuito lgico que calcula la operacin resta, para realizar
la resta se coloca un numero binario del primer operando en los
interruptores A1, A2, A3, A4, y el numero binario del segundo operando en
los interruptores B1, B2, B3, B4

El interruptor S/R suma o resta, se coloca hacia la posicin de resta


enviando un nivel lgico 1 al Cin del primer bloque y configurando el B4,
mismo que es un buffer compuesto por las compuertas EXOR como inversor

Figure 1 Tabla de verdad puerta EXOR

1. Se realiza la operacin A+B. El mximo resultado ser 30 y el mnimo


resultado ser 0. El resultado es positivo.
2. Se realiza la operacin A-B, en donde A es mayor o igual que B. El
resultado mximo es 15 y el resultado mnimo es 0. El resultado es
positivo.
3. Se realiza la operacin A-B, en donde A es menor que B. El resultado
mximo es -1 y el resultado mnimo es -15. El resultado es negativo.

Figure 2 Esquema sumador/restador 4 bits

5.2 CIRCUITO COMPARADOR DE 4


BIT
La comparacin entre nmeros es la operacin que determina si uno de ellos
es mayor, menor o igual que el otro. Un comparador de magnitud es un circuito
combinacional que compara dos nmeros positivos A y B y proporciona tres
salidas (A < B), (A = B) y (A > B). Como son mutuamente excluyentes,

conociendo dos de estas funciones es posible determinar la tercera, con lo que


realmente solo necesitamos implementar dos.

Figure 3 Tabla de verdad circuito comparador

Por ejemplo, para obtener la funcin (A < B) a partir de las otras dos: Son
circuitos que comparan el valor binario de dos nmeros, proporcionando
informacin de cul es mayor, menor, o si ambos son iguales. Son sistemas
muy usados en ingeniera. Existen comparadores de 4 bits y de 8 bits. Adems
de las correspondientes entradas de datos disponen de tres entradas ms que
pueden informar sobre una situacin anterior, y que se usan para conectar en
cascada distintos comparadores, de manera que pueda construirse uno de
mayor capacidad.
Son circuitos integrados combinacionales con uno o ms pares de entradas que
tienen como funcin comparar dos magnitudes binarias para determinar su
relacin.
El comparador ms bsico, que determina si dos nmeros son iguales, se
consigue mediante una puerta XOR (or exclusiva), ya que su salida es 1 si los
dos bits de entrada son diferentes y 0 si son iguales.
Muchos comparadores poseen adems de la salida de igualdad, dos salidas
ms que indican cul de los nmeros colocados a la entrada es mayor (M) que
el otro, o bien es menor (m) que el otro.

Figure 4 Diseo comparador de 4 bits

5.3 INTEGRADO 74283


Especificaciones

Tipo de la lgica: Sumador binario completo con acarreo rpido


Rango tensin de alimentacin: 4.75 V a 5.25 V

Rango temperatura de funcionamiento: 0 C a +70 C


Full-llevar anticipado a travs de los cuatro bits
Tiempos de aadir
Dos palabras de 8 bits 25 ns
Dos palabras de 16 bits 45 ns
Disipacin de potencia tpica de cada 4 bits sumador de 95 mW
Encapsulado DIP
16 pines
Sustituto
NTE74S283

Figure 5 Diagrma lgico integrado 74283 (sumador completo paralelo de4 bits)

6. DESARROLLO

El circuito debe sumar o restar dos nmeros codificados en complemento a


dos con 4 bits y cuyos valores estarn determinados por la posicin del
interruptor el cual ser un cable cuya funcin ser el de sumar si va
conectado a tierra (-) y restar si va a voltaje (+)
El circuito debe comparar dos valores ingresados y sealar por medio de
leds si el nmero es mayor menor o igual

Materiales:
Multmetro
Fuente de 5 Volts
Deep switch
Resistencias 1K 1/4W
Compuerta 7483
Compuerta 7408
Compuerta 7404
Compuerta 7486
Leds de colores
Alambres para conexiones
Protoboard
Datasheet de los circuitos integrados

Figure 6 Simulacin circuito sumador restador de 4 bit

Figure 7 Simulacin circuito comparador de 4 bit

7. RESULTADOS

PEQUEIN AQU PON LAS TABLAS DE


VERDAD :P
8. CONCLUSIONES
9. BIBLIOGRAFA

Sistemas digitales, principios y aplicaciones, Tocci, Widmer, Prentice Hall,


8va. Ed., 2003
Diseo digital, Wakerly, Pearson, 3ra. Ed., 2001
Introduccin a las Tcnicas Digitales con Circuitos integrados, Ginzburg,
Biblioteca Tcnica Superior, 9na. Ed., 2005
Dispositivos lgicos programables y sus aplicaciones, Mandado,
Thomson, 2002.

También podría gustarte