Está en la página 1de 11

Proyecto 3.

Circuito reductor-elevador  November de 2016  Electrónica de Potencia

Circuito reductor-elevador
de forma bidireccional
CARLOS YURY HORTÚA CALDERÓN– 20122005033
JUAN DIEGO CASTILLO CRUZ – 20132005020
PEDRO RICARDO RODRÍGUEZ GUZMÁN– 20132005113
Universidad Distrital Francisco José de Caldas

Resumen
Se propone el análisis y posterior simulación del circuito correspondiente al reductorelevador bidireccional el cual posee como fuente de alimentación una señal monofásica
sinusoidal de 24Vrms y después para una señal DC de 24V. Todo esto para luego
proceder a implementarlo físicamente y comprobar su funcionamiento.

1. Fundamentación teórica
Un conversor DC/DC en configuración reductor-elevador, suministra un voltaje de salida
que puede ser menor o mayor que el voltaje de entrada, de ahí el nombre “reductorelevador”; la polaridad del voltaje de salida es opuesta a la del voltaje de entrada. Este
conversor también se conoce como regulador inversor. En la ilustración 1 aparece la
disposición del circuito para un reductor-elevador.

D5

S2

S1

D6
R1

V3
33Vp

L1

C1

45 %

D5 S1 33Vp L1 C1 R1 V3 R1 V3 S2 45 % 33Vp L1 C1 Ilustración 2 y 3. La energía almacenada en el inductor L se transferirá a la carga y la corriente del inductor se drenará hasta que de nuevo ocurra el cambio de estado de los switches en el siguiente ciclo [Ilustración 2 y 3]. el switch S1 está cerrado y S2 está abierto por su comportamiento  polarizado. que fluía a través del inductor L. Circuito reductor-elevador  November de 2016  Electrónica de Potencia Ilustración 1. los diodos D5 y D6  están en inverso y la corriente. que se eleva. el switch S2 ahora se cierra y S1 se abre. y el diodo D6 en directo. Análisis y diseño del circuito Tenemos el circuito mostrado a continuación [Ilustración 4]: V3 D5 S2 S1 D6 R1 L1 C1 Ilustración 4. C y la carga. 2. Durante el modo 2.Proyecto 3. fluye través del inductor y del switch S1. Circuito a evaluar 45 % 45 % . fluirá a través de L. el cual hace que el diodo D5 se polarice en inverso. Circuitos equivalentes para los distintos modos. La corriente de entrada. Diagrama circuito reductor-elevador La operación del circuito se puede dividir en dos modos: Durante el modo 1.

se calcula el Vs en función de la tensión de entrada V3. Circuito reductor-elevador  November de 2016  Electrónica de Potencia La fuente de alimentación V3 será de dos tipos: una señal DC de 24V y una señal AC rectificada de 24Vrms. Se procede a realizar el respectivo análisis.7 µF RL: 100 Ω Se procede a analizar el circuito de la ilustración 1: Primero. se usarán los siguientes valores: L: 2. la frecuencia de conmutación de los switches serán de 10kHz con comportamiento bipolar. Vs=−V 3 δ ( 1−δ )(3) .Proyecto 3. se usa la ecuación 3. Para la simulación. Para esto.1 ms C: 4.  V 3=L Para el modo 1 [S1 cerrado y S2 abierto] di di V 3 → = (1) dt dt L  Para el modo 2 [S1 abierto y S2 cerrado] Vs=L di di Vs → = (2) dt dt L Despejando Vs de la ecuación 2 se obtiene: Vs=−V 3 Donde δ= T1 T δ ( 1−δ ) (3) Periodo correspondiente al modo 1.5 mH T: 0.

33V3 0.01V3 (0.5 -V3 0. Simulación Se realizarán mediciones a partir de 3 valores de δ . Valores en función de δ Y V3 δ Vs 0.Proyecto 3.1) 2 I b=I LDC + ∆I (7.2) 2 3.33V3 /100)/(1- δ¿ .33V3 /100 )/(1- δ ) 0.25 -0.75 -3V3 ∆I I LDC 0.03V3 (V3 /100)/(1- δ ) (0. que corresponden a la siguiente tabla: Tabla 1. Circuito reductor-elevador  November de 2016  Electrónica de Potencia Después se calcula el ∆I a partir de la ecuación 1: di V 3 = dt L di= V3 dt L ∆ I= V3 ( δT ) ( 4) L Se calcula la ISdc: V I SDC = s (5) R I LDC = Se calcula la ILdc: I SDC (6) (1−δ ) Y las corrientes Ia e Ib: ∆I I a=I LDC − (7.02V3 0.

Vs en δ = 0.25  Para δ = 0.Proyecto 3.25 Ilustración 6. Circuito reductor-elevador  November de 2016  Electrónica de Potencia o Para una señal DC de entrada de V3=24V: Teniendo en cuenta la tabla 1.25 Ilustración 5. IL en δ = 0. se obtuvieron los siguientes resultados para cada valor de δ:  Para δ = 0.5 .

75 Ilustración 9.Proyecto 3.5  Para δ=0. IL en δ = 0.5 Ilustración 8.75 . Vs en δ = 0. Vs en δ = 0. Circuito reductor-elevador  November de 2016  Electrónica de Potencia Ilustración 7.

Valores en función de δ para señal DC de entrada V3=24V I LDC Vs (V) δ Calculad o 0.48 2. se obtuvieron los siguientes resultados para cada valor de δ:  Para δ = 0.106666 67 0.48 2.25 .87 o Para una señal AC rectificada de entrada V3=24Vrms: Teniendo en cuenta la tabla 1.25 -8 -24 -72 0.7 -71.88 (A) Simulad o 0. Circuito reductor-elevador  November de 2016  Electrónica de Potencia Ilustración 10.11 Calculado 0. IL en δ = 0.5 0.75 Simulado -7.91 -23.75 Los datos anteriores se registran y se comparan en la siguiente tabla: Tabla 2.Proyecto 3.1765 -0.

Vs en δ = 0. IL en δ = 0.5 Ilustración 13. Vs en δ = 0.Proyecto 3.25 Ilustración 12.5 .25  Para δ = 0. Circuito reductor-elevador  November de 2016  Electrónica de Potencia Ilustración 11.

5  Para δ=0.Proyecto 3.75 Ilustración 16. IL en δ = 0. Vs en δ = 0.75 Ilustración 15. Circuito reductor-elevador  November de 2016  Electrónica de Potencia Ilustración 14.75 Los datos anteriores se registran y se comparan en la siguiente tabla: . IL en δ = 0.

ya que independientemente de la magnitud de la corriente de salida.92 0. Observaciones  El circuito utilizado es versátil.Proyecto 3. Es muy importante que el switcheo de los MOSFET sea preciso.59 0.611 Hay que tener en cuenta que el valor pico a pico del rizado es considerable cuando su nivel de voltaje es relativamente mayor. Valores en función de δ para señal AC rectificada de entrada V3=24Vrms I LDC VsDC (V) δ Calculad o 0.592744 48 (A) Simulad o 0.67 2.096027 57 -21. En el cual el valor de la pendiente para δT y (1-δ)T dependerá tanto del valor de la fuente de alimentación como el valor de la inductancia en la bobina. 1.25 0. siendo esas características muy importantes para su utilización práctica. . porque no es seguro ni apropiado que en algún momento los switches se cierren al mismo tiempo ya que se genera un corto en el circuito que pone en riesgo los componentes utilizados.43 2. debido a que este no presenta funcionamiento discontinuo. esto es debido a que obedece al efecto inductivo de la bobina y al valor de ∆I expuesto en las ecuaciones 2 y 3.8186 12 Simulado Calculado -7.Elevador.75 7. Circuito reductor-elevador  November de 2016  Electrónica de Potencia Tabla 3. 4.6062 04 64.20206 8 21.103 0.432124 08 -64. Este tipo de Reductor. permite obtener en el voltaje de salida señales positivas y negativas. se puede utilizar el montaje.5 0.

este tiempo es conocido como tiempo de borrado. es necesario siempre tener en cuenta que el periodo de la señal de switcheo debe ser mucho mayor que el tiempo de descarga del inductor.Proyecto 3. así podemos tener corrientes  con pequeños rizados. . es necesario prestar especial atención a estos detalles no ideales que afectan el funcionamiento del circuito. Circuito reductor-elevador  November de 2016  Electrónica de Potencia  Una apreciación importante está relacionada con la conmutación de los MOSFET. Es importante el dimensionamiento adecuado del inductor. en la práctica debido a la respuesta no instantánea de los MOSFET existe un breve periodo en el cual pueden estar cerrados más de los dos transistores necesarios. debido que necesitamos almacenar una cantidad de energía y evitar lo más posible el rizado en corriente que puede afectar de forma negativa el funcionamiento del circuito. mientras que es necesario utilizar un condensador en paralelo a la carga para mantener el voltaje de salida prácticamente constante. ciertamente esta afectación puede  resultar bastante grave si se están manejando corrientes apreciables. Es posible utilizar un condensador en paralelo con la entrada para reducir el rizado de la corriente de la fuente. es muy importante que en ningún momento estén cerrados al tiempo más de los dos Switch necesarios para garantizar el flujo de corriente.