Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Disear mediante BJT dos etapas amplificadoras con una ganancia de voltaje de
10 cada una y acoplarlas en cascada con la intencin de conseguir en global
una ganancia de voltaje de 100. Poniendo atencin en obtener un punto de
operacin estable.
INTRODUCCIN
EMISOR COMN
RB RL RB RL
La conexin con emisor a tierra es una de las ms empleadas en amplificadores a
transistor. En un transistor con emisor a tierra la fase de la seal de entrada se invierte.
Esto se debe a que la seal de entrada va de la base al emisor, lo contrario sucede en el
transistor en base comn.
La ganancia de corriente para este circuito es:
En esta configuracin el transistor tiene una gran ganancia de corriente por lo que la Ic
siempre es > Ib.
Debido a que las resistencias de entrada y salida presentan las mismas caractersticas que
en la configuracin base comn, la RB < RL, y la ganancia de corriente es por tanto mayor
en la configuracin emisor comn que en base comn.
El primer paso consistir en fijar ciertos parmetros para hacer ms fcil el diseo, los
valores que conocemos son:
entonces proponemos a
el Vb lo calculamos as
Resultados numricos
Simulacin
entrada
Salida
Como el diseo es para seales pequeas, si la entrada es demasiado grande podemos
provocar que la segunda etapa entre en saturacin, para evitar estos efectos indeseables
disminuimos la seal de entrada hasta 2mVpp. En la simulacin se muestran ambas
seales, la salida mostrada casi est en fase con la entrada pues la primera etapa
introduce un desfasamiento de 180 y la segunda tambin, as que tericamente no existe
desfasamiento alguno.
MEDICIONES
Voltaje de entrada
Voltaje de salida
VS
V0
1.1mVp
108.3mVp
VB
VC
(mVP) (mVP)
Q1
1.1
10.4
Q2
10.4
108.3
CONCLUSIONES
En el diseo propio del amplificador es importante hacer nfasis en verificar que este
trabaje en la regin activa, para esto es importante auxiliarse de las curvas proporcionadas
por el fabricante de tal manera que el diseo fije los parmetros de polarizacin para que
cuando manifestemos en el una seal de entrada esta no lo haga llegar a la saturacin o al
corte, con 30% de margen se puede conseguir este funcionamiento.
En trminos de la ganancia cabe notar que se necesita hacer el anlisis en CA para
pequea seal para obtener un valor estimado de la RC, ya en la prctica, para estabilizar
el amplificador en trminos de la ganancia y punto de operacin, se decidi variar los
valores de las resistencias de colector y emisor. Ya que la cada de voltaje en la resistencia
de emisor debe ser aprox. igual al VB tambin se tuvo que variar un poco a las
resistencias de polarizacin de la base.
Estos nuevos valores nos otorgan la operacin deseada de nuestro amplificador con
ganancia en voltaje de 100.
Objetivos de la prctica
Subir
Descripcin y desarrollo
Especificaciones de la prctica
Se pretende disear un amplificador de tensin de dos etapas realizadas con
transistores bipolares npn. Se utilizar acoplamiento mediante condensador entre
las dos etapas, as como con el generador de seal de entrada y la resistencia de
carga (Figura 1). Esto permitir estudiar independientemente las condiciones
ptimas de funcionamiento de cada una de las etapas.
Figura 1
Para la primera etapa se deber utilizar la configuracin de colector comn y
para la segunda etapa se utilizar la configuracin clsica de emisor comn. En
ambas etapas la polarizacin de base ser mediante divisor de tensin resistivo,
con
resistencia
de
emisor
sin
desacoplar
(primera
etapa)
desacoplada
Montaje experimental
Para la realizacin del circuito se cuenta con el siguiente material:
Placa de insercin
Condensadores electrolticos de 10F y 100F
Resistencias del 5%
Transistores npn tipo 2N2222.
Subir
Subir
Medidas a realizar
Montar cada etapa por separado y comprobar para cada una de ellas su correcto
funcionamiento, realizando las siguientes medidas:
1- Punto de trabajo (I CQ, VCEQ). Ganancia en tensin, impedancias de entrada y
salida a frecuencias medias (1kHz).
Acoplar mediante un condensador ambas etapas y realizar las siguientes medidas:
2- Ganancia en tensin Av del amplificador, y mxima excursin de seal a la
salida (a frecuencia de 1kHz).
3-. Ganancia en tensin a las siguientes frecuencias: 100Hz, 1 kHz, 10 kHz, 100
kHz, 1 MHz.
4-Respuesta en frecuencia: represente en un diagrama de Bode el mdulo y fase
de la ganancia en tensin con la salida en circuito abierto. Utilice como seal de
entrada una sinusoide de 50 mVp.
Se deja a la iniciativa del alumno la realizacin de mejoras sobre la prctica
propuesta, como medidas adicionales, simulacin con PSPICE de la evolucin de los
parmetros del transistor con otras condiciones, etc.
Subir