Está en la página 1de 3

DEBER [TIPO PRUEBA] No.

3
SISTEMAS DIGITALES
1. Implementar un Flip-flop S-R asincrnico [bsico] utilizando compuertas
NOR. Mostrar el circuito con su tabla de verdad [funcin] y la ecuacin
de este flip-flop. Indicar las diferencias que encuentra en comparacin
con el Flip-flop S-R implementado en clases con compuertas NAND.
2. Con flip-flops J-K, disear un contador asincrnico mdulo 64. En
base al contador MOD = 64 implementar un contador asincrnico MOD
= 47. Muestre todo el proceso.
3. Disear e implementar un contador asincrnico DOWN MOD = 32.
4. Disear e implementar un contador asincrnico UP/DOWN MOD = 32.
5. Utilizando CI-7490 implementar un contador MOD = 1000.
6. Utilizando en CI-7490, disear un contador mdulo 651. Presente la
informacin en displays de nodo-comn.
7. Con CI-7490, implementar un divisor de frecuencia por 1000, con salida
simtrica.
8. En un manual de CIs TTL, consultar la funcin que cumplen los siguientes
CIs: 74176, 74177, 74196, 74196, 74290, 74293, 74390 y 74393 muestre
la distribucin de pines y la tabla de funcin de cada uno de ellos.
9. En un manual de CIs TTL, consultar la funcin que cumplen los siguientes
CIs: 74164, 74165, 74178, 74194, 74195, 74198 muestre la distribucin
de pines y la tabla de funcin de cada uno de ellos.
10.

Con el CI-74194, implementar un registro de desplazamiento universal


de 12-bits.

11.

Con el CI-7493, implementar un contador binario mdulo 4096. En base


al diseo anterior, implementar un contador mdulo A95-Hex.

12.

Con flip-flops J-K, disear un contador UP sincrnico mdulo 12.


Muestre todo el proceso.

13.

Con flip-flops J-K, disear un contador DOWN sincrnico mdulo 12.


Muestre todo el proceso.

14.

Disee un contador Up/Down sincrnico mdulo-11. Utilice flip-flops


tipo J-K. Repita este problema con flip-flops tipo D.

15.

En base al CI-74190, disee un contador Up/Down sincrnico MOD =


1000.

16.

En base al CI-74190, disee un contador Up/Down sincrnico que cuente


desde 000 hasta 720 inclusive.

DEBER NMERO 3 DE SISTEMAS DIGITALES

- 2-

17.

En base al CI-74190, disear un contador Up/Down sincrnico que cuente


entre 125 hasta 820 inclusive.

18.

En base al CI-74192, disear un contador Up/Down sincrnico MOD =


1000.

19.

En base al CI-74192, disear un contador Up/Down sincrnico que cuente


desde 000 hasta 720 inclusive.

20.

Implemente un reloj digital completo de 24 horas(que tenga un sistema


de igualacin) que en el display muestre HH:MM:SS. Incluya todos
los elementos requeridos para ello. No deje elementos o conexiones
indicadas. Emplee displays de 7-segmentos de ctodo comn.

21.

Utilizando en CI-7490, disear un contador mdulo 1542, la informacin


debe presentarse en displays de ctodo-comn. El circuito debe incluir
una entrada de borrado manual.

22.

Implemente un reloj digital completo de 12 horas(que tenga un sistema


de igualacin) que en el display muestre HH:MM:SS. Incluya todos
los elementos requeridos para ello. No deje elementos o conexiones
indicadas. Emplee displays de 7-segmentos de ctodo comn.

23.

Implemente un cronmetro digital de 12 horas que en el display muestre


HH:MM:SS:CENT. Incluya todos los elementos requeridos para ello.
No deje elementos o conexiones indicadas. Utilice displays que incluyan
el decodificador y las resistencias (Til311).

24.

Realizar el anlisis completo del siguiente circuito secuencial


sincrnico.

25.

Realizar el anlisis completo del siguiente circuito secuencial


sincrnico.

DEBER NMERO 3 DE SISTEMAS DIGITALES

- 3-

Para cada problema: Muestre todo el proceso [incluyendo todos los


pasos estudiados en el diseo secuencial sincrnico] en forma clara y
ordenada. No deje nada indicado, muestre todas las lneas de conexin.
Incluya entradas de borrado [Master Reset]. En cada problema, una sola
respuesta.

También podría gustarte