Está en la página 1de 40

INTRODUCCIN

Las puertas lgicas son los bloques de construccin bsicos para la formacin de
circuitos electrnicos digitales. UN puerta lgica tiene un terminal de salida y uno o
ms terminales de entrada. Su salida ser HIGH (1) o bajas (0) en funcin del
nivel digital (s) en el terminal (s) de entrada. Mediante el uso de puertas lgicas,
podemos disear sistemas digitales que evaluarn digitales los niveles de entrada
y producen una respuesta de salida especfico basado en ese circuito de lgica
particular diseo. Las cinco puertas lgicas bsicas son AND, OR, NAND, NOR, y
el inversor.
3-1 la puerta AND
Vamos a empezar por mirar el de dos entradas puerta Y cuyo smbolo
esquemtico se muestra en la Figura 3-1. La operacin de la puerta AND es
simple y se define como sigue: La de salida, X, es alta si la entrada A y la entrada
B son ambas altas. En otras palabras, si Y B = 1, entonces X = Si bien 1. A o B o
ambos son bajos, la salida ser baja. A = 1

La mejor manera de ilustrar cmo el nivel de salida de una puerta responde a


todas las posibles combinaciones de nivel de entrada es con una tabla de verdad.
Tabla 3-1 es una tabla de verdad para una De dos entradas y la puerta. En el lado
izquierdo de la tabla de verdad, todas las posibles combinaciones de nivel de
entrada estn en la lista, y en el lado derecho, aparece la salida resultante.

A partir de la tabla de verdad, podemos ver que la salida en X es ALTA slo


cuando ambos A Y B son altos. Si esta puerta Y es un circuito integrado TTL,
medios de alta y bajo significa 0 V (es decir, 1 se define como 0 y se define como
0 V). Un ejemplo de cmo se puede utilizar una puerta y se encuentra en un
sistema de alarma de robo de banco. La salida de la puerta AND ser alta para
activar la alarma si la clave de activacin de alarma est en la posicin ON y se
abre la puerta principal. Esta configuracin se ilustra en la figura 3-2 (a). La figura
3-2 (b) muestra el resultado para cada combinacin de clave (K) y la puerta (D). 5
V.

Otra forma de ilustrar el funcionamiento de una puerta Y es mediante el uso de


una serie elctrica circuito. En la Figura 3-3, el uso de interruptores manuales y
transistores, la salida en X es ALTO si ambos interruptores A y B son altas (1).
Figura 3-3 muestra tambin lo que se conoce como la ecuacin booleana para la
Y funcin, y X = A B, que puede ser pensado como X es igual a 1 si A y B es igual
a 1.

La ecuacin booleana para la funcin Y ms simplemente se puede escribir como


o simplemente (que se lee como "X es igual a A y B"). Ecuaciones booleanas
sern utilizado en todo el resto del libro para representar algebraicamente el
funcionamiento de una puerta lgica o una combinacin de puertas lgicas.
Puertas Y pueden tener ms de dos entradas. La Figura 3-4 muestra una de
cuatro entradas, una De tres entradas y un mximo de ocho entradas de lgica
AND. La tabla de verdad de una puerta Y con cuatro X = AB X = A B.

las entradas se muestran en la Tabla 3-2. Para determinar el nmero total de


diferentes combinaciones que se enumeran en la tabla de verdad, utilizar la
ecuacin .Por lo tanto, en el caso de una de cuatro entradas puerta Y, el nmero
de posibles combinaciones de entrada es Cuando la construccin de la tabla de
verdad, asegrese de incluir los 16 combinaciones diferentes de entrada los
niveles. Una manera fcil de asegurarse de que usted no pase por alto
inadvertidamente una combinacin de estas variables o duplicar una combinacin
es a la lista de las entradas en el orden de una contador binario (0000, 0001,
0010,..., 1111). Observe tambin en la Tabla 3-2 que la columna A enumera ocho
0s, 1s de ocho; la columna B se enumeran cuatro 0s, 1s cuatro, cuatro, cuatro 0s
1s; la columna C se enumeran dos 0s, 1s dos, dos, dos 0s 1s, y asi
sucesivamente; y la columna D enumera uno 0, un 1, un 0, un 1, y as
sucesivamente. 2 4 = 16. nmero de combinaciones = 2 norte , Donde N =
nmero de entradas.

3-2 La puerta OR
La puerta OR tambin tiene dos o ms entradas y una sola salida. El smbolo de
una de dos entradas Puerta OR se muestra en la Figura 3-5. La operacin de las
dos entradas puerta OR se define de la siguiente manera: La salida en X ser alta
siempre que la entrada A o la entrada B es alto o ambos son altos. Como una
ecuacin booleana, esto se puede escribir (que se lee como "X es igual a A o B ").
Observe el uso del smbolo para representar la funcin O +.

La tabla de verdad para una de dos entradas puerta OR se muestra en la Tabla 33.

A partir de la tabla de verdad se puede ver que X es 1 cuando A o B es 1 o si A y B


son 1. Uso de interruptores manuales o transistor en un circuito elctrico, como se
muestra en Figura 3-6, podemos observar la analoga elctrica de una puerta OR.
A partir de la figura, ver que la salida en X ser 1 si A o B, o ambos, son altos (1).

Puertas O tambin pueden tener ms de dos entradas. La Figura 3-7 muestra de


tres entradas OR puertas y la Figura 3-8 muestra una de ocho entradas puerta

OR. La tabla de verdad para el de tres entradas Puerta OR tendr ocho entradas,
y la entrada de ocho puerta OR tendr 256 entradas (28 = 256).

Vamos a construir una tabla de verdad para el de tres entradas puerta OR. La
tabla de verdad de la Tabla 3-4 se construy por primera vez utilizando la
Ecuacin 3-1 para determinar que habr ocho entradas, a continuacin, una lista
de las ocho combinaciones de entradas en el orden de un contador binario (000 a
111) y, a continuacin, rellenar la columna de salida (X) mediante la realizacin de
X que siempre ser alto, siempre y cuando al menos una de las entradas es alta.
Cuando t mirar la tabla de verdad completado, se puede ver que la nica vez que
la salida es baja es cuando todas las entradas son bajas.

Preguntas de repaso
3-1. Todas las entradas a una puerta Y debe ser alta para que la salida de un
ALTO.
Verdadero o falso?
3-2. Cul es el propsito de una tabla de verdad?
3-3. Cul es el propsito de una ecuacin booleana?
3-4. Qu condiciones de entrada se tiene que cumplir para la salida de una
puerta OR siendo baja?
Anlisis 3-3 Timing
Otro medio til para el anlisis de la respuesta de salida de una puerta a la
variacin de nivel de entrada cambios es por medio de un diagrama de
temporizacin. Un diagrama de temporizacin, como se describe en Captulo 2, se
utiliza para ilustrar grficamente cmo los niveles de salida cambian en respuesta
a cambios en el nivel de entrada.

El diagrama de tiempos en la figura 3-10 muestra las dos formas de onda de


entrada (A y B) que se aplican a una de dos entradas puerta Y y la salida X que
resulta de la Y operacin. (Para la mayora de los TTL y CMOS puertas lgicas, y
como usted puede ver, anlisis de tiempos es muy til para ilustrar visualmente el
nivel en la salida de variando los cambios de nivel de entrada. formas de onda
sincronizadas se pueden observar en un osciloscopio o un analizador lgico. UN
osciloscopio de doble trazo puede mostrar dos formas de onda de tensin con
respecto al tiempo en el mismo eje x. Esto es ideal para la comparacin de la
relacin de una forma de onda con relacin a otro.
La otra herramienta de anlisis de tiempo es el analizador lgico. Entre otras
cosas, se puede visualizar hasta 16 formas de onda de tensin frente al tiempo en
el mismo eje x (vase la figura 3-10 [b]). Puede Tambin mostrar los niveles de
mltiples seales digitales en una tabla de estado, que enumera el binario niveles
de todas las formas de onda, a intervalos predefinidos, en binario, hexadecimal u
octal. anlisis de tiempos de 8 o 16 canales al mismo tiempo es muy importante
cuando se analiza avanzada sistemas digitales y de microprocesador en el que la
interrelacin de varios seales digitales es fundamental para la correcta operacin
del circuito.
A N D - PUERTA DE SIMULACIN EN
el MultiSIM
anlisis del mismo circuito de dos entradas puerta Y se muestra en la figura 3-11.
el cuatro canales Osciloscopio se elige, ya que podemos observar tanto las
entradas A y B y la salida X simultneamente. Los diferentes colores se eligen
para las tres seales de manera que se pueden distinguir en la pantalla del
osciloscopio. Adems, la posicin Y de la salida de la entrada A y X se ajusta de
manera que la formas de onda no se superponen unas sobre otras. El generador

de palabras est configurado como un contador para crear el combinacin de


formas de onda requeridas para A y B. (Elija un conjunto ..., a continuacin,
Contador ASCENDENTE, Display Hex.) MultiSIM ejercicio: Uso Multisim para abrir
el fig3_11 archivo del sitio web de libros de texto. Ejecutar la simulacin para crear
las formas de onda mostradas en la figura 3-11. Realizar los siguientes cambios a
la puerta (U1) y vuelva a ejecutar la simulacin: (A) Cambio U1 a una de dos
entradas puerta OR (OR2). (B) Cambio U1 a una de tres entradas puerta Y
(AND3) y aadir la tercera onda de entrada. (C) Cambio U1 a una de tres entradas
puerta OR (OR3) y aadir la tercera onda de entrada.

3-4 Activar y desactivar las funciones de


AND y OR se pueden utilizar para activar o desactivar una forma de onda que se
transmite de un punto a otro. Por ejemplo, digamos que usted quera un reloj de 1
MHz oscilador para transmitir slo cuatro pulsos a algn dispositivo de recepcin.
Usted no querer aadir cuatro pulsos de reloj que han de transmitirse y luego
desactivar la transmisin a partir de entonces.
La frecuencia de reloj de 1 MHz se convierte en 1 ms (1/1 MHz) para cada perodo
de reloj. Por lo tanto, para transmitir cuatro pulsos de reloj, hay que proporcionar
una seal de habilitacin para 4 ms.
Figura 3-16 muestra el circuito y formas de onda para permitir que cuatro pulsos
de reloj. Para el pulsos de reloj de alta para conseguir a travs de la puerta Y al
punto X, la segunda entrada a la puerta (entrada de habilitacin de la seal) debe
ser alta; de otro modo, la salida de la puerta AND se ser baja. Por lo tanto, cuando
la seal de habilitacin es ALTO durante 4 ms, cuatro pulsos de reloj pasan a
travs de la puerta AND. Cuando la seal de habilitacin pasa a BAJO, la puerta Y
deshabilita cualquier ms impulsos de reloj de alcanzar el dispositivo de recepcin.

Una puerta O tambin se puede utilizar para desactivar una funcin. La diferencia
es que la habilitacin entrada de seal se hace ALTA desactivar, y que la salida de
la puerta O va ALTA cuando est desactivada, como se muestra en la Figura 3-17.

E S P A B L E N D I S SA B L E S T I M L AT I O N
La figura 3-18 muestra una simulacin MultiSIM de habilitar y deshabilitar
funciones. El generador de palabra se utiliza para crear la seal de habilitacin
(EN) y la oscilador de reloj (Cp). Tenga en cuenta que cada vez que Sp es alto, la

puerta AND Cp pasa a la salida a X. Cuando bao es baja, la puerta OR pasa a


Cp la salida en Y, de lo contrario Y es alta.

Preguntas de repaso
3-5. Describir el propsito de un diagrama de temporizacin.
3-6. En qu circunstancias diagonal "no me importa" marcas de control ser usado
en un diagrama de tiempo?
3-7. Un nivel (alto / bajo) ___________ se requiere en la entrada a una Puerta Y
para habilitar la seal en la otra entrada para pasar a la salida.
3-5 Uso IC Puertas lgicas
AND y OR estn disponibles como circuitos integrados. El diseo de contactos IC,
la lgica del tipo de barrera, y tcnico especificaciones estn contenidos en el
manual de datos lgicos suministrado por el fabricante de la IC. Por ejemplo, en

referencia a un TTL o un manual de datos de lgica CMOS, se se puede ver que


hay varias AND y OR puerta circuitos integrados. Para enumerar slo algunos:
1. El 7408 (74LS08, 74HC08) es un quad de dos entradas y la puerta.
2. El 7411 (74LS11, 74HC11) es una de tres entradas puerta triple.
3. El 7421 (74LS21, 74HC21) es un doble de cuatro entradas y la puerta.
4. El 7432 (74LS32, 74HC32) es un quad de dos entradas puerta OR.
En cada caso, las letras LS representan la familia Schottky de bajo consumo TTL
(explicados en la Seccin 9-4) y las letras HC stand para la familia CMOS de alta
velocidad (que se explica en la Seccin 9-5). Por ejemplo, el nmero de parte de
base 7408 se refiere a una puerta AND IC con cuatro (quad) interna y puertas que
tienen cada uno dos entradas. El TTL ms comn versin es la 74LS08, y la
versin CMOS ms comn es el 74HC08. Ambos tener exactamente la misma
disposicin de las clavijas y funcin. (Pista: La disposicin de las clavijas de la
lgica bsica puertas se proporciona dentro de la portada de este libro de texto.) A
lo largo de este libro, el nmero de pieza bsica se da generalmente, y depende
de la aplicacin particular que se el que la familia se utiliza para implementar el
diseo basado en la disponibilidad y la velocidad y la IC consideraciones de poder.
Adems de la designacin de la familia (LS, HC, etc.), la mayora de ICs tendrn
un prefijo que especifica el fabricante. Dos ejemplos de esto son SN para Tejas
Instrumentos- SN7400 y DM de Fairchild-DM7400. Adems, se aade un sufijo al
final de la parte nmero para especificar el tipo de encapsulado. Dos ejemplos de
esto son el N de plstico dual-inline El paquete (P-DIP) -SN7400N (ver Seccin 29) y M-de contorno pequeo Circuito Integrado (SOIC) -DM7400M (vase la
Seccin 2-10). Otros prefijos y sufijos son demasiado numerosas para
enumerarlas en este libro de texto, pero son fcilmente disponibles de los
fabricantes pginas web enumeradas en el Apndice A.
Veamos con ms detalle uno de estos circuitos integrados, el 7408 (ver Figura 319). Los 7408 es un 14 pines DIP IC. Las conexiones de alimentacin se hacen a
los pines 7 y 14. Este suministra la tensin de funcionamiento para las cuatro
puertas Y en el CI. El pin 1 es identificado por un pequeo crculo con sangra
junto a l o por una muesca cortada entre el pin 1 y 14 (vase la figura 3-19).
Vamos a hacer las conexiones externas al IC para formar un oscilador de
habilitacin de reloj circuito similar a la figura 3-17.
En la figura 3-20, la primera puerta en el IC se utiliz y los otros tres son ignorado.
El IC es accionado por el pasador de conexin 14 a la fuente de alimentacin y el
pasador 7 positiva al suelo. Las otras conexiones se realizan siguiendo el diseo
original de

Figura 3-17. La seal de oscilador de reloj pasa al dispositivo de recepcin cuando


el interruptor est en la posicin (1) permitir, y se detiene cuando se encuentra en
la deshabilitar (0). Las configuraciones pin para algunas otras puertas lgicas se
muestran en la Figura 3-21.

3-6 Introduccin a las tcnicas de solucin de problemas


Al igual que cualquier otro dispositivo electrnico, circuitos integrados y circuitos
electrnicos digitales pueden ir mal. Solucin de problemas es el trmino dado al
procedimiento utilizado para encontrar la falla o dificultad, en los circuitos.
Para ser un buen solucionador de problemas, primero hay que entender la teora y
operacin del circuito, dispositivos y circuitos integrados que se cree que son
malos. Si usted entiende cmo una IC particular, se supone que debe funcionar, es
una tarea sencilla para poner la IC a travs de una prueba o para ejercer sus
funciones para ver si funciona como se espera.

Hay dos herramientas simples que vamos a empezar a probar los circuitos
integrados y circuitos digitales. Son el pulsador lgico y la sonda lgica (vase la
Figura 3-22). La sonda lgica tiene una punta de metal que se coloca en el pin IC,
del circuito impreso traza bordo, o el plomo dispositivo que desea probar. Tambin
cuenta con un indicador luminoso que se ilumina, que le dice el nivel digital en ese
punto. Si el nivel es alto (1), la luz brilla con fuerza. Si el nivel es bajo (0), la
lmpara se apaga. Si el nivel est flotando (circuito abierto, ni alto ni bajo), la
lmpara es una luz tenue La Tabla 3-5 resume los estados de la sonda lgica.

El pulsador lgico se utiliza para proporcionar pulsos digitales a un circuito siendo


probado. Por aplicar un impulso a un circuito y observar simultneamente una
sonda lgica, se puede decir Si la seal de impulso est recibiendo a travs de la
IC o dispositivo como era de esperar. A medida que se ms y ms experiencia en
la solucin de problemas, usted encontrar que la mayora de CI y fallos del
dispositivo se deben a un abierto o un cortocircuito en los terminales de entrada o
salida. La figura 3-23 muestra cuatro problemas comunes que se encuentran en el
circuito impreso tableros que causarn abiertos o cortocircuitos. Figura 3-23 (a)
muestra un IC que se insert en su zcalo descuidadamente, haciendo que el pin
14 a perder su agujero y actuar como un proceso abierto. En Figura 3-23 (b), la
placa de circuito impreso es, obviamente, agrietado, lo que provoca un proceso
abierto circuito a travs de cada una de las pistas de cobre que se utilizan para
cruzar la grieta. soldadura pobres resultados en la soldadura puente evidente en la
Figura 3 a 23 (c). En el centro de esta foto, se puede ver donde se utiliz
demasiada soldadura, causando un puente elctrico entre dos pines IC
adyacentes y por lo que una corta. solucionadores de problemas experimentados
Tambin inspeccionar visualmente las placas de circuito impreso para los
componentes que pueden aparecer a

oscurecerse del calor excesivo. Note los cuatro transistores en el medio de la


figura 3-23 (d). El que est en la parte inferior izquierda se ve carbonizado y
probablemente est quemado, por lo tanto actuando como un proceso abierto. Los
siguientes ejemplos ilustrarn algunos de solucin de problemas a solucionar
problemas bsicos tcnicas que utilizan la sonda lgica y el generador de
impulsos.

Solucin: En primer lugar se suministra alimentacin a VCC (pin 14) y GND (pin
7). Siguiente desea comprobar cada puerta AND con el generador de impulsos /
sonda. Debido a que toma una ALTA (1) en ambas entradas a una puerta Y para
que la salida sea alta, si ponemos un alto en una entrada y el pulso del otro,
esperaramos para obtener pulsos en la salida de la puerta. La figura 3-24 muestra
las conexiones para poner a prueba una de las puertas de un quad e IC. Cuando
el pulsar se pone en el pin 12, la luz en el extremo de la sonda parpadea a la
misma velocidad que el generador de impulsos, lo que indica que la puerta est
pasando a los impulsos a travs de la puerta (similar en operacin para la
habilitacin de reloj de circuito de la figura 3-16). La siguiente comprobacin es
revertir las conexiones a los pines 12 y 13 y comprobar la sonda. Si la sonda
todava parpadea, esa puerta est bien. Proceder a la otros tres puertas y siguen
el mismo procedimiento. Cuando una de las salidas de la puerta no se inflama, se
han encontrado el fallo.

Solucin: Las conexiones se muestran en la figura 3-25. La sonda debe ser


parpadear si la puerta es buena. Observe que la segunda entrada a la puerta O
siendo comprobado est conectado a un mnimo (0) en lugar de un alto. La razn
por esto es que la salida siempre sera alto si una entrada se conecta ALTO.
Debido a que una entrada es baja conectado en cambio, la salida destellar junto
con los impulsos del pulsador lgico si la puerta es buena.

Preguntas de repaso
3-8. Cuyos pasadores en el 7408 e IC se utilizan para las conexiones de
suministro de energa, y qu niveles de tensin se colocan en los pines?
3-9. Cmo es una sonda lgica utiliza para solucionar circuitos integrados
digitales?
3-10. Cmo es un pulsador lgico utilizar para solucionar circuitos integrados
digitales?
3-7 El inversor
El inversor se utiliza para complementar, o invertir, una seal digital. Tiene una
sola entrada y una nica salida. Si un nivel alto (1) entra en juego, que produce un
nivel bajo (0) de salida. Si una nivel bajo (0) entra en juego, que produce un nivel
ALTO (1) de salida. El smbolo y la verdad tabla para la compuerta de inversin se
muestran en la Figura 3-27. (Nota: El crculo es la parte de la smbolo que indica la
inversin. La inversin del crculo se puede utilizar en otras ciudades, en la
prxima secciones.)

El funcionamiento del inversor es muy simple y se puede ilustrar adicionalmente


por estudiando el diagrama de tiempos de la figura 3-28. El diagrama de tiempos
que nos muestra de forma grfica el funcionamiento del inversor. Cuando la
entrada es alta, la salida es baja, y cuando la entrada es baja, la salida es alta. La
forma de onda de salida es, por tanto, la exacta complemento de la entrada.
La ecuacin booleana para un inversor est escrita la barra de sobre la A es una
barra de inversin, que se utiliza para significar el complemento. El inversor es a
veces se hace referencia como la puerta NOT.
3-8 La puerta NAND
La operacin de la puerta NAND es la misma que la puerta Y la excepcin de que
su salida es invertida. Se puede pensar en una puerta NAND como una puerta Y
con un inversor en su salida. El smbolo de una puerta NAND est hecho de una
puerta Y con inversin del crculo (Burbuja) en su salida, como se muestra en la
figura 3-29 (a).

En diagramas de circuitos digitales, se encuentra el pequeo crculo utilizado cada


vez complementaria se va a indicar la accin (inversin). El crculo en la salida
acta igual que una inversor, por lo que una puerta NAND se puede extraer
simblicamente como una puerta Y con un inversor conectado a su salida, como
se muestra en la figura 3-29 (b). La forma TTL de un NAND es el IC 7400 (o el
74LS00 o 74HC00, etc.) figura 3-30 muestra los resultados de salida para todas
las posibles combinaciones de entrada aplicadas a un 7400 quad NAND.

La ecuacin booleana de la compuerta NAND est escrito. La barra de inversin


se dibuja sobre (A y B), lo que significa que la salida del NAND es el complemento
de (A y B) [NOT (A y B)]. Debido a que estamos invirtiendo la salida, las salidas
tabla de verdad En la Tabla 3-6 ser el complemento de las salidas de la puerta y
de la verdad de la tabla. el fcil manera de construir la tabla de verdad es pensar
en la forma de una puerta Y respondera a la entradas y luego invierta su
respuesta. A partir de la Tabla 3-6, podemos ver que la salida es baja cuando
ambas entradas A y B son altos (lo contrario de una puerta Y). Adems, la salida
es alto cuando cualquiera de entrada es baja.

puertas NAND tambin pueden tener ms de dos entradas. La figura 3-31 muestra
tres y ocho smbolos de entrada de la puerta NAND. La tabla de verdad de una
compuerta NAND de tres entradas (vase Tabla 3-7) muestra que la salida es
siempre ALTA menos que todas las entradas son ALTO.

anlisis de tiempo tambin puede ser utilizado para ilustrar el funcionamiento de


las puertas NAND. Los ejemplos que siguen contribuir a su comprensin.

Solucin: En la figura 3-34 (b), la forma de onda de entrada de control se utiliza


para activar / desactivar la puerta NAND. Cuando es baja, la salida se ha quedado
atascado en ALTO. Cuando se pasa a ALTO, la salida responder BAJA cuando A
y B van ALTO.

3-9 La Puerta NOR


El funcionamiento de la puerta NOR es la misma que la de la puerta O, excepto
que su salida es invertida. Se puede pensar en una puerta NOR como una puerta
O con un inversor en su salida. Los smbolo de una puerta NOR y su equivalente
smbolo OR invertida se muestra en la Figura 3-35.

La forma TTL de un NOR es el IC 7402 (o el 74LS02 o 74hc02, etc.) Figura 3-36


muestra los resultados de salida para todas las posibles combinaciones de
entrada aplicadas a un quad 7402 NOR.

La ecuacin booleana para la NOR funcin es. La ecuacin es declar "X no es


igual a (A o B)." En otras palabras, X es bajo si A o B es alta. La verdad mesa para
una puerta NOR se da en la Tabla 3-8. Observe que la columna de salida es el
complemento de la columna de salida de la tabla de la verdad puerta OR.

Ahora vamos a estudiar algunos ejemplos de anlisis de tiempo para obtener una
mejor comprensin de la puerta NOR operacin.

Preguntas de repaso
3-11. Cul es el propsito de un inversor en un circuito digital?
3-12. De qu manera una puerta NAND difieren de una puerta Y?
3-13. La salida de una puerta NAND es siempre alta a menos que todas las
entradas son hecho ________ (alto / bajo).
3-14. Escribe la ecuacin booleana para una de tres entradas puerta NOR.
3-15. La salida de una puerta NAND de dos entradas es __________ (alto / bajo) s
3-16. La salida de una de dos entradas puerta NOR es __________ (alto / bajo)

3-10 Lgica Puerta de forma de onda Generacin


El uso de las puertas bsicos, un oscilador de reloj, y un circuito generador de
forma de onda repetitiva, podemos crear formas de onda especializada para uso
en circuitos de control y de secuenciacin digitales. Un generador de forma de
onda repetitiva de propsito general popular es el turno de Johnson contador, que
se explica en detalle en el captulo 13. Por ahora, todo lo que necesitamos son la
salida

formas de onda de l de modo que pueden utilizarlos para crear nuestras propias
formas de onda especializados. El contador de cambio de Johnson que vamos a
utilizar salidas de ocho formas de onda repetitivas separadas: A B C D; y sus
complementos,. La entrada para el cambio Johnson contador es un oscilador de
reloj (Cp ). La figura 3-43 muestra un contador de cambio de Johnson con su
formas de onda de entrada y salida.
ABCD
A = 0, B = 1.
A = 1, B = 0.

El oscilador de reloj produce la forma de onda Cp, que se introduce en el Johnson


cambio de contadores. El contador de turno utiliza Cp y circuitos internos para
generar los ocho formas de onda repetitivas muestran.
Ahora, si una de esas formas de onda es exactamente lo que quiere, le fijan todos.
Pero vamos a decimos que necesitamos una forma de onda que es alta durante 3
ms, desde 2 hasta 5 en el tiempo de milisegundos escala de referencia. En cuanto
a la figura 3-43, podemos ver que esta forma de onda no est disponible.
El uso de algunas puertas lgicas, sin embargo, nos permitir obtener cualquier
forma de onda que deseamos. En este caso, si vamos a alimentar las formas de

onda A y B en una puerta AND, obtendremos nuestra De alto nivel de 2 a 5, como


se muestra en la figura 3-44.

SIMULACIN JOHNSONSHIFTCOUNTER
Un MultiSIM
la simulacin del contador de cambio de Johnson se muestra en la figura 3-45. Las
formas de onda son producida por el generador de palabras enumerando la
secuencia correcta de dgitos binarios en el rea de visualizacin.

requerido para pasar por la sucesin correcta de los estados alto / bajo. Los
espectculos analizador de lgica los niveles de las formas de onda de Johnson y

la forma de onda de salida que se produciran si se conectaron A y B a una de dos


entradas y la puerta. MultiSIM ejercicio: Uso Multisim para abrir el fig3_45 archivo
del sitio web de libros de texto. Ejecutar la simulacin para crear las formas de
onda mostradas en la figura 3-45. Realizar los siguientes cambios a la puerta (U1)
y vuelva a ejecutar la simulacin de la siguiente manera:
(A) Cambio U1 a una de dos entradas puerta OR (OR2).
(B) Cambiar U1 a una puerta NAND de tres entradas (Y 3) y aadir los impulsos
de Cp como la tercera forma de onda de entrada.
(C) cambiar las entradas a la puerta AND3 de manera que slo los dos primeros
impulsos de Cp, se emitirn a X.
Trabajando a travs de los siguientes ejemplos ayudarn a comprender puerta
lgica funcionamiento y la generacin de forma de onda.

Ejemplo 3.21

3-11 Usando IC Puertas lgicas


Todas las puertas lgicas estn disponibles en diversas configuraciones en las
familias TTL y CMOS. Para enumerar slo algunos: El 7404 y el 4049 TTL CMOS
son hexagonales (seis) Circuitos integrados de inversor, el 7400 TTL y CMOS son
los 4011 quad (cuatro) CI NAND de dos entradas, y la 7402 TTL y CMOS son del
4001 quad de dos entradas NI CI. Otros NAND populares y NOR estn disponibles
en configuraciones de tres, cuatro y ocho de entrada. Consulte con un TTL o
manual de los datos CMOS para la configuracin de la disponibilidad y el pasador
de estos circuitos integrados. El pin configuraciones para el inversor hexagonal, el
quad NOR y NAND se dan en quad .Las figuras 3-60 y 3-61. (CMOS de alta
velocidad 74HC04, 74HC00, y tienen la 74hc02 misma configuracin de pines
como los circuitos integrados TTL).

3-12 Resumen de la Puertas lgicas bsicas y Los smbolos IEEE / IEC lgica
estndar
Por ahora usted debe tener un conocimiento profundo de las puertas lgicas
bsicas: inversor, AND, OR, NAND, NOR y. En el captulo 5, se combinarn para
formar varias puertas funciones lgicas complejas. Debido a que las puertas
lgicas bsicas son los bloques de construccin para ICs de mayor escala y
sistemas digitales, es muy importante que el funcionamiento de estos puertas de

ser una segunda naturaleza para usted. Un resumen de las puertas lgicas
bsicas se da en la figura 3-64. Usted debe memorizar
estos smbolos lgicos, ecuaciones booleanas, y tablas de verdad. Adems, una
tabla de los ms puertas IC comunes en las familias TTL y CMOS se dan en la
Tabla 3-9. Necesitar para referirse a un TTL o CMOS libro de datos para la
disposicin de las clavijas y las especificaciones.

Adems, en la figura 3-64 (c), se introducen los smbolos lgicos estndar IEEE /
IEC.
Este estndar alternativo para los smbolos lgicos se desarroll en 1984. Se
utiliza un mtodo de la determinacin de la operacin lgica completa de un
dispositivo simplemente mediante la interpretacin de las notaciones en el smbolo
para el dispositivo. Esto incluye las puertas bsicas, as como el ms funciones
lgicas digitales complejos. Por desgracia, esta norma no ha logrado generalizada
utiliza, pero ver que utiliza en algunos diseos ms nuevos. La mayora de los
libros de datos digitales IC mostrar tanto el tradicional y los nuevos smbolos
lgicos estndar, aunque la mayora de circuitos esquemas siguen utilizando los
smbolos lgicos tradicionales. Por esta razn, el resumen en La figura 3-64
muestra dos smbolos lgicos, sino en todo el resto de este texto nos utilizar los
smbolos lgicos tradicionales. (Una descripcin completa de la norma IEEE / IEC
de smbolos lgicos se proporciona en el Apndice C).
Preguntas de repaso
3-17. Cul es la funcin del contador de cambio de Johnson en este captulo?
3-18. Cules son los nmeros de parte de un inversor TTL IC y un CMOS NOR
IC?
3-19. Qu tipo de puerta lgica est contenida dentro del IC 7410? El 74HC27
IC?

Resumen
En este captulo, hemos aprendido que
1. La puerta AND requiere que todas las entradas son altas para conseguir un alto
rendimiento.
2. La puerta OR da salida a una elevada si cualquiera de sus entradas son altas.
3. Una forma efectiva de medir las relaciones de temporizacin precisas de lo
digital formas de onda es con un osciloscopio o un analizador lgico.
4. Adems de proporcionar las funciones lgicas bsicas, AND y OR pueden
tambin se puede utilizar para activar o desactivar una seal al pasar de un punto
a otro.
5. Varios circuitos integrados estn disponibles tanto en TTL y CMOS que
proporcionan la base funciones lgicas.
6. Dos herramientas de solucin de problemas importantes son el pulsador lgico
y la lgica sonda. El pulso se utiliza para inyectar impulsos en un circuito bajo
prueba. La sonda lee el nivel en un punto en un circuito para determinar si es alto,
bajo, o flotante.
7. Un inversor proporciona una salida que es el complemento de su entrada.
8. Una puerta NAND da salida a una baja cuando todas sus entradas son altas.
9. Una puerta NOR da salida a un alto cuando todas sus entradas son bajas.
10. Especializados formas de onda se pueden crear mediante el uso de una forma
de onda repetitiva generador y las puertas bsicas. manuales de datos 11. Los
fabricantes son utilizados por el tcnico para encontrar el pasador configuracin y
caractersticas de funcionamiento de los circuitos integrados utilizados en la
moderna circuitera.