Está en la página 1de 10

UNIVERSIDAD ABIERTA A DISTANCIA

UNAD

SISTEMAS DIGITALES SECUENCIALES


90178A_224

PRESENTADO A TUTOR
CARLOS EMEL RUIZ

PRESENTADO POR
JHON LEANDRO LEON ALONSO
CODIGO 81720583

CAJICA NOVIEMBRE DE 2015

INTRODUCCION

Con el presente trabajo se implementar la teora adquirida en la Unidad 2 del


curso temas como diseo de contadores, circuitos secuenciales sncronos y
asncronos. Adems circuitos de Moore memorias, maquinas todos estos
circuitos estn compuestos por circuitos combinatorios es muy importante citar
la memoria donde la seccin combinatoria acepta seales lgicas de entradas
externas y de las salidas de los elementos de la memoria.
En la actualidad, los sistemas digitales son muy utilizados y variados para
diferentes tipos de aplicaciones las cuales en su mayora son aplicadas en la
industria y en mayor parte de los equipos electrnicos.
Es por esto que es necesario saber a grandes rasgos las aplicaciones, y cmo
funcionan los diferentes tipos de sistemas digitales, as nosotros poder
desarrollar la capacidad de aplicar y de poder trabajar con ellos sin ningn tipo
de dificultad.

OBJETIVOS

Aplicar los conocimientos adquiridos en la unidad 2


Implementar el desarrollo del circuito de la actividad
Dar solucin al problema planteado descrito en la gua de actividades
aplicando los conocimientos previos vistos en la unidad.

DESARROLLO
Dar solucin al siguiente problema: Disear un circuito secuencial que permita
en un display de siete segmentos la secuencia de los siguientes nmeros de
forma cclica. 1 3 5 7 9 11 13 15 17 19 20 18 - 16 - 14 12
10 8 6 4 2 - 0. Con un temporizador C555 con una frecuencia de
oscilacin de dos (2) segundos.
Diagrama de Estados Decimal

1
0

1
1

1
2

1
3
1
4

1
6

1
8

2
0

1
9

1
7

1
5

Diagrama de Estados Binario

000
00

000
10

000
01

000
11

001
00

001
01

001
10

001
11

010
00

010
01

010
10

010
11

011
00

011
01

011
10

011
11
100
00

100
01
100
10

101
00

100
11

TABLA DE ESTADOS.
SECUEN
CIA

1
3
5
7
9
11
13
15
17
19
20
18
16
14
12
10
8
6
4
2
0

ESTADO
FUTURO
Q4
Q3
Q2
Q1 Q0
Q
Q
Q
1
1
2 0 1 0 0 0
0
0
1
0
1
0
0
1
0
0
1
1
1
0
1
1
0
1
1 0 0 1 1 0
0
1
0
1
1
1
1
1
0
1
0 0 0 1 1 1
0
1
1
1
1
0
1
1
0
1
1 1 0 0 1 0
1
0
0
1
1
1
1
1
0
0
0 1 0 0 1 1
1
0
0
1
0
0
1
1
0
0
1 1 0 0 0 0
0
1
1
1
0
0
1
0
0
0
0 0 0 1 0 1
0
1
0
1
0
1
1
0
0
1
0
0
0
1
0
0
1
0
0 0 1 0 0 1
0
0
1
0
0
0
0
0
1
0
1 0 1 0 0 0
0
0
0
0
0
1
0
0
0
1
0 0 1 0 0 0

ESTADO ACTUAL
Q
4
0
0
0
0
0
0
0
0
1
1
1
1
1
0
0
0
0
0
0
0
0

Q
3
0
0
0
0
1
1
1
1
0
0
0
0
0
1
1
1
1
0
0
0
0

TABLA DE VERDAD DE JK

En la primera fila se encuentra el estado 00001 y el prximo estado de


la cuenta debe ser el 00011. En las entradas de los Flip Flop deberemos
poner los valores necesarios para pasar del estado presente al estado
futuro cuando baje el pulso de reloj.

1
3
5
7
9
1
1
1
3
1
5
1
7
1
9
2
0
1
8
1
6
1
4
1
2
1
0
8
6

PRESENTE
Q Q Q Q
4 3 2 1
A B C D
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0

Q
0
E
1
1
1
1
1

1 0

1 1

1 1

0 1

1 1

1 1

0 0

0 1

0 0

1 1

0 1

0 0

0 0

1 0

0 0

0 0

1 1

1 0

1 1

0 0

1 0

1 0

0
0

1 0
0 1

0 0
1 0

1
3
5
7
9
1
1
1
3
1
5
1
7
1
9
2
0
1
8
1
6
1
4
1
2
1
0
8
6

FUTURO
Q Q Q Q
4 3 2 1
A B C D
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1

Q4
J K
0 0
FF5
0 x
0 x
0 x
0 x
0 x

Q3
J K
1 1
FF4
0 x
0 x
0 x
1 x
x 0

Q2
J K
2 2
FF3
0 x
1 x
x 0
x 1
0 x

Q1
J K
3 3
FF2
1 x
x 1
1 x
x 1
1 x

Q0
J K
4 4
FF1
x 0
x 0
x 0
x 0
x 0

Q
0
E
1
1
1
1
1

0 1

1 0

1 0 x x 0 1 x x 1 x 0

0 1

1 1

1 0 x x 0 x 0 1 x x 0

1 0

0 0

1 1 x x 1 x 1 x 1 x 0

1 0

0 1

1 x 0 0 x 0 x 1 x x 0

1 0

1 0

0 x 0 0 x 1 x x 1 x 1

1 0

0 1

0 x 0 0 x x 1 1 x 0 x

1 0

0 0

0 x 0 0 x 0 x x 1 0 x

0 1

1 1

0 x 1 1 x 1 x 1 x 0 x

0 1

1 0

0 0 x x 0 x 0 x 1 0 x

0 1

0 1

0 0 x x 0 x 1 1 x 0 x

0 1

0 0

0 0 x x 0 0 x x 1 0 x

0 0
0 0

1 1
1 0

0 0 x x 1 1 x 1 x 0 x
0 0 x 0 x x 0 x 1 0 x

4 0
2 0
0 0

0 1
0 0
0 0

0 0 4 0 0
1 0 2 0 0
0 0 0 0 0

0 1
0 0
0 0

0 0 x 0 x x 1 1 x 0 x
0 0 x 0 x 0 x x 1 0 x
1 0 x 0 x 0 x 0 x 1 x

mapas de Karnaugh
los mapas de Karnaugh se pueden utilizar para simplificar las
expresiones y asi obtener las ecuaciones para la solucin final del
diseo.
J3
Q1 Q0
Q3 Q2
00
01
11
10
J3=Q2 Q1'

00

01

11

10

0
0
X
X

0
1
X
X

0
0
0
1
X
X
X
X
Q0 + Q2 Q1 Q0'

K3
Q1 Q0
Q3 Q2
00
01
11
10
K3=1

00

01

11

10

0
0
X
X

0
1
X
X

0
0
X
X

0
1
X
X

J2
Q1 Q0
00
Q3 Q2
00
0
01
X
11
X
10
1
J2= Q3 Q1' Q0' +
K2
Q1 Q0
Q3 Q2

00

01

11

10

0
X
X
0
Q1

1
X
X
X

1
X
X
X

11

10

01

00
X
X
01
0
1
11
X
X
10
X
X
K2= Q0 + Q1 Q0'
J1
Q1 Q0
00
Q3 Q2
00
0
01
1
11
X
10
0
J1= Q2' Q1' Q0 +
K1
Q1 Q0
00
Q3 Q2
00
X
01
X
11
X
10
X
K1= Q2 + Q2' Q1

X
1
X
X

X
1
X
X

11

10

1
0
X
1
Q2 Q0'

X
X
X
X

X
X
X
X

01

11

10

X
X
X
X
Q0'

0
1
X
X

1
1
X
X

01

K0
Q1 Q0
00
01
Q3 Q2
00
X
0
01
X
1
11
X
X
10
X
1
K0= Q1 + Q3 Q1' + Q3'

11
1
1
X
X
Q2 Q1'

10
X
X
X
X

Expresiones lgicas
A partir de los mapas de Karnaugh se obtienen las siguientes
expresiones para las entradas J y K de cada flip-flop.
J3=Q2 Q1' Q0 + Q2 Q1 Q0'
K3=1
J2= Q3 Q1' Q0' + Q1
K2= Q0 + Q1 Q0'
J1= Q2' Q1' Q0 + Q2 Q0'
K1= Q2 + Q2' Q1 Q0'

J0= Q3'
K0= Q1 + Q3 Q1' + Q3' Q2 Q1'
Diseo de contador 555