Está en la página 1de 9

CARRERA DE INGENIERIA MECATRNICA

LABORATORIO DE SISTEMAS DIGITALES


NRC: 2394
PROYECTO
Profesor:
RITA LEN
Integrantes
GUSTAVO CRDOVA
LEONARDO PAREDES
2015 - SANGOLQUI

Objetivos:

Objetivo General:
-

Disear e implementar el circuito digital mediante la utilizacin de mapas K para la


simplificacin de las funciones.

Objetivo Especfico:
-

Identificar los distintos circuitos integrados para mejorar la utilizacin de


compuertas lgicas.
Implementar de la mejor forma el circuito en el protoboard.

Marco Terico:

Mapas
Karnaugh
Son una
herramient
a muy
utilizada
para la
simplificaci
n de
circuitos
lgicos

Mapas K
de 2
variables
El primer paso
del
procedimiento es
el dibujo del
mapa de
Karnaugh para el
nmero de
variables con las
que se est
trabajando.

Mapas K
de 3
variables
Se puede
observar que
se agrupan las
variables AB
para identificar
las columnas
dejando la C
para identificar
las dos filas.

Mapas K
de 5
variables
La aplicacin del
procedimiento es
similar al de 4
variables aunque
a la hora de
encontrar
casillas
adyacentes, las
casillas situadas
en ambos mapas
en la misma
posicin relativa
se tocan.

Compuertas
Lgicas
Cada compuerta
lgica realiza
una operacin
aritmtica o
lgica diferente,
que se
representa
mediante un
smbolo de
circuito. La
operacin que
realiza
(Operacin
lgica) tiene
correspondencia
con una
determinada
tabla, llamada
Tabla de
Verdad.

Compuerta
negadora o
NOT

Se trata de un
amplificador
inversor, es decir,
invierte el dato
de entrada y lo
saca sobre una
salida de baja
impedancia

Compuerta
AND Y

Una compuerta
AND tiene dos
entradas como
mnimo y su
operacin lgica
es un producto de
ambas entradas.

Compuerta
OR-EX XOR
O exclusiva

Posee dos
entradas como
mnimo y la
operacin lgica,
ser una suma
entre ambas.

Compuerta
OR O

En nuestro caso la
OR Exclusiva tiene
dos entradas
(pero puede tener
ms) y lo que har
con ellas ser una
suma lgica entre
A por
Binvertida y
Ainvertida por
B.

Materiales:
-

Fuente de voltaje de 5V

Un DIP de 8 entradas

9 LEDS colores: rojo, azul, verde, negro, amarillo.

9 Resistencias de 220 ohms

Un protoboard.

Los siguientes circuitos integrados con sus respectivos Data sheet:


74LS08, 74LS02, 74LS32, 74LS86 y 74LS04

Cable para conexiones

Desarrollo:
Un sistema cuenta con 4 dispositivos, cada uno de ellos permiten accionar el taladro
correspondiente para fabricar las letras de una palabra. Para ello el dispositivo se activa
cuando los sensores que conforman la letra estn activos en posicin correspondiente (a, b,
c, d, e, como se muestra en la figura), formando una letra vlida para la palabra que se va a
formar en el dispositivo correspondiente.
Cada uno de los dispositivos se activa si se forman una letra vlida para las siguientes
palabras respectivamente, (1) HILO, (2) HOLA, (3) LEO y (4) FOCA.
Disear una funcin que permita activar los dispositivos correspondientes dependiendo de
la letra a ser creada.
Para la presentacin del trabajo los leds de las entradas deben colocarse tal como se
muestra en la figura.

a
0
1

b
0
0

c
0
0

d
0
0

e
0
0
3

0
1

1
0
0

2
0
0

3
0
0

4
0
0

2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31

0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1

0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1

0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1

1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1

0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1

0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
1
0
0
1
0
0
0
0
0
0
0
0
1
0

0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
0
1
0
0
0
0
0
0
0
1
1
0

0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
0
0
1
0
0
1
0

0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
0
0
1
1
0

F1
0
1
3
2

4
5
7
6

12
13
15
14

8
9
11
10

16
17
19
18

F 1=a b c e +a b c d e+ abcd e
F 1=a( b c e + b c d e +bcd e )

20
21
23
22

28
29
31
30

24
25
27
26

F 1=a[e ( b c +bcd ) + b c d e ]
F 1=a[e ( b+ c+ bcd ) + b c d e]

F2
0
1
3
2

4
5
7
6

12
13
15
14

8
9
11
10

16
17
19
18

20
21
23
22

28
29
31
30

24
25
27
26

20
21
23
22

28
29
31
30

24
25
27
26

20

28

24

F 2=ac d e+ a b c d e +abcd e
F 2=a(c d e+ b c d e + bcd e )
F 2=a[c d e +d e ( b c + bc)]
+bc )]
F 2=a[c d e +d e ( b+c

F3
0
1
3
2

4
5
7
6

12
13
15
14

8
9
11
10

16
17
19
18

F 3=a b c d e +abcd e + ab c de
F 3=a( b c d e + bcd e +b c de)
F 3=a[ ( b+ c ) d e +bd (c e + c e)]

F4
0

12

16
5

1
3
2

5
7
6

13
15
14

9
11
10

17
19
18

F 4=ab d e+abd e
F 4=ab( d e+ d e )

21
23
22

29
31
30

25
27
26

Simulaciones realizada en Multisim:

Conclusiones:

El mapa de Karnaugh es una herramienta muy til para la simplificacin


y minimizacin de expresiones algebraicas Booleanas.

La tabla de verdad nos facilita el entendimiento de cmo funciona nuestro circuito y


el proceso que va a realizar.
El lgebra booleana nos simplifica el uso excesivo e innecesario de compuertas
lgicas.

Bibliografa:

Tcnicas digitales disponibles en:


http://clrueda.docentes.upbbga.edu.co/web_digitales/Tema_2/mapa%20K.html
[16/11/2015]
Mapas Karnaugh, Automatizacin disponible en:
https://automatizaciondigital.wordpress.com/mapas-de-karnaugh-de-2-3-5-y-6variables/ [16/11/2015]
Mapas de Karnaugh suma de productos disponible en:
http://www.aguilarmicros.mex.tl/imagesnew2/0/0/0/0/2/1/4/2/9/6/Comp_L.pdf
[16/11/2015]
Compuerta Lgica disponible en:
www.profesormolina.com.ar/electronica/componentes/int/comp_log.htm
[16/11/2015]