Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Smbolos
Hay tres smbolos para las puertas AND: el smbolo texano -Americano- (ANSI o "militar") y
el smbolo IEC ("europeo" o "rectangular"), as como el obsoleto smbolo DIN. Para
obtener ms informacin, vea Puerta lgica.
Implementaciones
Las entradas digitales a y b causan que la salida F tenga el mismo resultado que la funcin
AND. Normalmente, una puerta se disea utilizando canal N (en la ilustracin)
o MOSFET's de canal P. si la salida se va a conectar a una carga en lugar de a otra puerta,
es preferible usar la versin CMOS (N y P) para que no se reduzca el voltaje de salida
cuando el resultado de la funcin sea verdadero.
Puerta OR
La puerta OR o compuerta OR es una puerta lgica digital que implementa la disyuncin
lgica -se comporta de acuerdo a la tabla de verdad mostrada a la
derecha. Cuando todas sus entradas estn en 0 (cero) o en BAJA, su
salida est en 0 o en BAJA, mientras que cuando al menos una o ambas
entradas estn en 1 o en ALTA, su SALIDA va a estar en 1 o en ALTA. En
otro sentido, la funcin de la compuerta OR efectivamente encuentra
el mximo entre dos dgitos binarios, as como la funcin AND encuentra
el mnimo.
Se puede ver claramente que la salida X solamente es "0" (0 lgico, nivel bajo) cuando la
entrada A como la entrada B estn en "0". En otras palabras la salida X es igual a 0
cuando la entrada A y la entrada B son 0
Smbolos
Hay tres smbolos para las puertas OR: el smbolo texano -Americano- (ANSI o "militar") y
el smbolo IEC ("europeo" o "rectangular"), as como el obsoleto smbolo DIN. Para
obtener ms informacin, vase Puerta lgica.
74HC32: Puerta OR cudruple de 2 entradas (versin CMOS de alta velocidad) tiene menor consumo de corriente / mayor rango de voltaje
Implementaciones
Puerta NAND
La puerta NAND, compuerta NAND o NOT AND es una puerta lgica que produce una
salida que es falsa solamente si todas sus entradas son
verdaderas; por tanto, su salida es complemento a la de la puerta
AND, -se comporta de acuerdo a la tabla de verdad mostrada a la
derecha. Cuando todas sus entradas estn en 1 (uno) o en ALTA,
su salida est en 0 o en BAJA, mientras que cuando una sola de
sus entradas o ambas est en 0 o en BAJA, su SALIDA va a estar
en 1 o en ALTA.
Se puede ver claramente que la salida X solamente es "0" (0 lgico, nivel bajo) cuando la
entrada A como la entrada B estn en "1". En otras palabras la salida X es igual a 0
cuando la entrada A y la entrada B son 1.
La puerta NAND es significativa debido a que cualquier funcin booleana se puede
implementar mediante el uso de una combinacin de puertas NAND. Esta propiedad se
llama integridad funcional.
Los sistemas digitales que emplean ciertos circuitos lgicos se aprovechan de integridad
funcional de NAND.
La funcin NAND NAND(a1, a2, ..., an) es lgicamente equivalente a NOT(a1 AND a2 AND ...
AND an).
Smbolos
Hay tres smbolos para las puertas NAND: el MIL/ANSI, el IEC, as como el obsoleto
smbolo DIN que a veces se encuentra en los esquemas viejos. Para obtener ms
informacin, vea Smbolos de puertas lgicas.
Operador: AND
Puertas: 4
Caractersticas cashampsticas
Las Caractersticas tcnicas son las siguientes:
Caractersticas tcnicas
Parmetro
7408
5 0.25
2.0 a
5.5
-0.5 a
74LS08
5 0.25
2.0 a 7.0
-0.5 a
74S08
5 0.25
2.0 a
5.5
-0.5 a
UNIDA
D
0.8
2.4 a
3.4
0.8
2.7 a 3.4
0.8
2.7 a
3.4
VIH = 2.0
Tensin de salida nivel bajo VOL
condiciones de funcionamiento: VCC = 4.75,
0.2 a
0.35 a
0.4
0.5
mx 0.5
mx -0.4
mx -1
mA
VIL = 0.8
mx
-0.8
mx 16
mx 8
mx 20
mA
Tiempo de propagacin
15.0
9.0
5.0
ns
Configuracin 7408
Cada compuerta tiene dos variables de entrada designadas por A y B y una salida binaria
designada por Q. La compuerta AND produce la multiplicacin lgica AND dada por la
siguiente tabla de verdad:
Tabla de Verdad
Como se puede observar solamente el resultado ser 1 cuando ambas compuertas lgicas
sean 1. El smbolo de operacin algebraico de la funcin AND es el mismo que el smbolo
de la multiplicacin de la aritmtica ordinaria (*). Las compuertas AND pueden tener ms
de dos entradas y por definicin, la salida es 1 si y solo si todas las entradas son 1
Este circuito genera una seal de reloj cuadrada para poder ser utilizada en algn montaje
de micro controladores o sistema secuencial tipo contadores entre otros circuitos.
Es un montaje sencillo que basa su estabilidad de frecuencia en un cristal de cuarzo. El
circuito empleado es un 74LS04 pudindose utilizar tambin un 7404. El rango de trabajo
del circuito es de 1MHz hasta 8 MHz.
Si queremos que el oscilador nos de frecuencias mas altas de 8 MHz seria aconsejable
utilizar este circuito, 74HC04.
Podemos poner un tercer inversor para limpiar la onda generada y hacerla mas cuadrada.
Tambin es aconsejable un condensador de desacoplo lo mas cerca de las patillas de
alimentacin del circuito 74LS04, el valor mas adecuado es de 100 nF cermico disco. De
esta manera no propagaremos ruidos e interferencias por la linea de alimentacin.
El listado de componentes del circuito oscilador:
R2 = 3000/fc
donde fc es la frecuencia del cristal de cuarzo en MHz.
Si el XTAL que usamos es de 1MHZ, la resistencia ser de 3000 ohmios
aproximadamente.
El condensador C2 tiene como misin que no trabajemos en un armnico de la frecuencia
del cristal.