Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Av =
V0
(1.0)
Vi
S=JW
y Wc
es la frecuencia de corte.
Av =
CSR +1
1
1+
S
1
RC
Ahora consideremos
Wc=
1
=2 Fc (A ).
RC
Zmin=8.2 K
como el circuito est compuesto por resistencia y un capacitor que tiene una
reactancia capacitiva entonces la expresin para la impedancia mnima debe
cumplir que la reactancia capacitiva sea mnima ya que es la nica que puede
variar y depende de la frecuencia, entonces:
Zin=R+
1
JWC
imaginaria es 0.
Zin=Zmin=8.2 k =R
C=
Fc
1
=7.7636 1010 F 776.36 pF
2 8.2 K 25 K
Se procede de igual forma que para el caso anterior, expresando la ganancia del
circuito, luego aplicando divisor de voltaje, esta vez para determinar el voltaje
sobre la resistencia y remplazando Vo en la ganancia, el termino de Vi se cancela
y queda una funcin en termino de las resistencias y la reactancia capacitiva.
AV =
R
1
R+
CS
RCS
RCS +1
RCS
1
Wc=
=2 Fc ( A )
s
RC
+1
1
RC
De igual forma para que la impedancia sea mnima la parte imaginaria debe ser
mnima y esto se alcanza en altas frecuencias.
Zin=R+
1
JWC
imaginaria es 0.
Zin=Zmin=5.6 K .=R
C=
Fc
1
=9.4735 1010 F 947 pF
2 5.6 K 30 Khz
de
10khz
se
4.3 Consulte el cdigo japons JIS para leer el valor de los capacitores.
El cdigo JIS (Japan Industrial Standard) es el cdigo utilizado por la industria
japonesa para la identificacin de condensadores.
El cdigo es alfanumrico (letras y nmeros) y se lee de la siguiente manera:
multiplicador decimal.
La ltima letra denota la tolerancia:
J = 5%, K = 10%, M = 20%