1).- Disear un contador sncrono ascendente BCD usando Flip-Flops J-K.
2).- Disear un contador sncrono ascendente cdigo 8 !2 !1 usando Flip- Flops D. ").- Disear un contador sncrono #ue realice la cuenta en cdigo $%K&' de la siguiente (or)a* + ! 2 ! , ! - ! 8 ! " ! 1 ! + .... . .os t/r)inos no usados en cdigo $%K&' 0an al 1+2. Considerar los otros t/r)inos co)o irrele0antes. 3sar Flip-Flops D. ).- Disear un contador sncrono de " 4its con entrada de seleccin 152 tal #ue* 6i 5 7 , (unciona co)o contador 89$: descendente. 6i 5 7 1 (unciona co)o contador $%K&' descendente. 3sar para la i)ple)entacin* Flip Flop J ! K para el ;6B Flip Flop 6- 9 para el siguiente Flip Flop < para el .6B +).- 3n dispositi0o generador de (recuencia unitaria esta (or)ado por* -3n circuito con(or)ador de pulsos #ue reci4e la seal senoidal de =, >? @ genera un conAunto de pulsos a la (recuencia de lnea B=, >C)D - 3n generador de (recuencia unitaria #ue reci4e la (recuencia de =, >C @ e)ite una seal cuadrada con (recuencia de 1 >C. - 6e pide disear el circuito generador de (recuencia unitaria con contadores sncronos usando Flip-Flops J ! K =).- Disear un contador sncrono #ue por )edio de un selector 152 realice la siguiente cuenta* 6i 5 7 ,* , ! 1 ! 2 ! " ! en cdigo 8 !2 !1 6i 5 7 1* ! " ! 2 ! 1 ! , en cdigo = " 1 ! 1 Considerar 5* ;6B :1* J ! K :2* < :"* D B.6B) E).- %)ple)entar usando Flip-Flops 1<2 un circuito con dos salidas C1 @ C2 #ue genere las siguientes secuencias en (or)a ininterru)pida* C1* 1 1 , 1 , , 1 1 1 , 1 , C2* , 1 1 , 1 , , , 1 1 1 , 8).- Disear un contador sncrono con entrada de control 152 con las siguientes condiciones* 6i 5 7 ,* cuente la secuencia , ! 2 ! ! = ! 1 ! " ! + ! E ! , -... 6i 5 7 1* cuente la secuencia , ! E ! + ! 1 ! = ! ! 2 ! ,... Con la siguiente distri4ucin de Flip Flops* F2 B;6B)* 9 ! 6 F1* D F, B.6B)* < -).- Disear un contador sncrono usando Flip-Flops J-K #ue cuente los nG)eros pares de , a = cuando la seal de control se encuentre en el ni0el 4aAo @ cuente los nG)eros i)pares del 1 al E cuando la seal de control se encuentre en ni0el alto. Considerar #ue la seal de control puede ca)4iar en cual#uier )o)ento. 1,).- %)ple)entar un contador 4inario )odulo 1= ascendente @ descendente usando 6H.H Flip-Flops 1D2 @ su)adores co)pletos en el )enor nu)ero posi4le. 11).- Disear e i)ple)entar un circuito secuencial sncrono usando Flip-Flops J-K cu@a salida es un reloA de dos (ases* 1D 2 con las siguientes condiciones* Cuando 5 7 1 el reloA de dos (ases corre nor)al. Cuando 5 7 , la salida del reloA se )antiene en el )is)o estado Iasta #ue 5 sea 1 nue0a)ente.
1 5 2 CK CK 1 2 12).- Disear un circuito secuencial sncrono #ue per)ita generar de )anera continua la secuencia )ostrada. 3sar Flip-Flops J ! K. 1").- Disear un circuito secuencial sncrono #ue realice la siguiente cuenta* , ! 1 ! 2 ! " ! ! + ! = ! E ! = ! + ! ! " ! 2 ! 1 ! , 3sar Flip-Flops J ! K. 1).- 3na (a4rica e)4otelladora de gaseosas presenta su producto en caAas de 12 4otellas las cuales se e)4arcan en pa#uetes de 12 caAas. 6e pide disear un circuito de control #ue Iaga sa4er )ediante una alar)a #ue esta listo el pa#uete. 3sar contadores sncronos. 1+).- Disear un contador de 2 4its con Flip Flops < B;6B) @ J-K B.6B) #ue cuente de acuerdo a dos entradas de control ) @ n del )odo siguiente* ; ' F3'C%H' , , Contador 89$: ascendente , 1 Contador B%'$9%H ascendente 1 , Contador 89$: ascendenteD pero al llegar a un nu)ero par se detiene 1 1 Contador B%'$9%H ascendenteD pero al llegar a un nG)ero i)par se detiene.
6e pide* <a4la de &stadosD Diagra)a de estadoD &cuaciones )ini)i?adas. 1=).- %)ple)entar un circuito #ue genere de )anera continua la (or)a de onda )ostrada. 3sar Flip Flops J-K. ;ostrar ta)4i/n el diagra)a de estado. 1E).- 9eali?ar la i)ple)entacin circuital de un CH'<$DH9 6%'C9H'H &' CHD%8H 89$: ascendente de 4its. 3sar FFs 1D2. CK X CK Z 18).- 6e pide la cuenta del siguiente circuito para 1+ periodos de CK. Considerar F2* ;6BD F,* .6B. Condiciones iniciales F, 7 F1 7 F2 7 , 1-).- 2,).- 3n Flip Flop 1. ! ;2 tiene la siguiente ta4la* . ; FBt) FBtJ1) , , , 1 , , 1 1 , 1 , , , 1 1 1 1 , , 1 1 , 1 , 1 1 , , 1 1 1 , Disear usando Flip Flops 1.-;2 un contador sncrono #ue realice la siguiente cuenta* E ! 1 ! 11 ! 1+ ! 1" ! 2 ! " ! 8 ! 1, ! + ! 12 ! 1 ! , ! E K .os t/r)inos no considerados se dirigen a C&9H. 21).- Lara el circuito siguiente* &n 4ase a los diagra)as de tie)po de F,D F1D F2D F" @ para 12 periodos de reloAD indicar #ue tipo de contador es el )ostrado. Considerar co)o condiciones iniciales F, 7 F1 7 F2 7 F" 7 , 22).- DisearD usando el C% E.61-" @ circuitera adicional )ni)aD un contador 3LMDHN' con entrada de seleccin 152 tal #ue* 6i 5 7 , realice la cuenta descendente de 11 a ,D 6i 5 7 1 realice la cuenta ascendente de = a 1+ CPU CPD PL MR D3 D2 D1 D0 TCU TCD Q3 Q2 Q1 Q0 74LS193