Está en la página 1de 5

TEMA: Disear un circuito contador que genere la serie:1, 3, 5, 7

OBJETIVOS:

Implementar el siguiente circuito mediante cualquiera de los siguientes
flip flops: SR, JK, D, T.
Verificar el funcionamiento del mismo mediante su respectiva tabla de
verdad.
Comprobar los modos de funcionamiento de un contador sncrono

1. MARCO TEORICO
En electrnica es bastante frecuente verse necesitado de contabilizar eventos y
por tanto se requiere utilizar un contador, en nuestro caso se tratar de un
contador electrnico digital. Por otra parte, en nuestros das estamos rodeados
de dispositivos que disponen de algn tipo de contador digital, incluso en la
mayora de los electrodomsticos vienen equipados con uno. Un contador
digital, bsicamente consta de una entrada de impulsos que se encarga de
conformar (escuadrar) las seales, de manera que el conteo de los pulsos no
sea alterado por seales no deseadas, las cuales pueden falsear el resultado
final. Estos impulsos son acumulados en un contador propiamente dicho cuyo
resultado, se presenta mediante un visor que puede estar constituido por una
serie de sencillos dgitos de siete segmentos o en su caso mediante una
sofisticada pantalla de plasma.
Circuito integrado 555
El circuito integrado 555 es de bajo costo y de grandes prestaciones.
Inicialmente fue desarrollado por la firma Signetics. En la actualidad es
construido por muchos otros fabricantes. Entre sus aplicaciones principales
cabe destacar las de multivibrador astable y monoestable.
Adems de ser tan verstil contiene una precisin aceptable para la mayora de
los circuitos que requieren controlar el tiempo, su funcionamiento depende
nicamente de los componentes pasivos externos que se le interconectan al
microcircuito 555.

El temporizador 555 por si solo produce un rango mximo de aproximadamente
de 15 minutos.
Existen dos modos de configuracin del 555 el modo monoestable y el astable
En este el voltaje de salida pasa de un estado alto a uno bajo y repite el ciclo.
El tiempo durante el cual la salida es alta, o baja, se determina por medio del
circuito de resistencia y el capacitor que se conectan externamente al
temporizador 555.
Cuando el temporizador funciona como modo monoestable, el voltaje de salida
es bajo, hasta que el pulso de disparo negativo se aplica al temporizador; en
este momento el voltaje de salida pasa a un nivel alto. El tiempo de durante el
que la salida permanece en este nivel alto est determinado por una resistencia
y un capacitor conectados al temporizador. Al termino del intervalo de
temporizacin, el nivel de voltaje se salida vuelve a un nivel bajo.

FLIP FLOP JK
El smbolo lgico para un flip-flop JK es el siguiente:

Este flip-flop se denomina como "universal" ya que los dems tipos se pueden
construir a partir de l. En el smbolo anterior hay tres entradas sncronas (J, K
y CLK). Las entradas J y K son entradas de datos, y la entrada de reloj
transfiere el dato de las entradas a las salidas.
Es verstil y es uno de los tipos de flip-flop mas usados. Su funcionamiento es
idntico al del flip-flop S-R en las condiciones SET, RESET y de permanencia
de estado. La diferencia est en que el flip-flop J-K no tiene condiciones no
validas como ocurre en el S-R.
Este dispositivo de almacenamiento es temporal que se encuentra dos estados
(alto y bajo), cuyas entradas principales, J y K, a las que debe el nombre,
permiten al ser activadas:
J: El grabado (set en ingls), puesta a 1 nivel alto de la salida.
K: El borrado (reset en ingls), puesta a 0 nivel bajo de la salida.
Si no se activa ninguna de las entradas, el biestable permanece en el estado
que posea tras la ltima operacin de borrado o grabado. A diferencia del
biestable RS, en el caso de activarse ambas entradas a la vez, la salida
adquirir el estado contrario al que tena.







2. PROCESOS Y DIAGRAMAS DE DISEO
Tabla de excitacin de flip flop JK
Q Qn+1 J K
0 0 0 X
0 1 1 X
1 0 X 1
1 1 X 0

Estados Presentes
Condiciones dontcare
010=>2
100=>4
110=>6


00 01 11 10
0
x x x 1
1
x x x x

JA=B JC=1


KA=B
KC=C
JB=1

KB=1
A B C JA KA JB KB JC KC
0 0 1 0 X 1 X X 0
0 1 1 1 X X 1 X 0
1 0 1 X 0 1 X X 0
1 1 1 X 1 X 1 X 0

00 01 11 10
0
x x
1
0 1 x x

00 01 11 10
0
x x
1
x 1 x 0

00 01 11 10
0
x x x 1
1
0 0 0 0

00 01 11 10
0
x x x x
1
1 x x 1

00 01 11 10
0
x x x x
1
x 1 1 x













SIMULACION





















3. MATERIALES REQUERIDOS
1 displays (catodo-comun) $ 1.00
2 ci 7476 $ 2.00
1 ci 7448 --------
1 ci 555 --------
Protoboard --------
1 potenciometro ------
1 resistencia (10k, 330) $0.40
Fuente de alimentacin -------
Cables de conexin(4m) $ 0.80
Pinzas cortadora y peladora ------
Coste de implementacion $ 4.20

4. RESULTADOS
El 555 de por s no es un integrado diseado para generar frecuencias con
ciclos de trabajo del 50%, para esto es necesario recurrir a elementos externos.
Asimismo, con potencimetros digitales, este circuito, no slo sera controlable
su frecuencia digitalmente, sino tambin su ciclo de trabajo.

5. CONCLUSIONES
El 555 es un integrado sumamente verstil, pudiendo ser configurado
para trabajar en un rango muy amplio de frecuencias y configurado
correctamente, puede trabajar con ciclos de trabajo de casi 0% al 100%.
Un contador es un circuito secuencial construido a partir de biestables y
puertas lgicas capaz de realizar el cmputo de los impulsos que recibe
en la entrada,
Este flip-flop se denomina como "universal" ya que los dems tipos se
pueden construir a partir de l. Es verstil y es uno de los tipos de flip-
flop mas usados. Su funcionamiento es idntico al del flip-flop S-R

6. BIBLIOGRAFIA
Enciclopedia electrnica Unicrom
http://www.erikavilches.com/Anterior/TC1004.01.200811/diapositivas/Co
mpuertas%20Logicas%202.pdf