Está en la página 1de 6

UNIVERSIDAD NACIONAL

AUTNOMADE MXICO
FACULTAD DE INGENIERA
Diseo Digital
Proyecto #1: Implementacin de funciones
booleanas con compuertas lgicas
Grupo 1
Castro Gonzlez Fabrizio
1 de Septiembre del 2014
OBJETIVOS:
- Reforzar los conocimientos vistos en clase.
- Aprender el manejo de circuitos integrados de compuertas lgicas.
INTRODUCCIN:
Una compuerta logica es un dispositivo que permite obtener resultados dependiendo de
los valores las seales ingresadas. Las compuertas lgicas se comunican entre s
utilizando el sistema binario. Este consta de solo 2 valores: el 1 y el 0, que en
electrnica equivalen a 5[V] y 0[V] respectivamente, es decir, conectado y desconectado.
Es decir que cuando conectamos una compuerta a el negativo equivale a introducir un
cero y por el contrario al conectar el positivo equivale a enviar un uno. Para comprender
como se comporta cada compuerta se debe analizar su tabla de verdad, ya que esta
muestra todas las combinaciones lgicas posibles y sus resultados.
En esta prctica se utilizarn circuitos integrados que representan a las compuertas
NAND Y NOR cuyas tablas de verdad y diagramas son los siguientes:
Donde Ay B son seales de entrada y X es la respuesta de la funcin respectivaba.
Si puenteamos las entradas A y B, resulta que se tiene una entrada donde solo es posible
obtener 1 0, respetando las tablas de verdad de su respectiva compuerta.
MATERIAL:
Tarjeta protoboard
1 dip switch de 4 posiciones
2 integrados 74LS00
1 integrado 74LS02
2 leds
6 resistencias de 330 []
2 metros de alambre
Un cargador de celular (127[V] a 5[V])
DESARROLLO:
1. Para implementar la funcin F=(A+B)(C+D) con compuertas NAND se tiene que
llegar a la forma F = XY. Para ello se realizan los siguientes pasos:
Para negar A, B y C es necesario puentear las entradas de una compuerta y realizar las
conexiones sigan el siguientre diagrama:
Para ello hay que tener utilizar dos integrados 74LS00 y ver sus compuertas internas, que
son las siguientes:
Donde GND es la conexin a tierra y Vcc es la conexin a la fuente.
2. Para implementar la funcin F=(A+B)(C+D) con compuertas Nor se tiene que llegar
a la forma F = X+Y. Para ello se realizan los siguientes pasos:
Para negar D es necesario puentear las entradas de una compuerta y realizar las
conexiones sigan el siguientre diagrama:
Para ello hay que tener utilizar el integrado 74LS02 y ver sus compuertas internas, que
son las siguientes:
Donde GND es la conexin a tierra y Vcc es la conexin a la fuente.
Se conecta un led y una resistencia de 330 [] en serie en ambas salidas de las respuestas
para verificar las mismas.
Ambas funciones debe de responder de la misma manera, ya que solo son
representaciones diferentes de una misma funcin, por lo que las dos corresponden a la
siguiente tabla de verdad:
A B C D F
0 0 0 0 0
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 1
0 1 0 1 0
0 1 1 0 1
0 1 1 1 1
1 0 0 0 1
1 0 0 1 0
1 0 1 0 1
1 0 1 1 1
1 1 0 0 1
1 1 0 1 0
1 1 1 0 1
1 1 1 1 1
El dip switch servir para tener control de las entradas (1-A, 2-B, 3-C y 4-D).
Los 4 pines superiores del dip switch se conectan a la fuente, mientras que los 4 pines
inferiores se conectan a tierra, sin olvidar de agregar una resistencia de 330 [] en cada
pin para evitar daos en el circuito.
Para conectar las seales A-B-C-D del dip switch a los integrados, salen cables entre los
pines inferiores y las resistencias.
RESULTADOS:
A=0, B=0, C=0,D=0 leds apagados
A=0, B=0, C=0,D=1 leds apagados
A=0, B=0, C=1,D=0 leds apagados
A=0, B=0, C=1,D=1 leds apagados
A=0, B=1, C=0,D=0 leds encendidos
A=0, B=1, C=0,D=1 leds apagados
A=0, B=1, C=1,D=0 leds encendidos
A=0, B=1, C=1,D=1 leds encendidos
A=1, B=0, C=0,D=0 leds encendidos
A=1, B=0, C=0,D=1 leds apagados
A=1, B=0, C=1,D=0 leds encendidos
A=1, B=0, C=1,D=1 leds encendidos
A=1, B=1, C=0,D=0 leds encendidos
A=1, B=1, C=0,D=1 leds apagados
A=1, B=1, C=1,D=0 leds encendidos
A=1, B=1, C=1,D=1 leds encendidos
CONCLUSIONES:
-Se pudo observar como los resultados obtenidos en el armado de los circuitos,
corresponden a los conocimientos adquiridos en clase.
Tambin se pudo comprobar que tanto al usar compuertas NOR como NAND, la resuesta
no se ve afectada y es la misma en ambas configuraciones.
Para generar la respuesta de la funcin original F=(A+B)(C+D), se necesita una
compuerta NOT, dos compuertas OR y dos compuertas AND, por lo que se necesitan 4
integrados para obtener la respuesta, sin embargo se puede manipular la funcin para
que tome la forma de varias compuertas del mismo tipo, como es el caso en el proyecto
realizado, en el cual se necesitaron 2 integrados para la funcin compuesta de compuertas
NAND y solo 1 integrado para funcin compuesta de compuertas NOR.
El nmero de integrados utilizados influye mucho en el costo de la materia prima. Cada
integrado cuesta entre $7 y $10. Utilizando la configuracin de NOR el costo mximo es
de $10, mientras que con la funcin original el costo mnimo es de $28, por lo que la
cantidad de inversin es significativa.

También podría gustarte