Está en la página 1de 5

Abstract_

pedro aqui
pon tu introduccion.


I. INTRODUCCIN

Yo le se poner el abstract que esta en ingles en
espaol de introduccin pro wueno ah pon
como sabes poner tu..!!!....


..

..



II. OBJETIVOS

- Comprobar el funcionamiento bsico de
un Multiplexor.

- Conocer y diferenciar cada parte del
multiplexor.

- Armar y disear un esquema que
obtenga los sonidos de un piano.




III. MARCO TERICO

A. Multiplexores.

Un multiplexor es un circuito digital que
selecciona una de entre varias entradas de datos
I y lleva su valor lgico a la nica salida Z del
circuito. La seleccin de los datos se realiza
mediante una o varias entradas de control S.

Fig 1. Esquema Bsico Multiplexor 2 entradas.
La codificacin binaria resultante de las
entradas S indica el ndice de la entrada I que
pasa a la salida. Existiendo una entrada de
habilitacin (enable), la cual pone en
funcionamiento el circuito, y trabajo en bajo
activo. La seleccin de una lnea de salida
especfica se controla por los valores de los bits
de las n lneas de seleccin. [1]


Fig 2. Multiplexor 2 entradas Compuerta Logicas.
La seleccin de una lnea de salida especfica
se controla por los valores de los bits de las n
lneas de seleccin. [1]


Fig 3. Multiplexor 4 entradas Compuerta Logicas.


Prctica N 6
MANEJO DE LOS MULTIPLEXORES

Asmal Arias Pedro Andrs
pasmal@est.ups.edu.ec
Universidad Politcnica Salesiana
B. Decodificador 74147
La entrada es un nmero BCD de 4 BITS, el
nmero BCD se transforma en un cdigo de 7
segmentos que ilumina los segmentos del
visualizador LED.

Fig. 4. Codificador BCD 74147
Tambin se muestran 3 entradas extras en el
smbolo lgico. La entrada de test de lmparas
har lucir todos los segmentos adecuados para
ver si son operativos.
Pedro adjuntale un chance mas de teora no
sabia que mas darte poniendo..!!!

IV. DESARROLLO
MUX-2 CANALES

TABLA I: Tabla de verdad reducida
Enable D1 D0 S0 Z
0 0 0 0 0
0 0 0 1 0
0 0 1 0 1
0 0 1 1 0
0 1 0 0 0
0 1 0 1 1
0 1 1 0 1
0 1 1 1 1
1 X X X 0

Simulaciones.

Fig 5. Simulacin mediante compuertas lgicas.


Fig. 6. Circuito Decodificador.

MUX-3 CANALES

TABLA II: Multiplexor 3 canales.


Foto

Fig. 7. Circuito armado Protoboard

I. MATERIALES

1 Multiplexores 74151
1 555 Generador de Pulsos.
1 Compuerta NOT.
1 Codificador 74147.
7 Pulsantes.
Cable multipar.
10 resistencias de 220ohm.
1 Displays 7 segmentos AC.
7 trimers.
7 Transistores PNP


II. CONCLUSIONES

.
..
..
..
Ahi pon lo tuyo PEDRO.

III. BIBLIOGRAFIA

[1]http://es.scribd.com/doc/96659793/Universa
lidad-de-Compuertas-Multiplexores






































Esquema del Circuito (Piano)
U1
LM555CM
GND
1
DIS
7
OUT
3
RST
4
VCC
8
THR
6
CON
5
TRI
2
C1
0.1F
C2
0.1F
R1
220
R2
6k
R3
100k
Key=A
30%
30%
30%
30%
30%
30%
Q1
2N2906
Q2
2N2906
Q3
2N2906
Q4
2N2906
Q5
2N2906
Q6
2N2906
U2
74LS147D
A
9
B
7
C
6
D
14
3
13
4
1
5
2
2
12
1
11
8
5
7
4
6
3
9
10
U3A
74LS32D
U3B
74LS32D
R9
220
VCC 5V
U4
74LS151D
~W
6
D0
4
D1
3
D2
2
D3
1
D4
15
D5
14
D6
13
D7
12
A
11
C
9
B
10
Y
5
~G
7
U5
74LS151D
~W
6
D0
4
D1
3
D2
2
D3
1
D4
15
D5
14
D6
13
D7
12
A
11
C
9
B
10
Y
5
~G
7
U7
74LS151D
~W
6
D0
4
D1
3
D2
2
D3
1
D4
15
D5
14
D6
13
D7
12
A
11
C
9
B
10
Y
5
~G
7
U8
74LS151D
~W
6
D0
4
D1
3
D2
2
D3
1
D4
15
D5
14
D6
13
D7
12
A
11
C
9
B
10
Y
5
~G
7
U9
74LS151D
~W
6
D0
4
D1
3
D2
2
D3
1
D4
15
D5
14
D6
13
D7
12
A
11
C
9
B
10
Y
5
~G
7
U10
74LS151D
~W
6
D0
4
D1
3
D2
2
D3
1
D4
15
D5
14
D6
13
D7
12
A
11
C
9
B
10
Y
5
~G
7
U11
74LS151D
~W
6
D0
4
D1
3
D2
2
D3
1
D4
15
D5
14
D6
13
D7
12
A
11
C
9
B
10
Y
5
~G
7
U12
A B C D E F G
CA
VCC
5V
VCC
5V
VCC
5V
VCC
5V
VCC
5V
VCC
5V
VCC
5V
VCC
5V