Está en la página 1de 11

PRCTICA I: Amplificador de Banda Ancha

Diseo de Amplificador de Banda Ancha



Para el diseo del amplificador se utiliz el siguiente esquema:



El transistor que se utiliza es el 2N3904, cuyo f
T
= 300MHz y tiene un de 200 (valor medio).
Tambin puede utilizarse el transistor 2N4401, cuyo f
T
es de 250MHz.

CurrentGain Bandwidth Product fT MHz
(IC = 10 mAdc, VCE = 20 Vdc, f = 100 MHz) 2N3903 250
2N3904 300


El primer requerimiento que se tuvo en cuenta a la hora de disear este circuito fue que la
ganancia fuera aproximadamente igual a 20. Para esto se eligieron las resistencias de
polarizacin de tal forma que la corriente de colector fuera aproximadamente de 20mA. La
parte del circuito constituida por las resistencias RB1 y RB2, y su fuente de alimentacin son
reemplazadas su equivalente Thevenin:



Usando el equivalente Thevenin y ecuaciones de lazos, se puede determinar el valor de la
corriente a partir de las resistencias y el valor de . En este caso, se asume que el valor de
es 200 y que la carga es una resistencia de 10k, pero se desconocen los valores de las
dems resistencias. En cambio, se tiene el valor de la corriente. Adems, se utilizan otros dos
criterios de diseo. El primero de ellos consiste en dividir el voltaje de polarizacin en tres
partes iguales. Un tercio en la resistencia de colector, otro tercio en la unin colector-emisor del
transistor y el otro tercio en las resistencias en el emisor. Con todo esto, los valores obtenidos
para las resistencias fueron:

RB1 = 3.2k
RB2 = 4.66k
RC = 200
RE2 = 200

Al buscar valores normalizados, se decidi que las resistencias a usar son:

RB1 = 3k
RB2 = 4.7k
RC = 200
RE2 = 200

Despus de esto, utilizando ecuaciones de emisor degenerado, se eligi una resistencia de
degeneracin del emisor RE1 de 10 (RC/Av) para obtener una ganancia cercana a la
ganancia requerida de 20.

Con las resistencias elegidas se recalcularon los parmetros del amplificador, y se obtuvieron
los siguientes valores:

X



El siguiente paso es calcular las capacitancias de los condensadores del circuito. En el caso del
condensador de desacople de entrada, ste est en serie con la impedancia de entrada del
amplificador, as que este es un circuito pasa-altos. Para el caso de este circuito, la frecuencia
de corte est dada por la expresin:



Como se tiene la impedancia de entrada del amplificador, y la frecuencia mnima requerida
para el amplificador (20Hz), el valor de la capacitancia debe ser igual a:




En el caso del condensador de desacople de la salida, la expresin es un poco ms
complicada:



En este caso, el valor de la capacitancia es 812.35 nF.

Para ambos casos, se decide utilizar condensadores de 1F condensadores de 470 nF
conectados en paralelo (sta ltima configuracin para el condensador de salida).

Para determinar la capacitancia del condensador que desacopla a la resistencia RE2, se hall
el valor de resistencia de degeneracin que generaba una cada de la ganancia
correspondiente a la potencia media. Al realizar este proceso, se encontr que si la resistencia
de degeneracin alcanzaba un valor muy cercano a 100, la ganancia tena tal cada. As que
se calcul la impedancia del sistema resistencias de emisor-condensador de desacople, y se
hall el valor de capacitancia para la cual al alcanzar la frecuencia de 20Hz, la parte real de la
impedancia era igual a 100.

Este valor calculado fue aproximadamente igual a 6,2406F. Se eligi un condensador de
6,8F.

La ganancia obtenida en funcin de la frecuencia de la seal de entrada se observa en las
siguientes figuras:

FREQUENCY GAIN
5,00E+00 11,6
6,00E+00 13,2
7,00E+00 14,2
8,00E+00 15
9,00E+00 15,8
1,00E+01 16,4
2,00E+01 18,4
5,00E+01 19,2
1,00E+02 19,8
5,00E+02 19,2
1,00E+03 19,2
5,00E+03 19,2
1,00E+04 19
5,00E+04 19,2
1,00E+05 19,2
FREQUENCY GAIN
5,00E+05 19,4
1,00E+06 19,2
2,00E+06 18,8
3,00E+06 18,6
3,10E+06 17,6
3,40E+06 16,4
3,70E+06 15,8
4,00E+06 15,2
5,00E+06 14
5,10E+06 13,8
5,40E+06 13,4
5,80E+06 13
6,00E+06 12,6
7,00E+06 11,8




Solucin de problemas

Al realizar el diseo del amplificador, la frecuencia de corte inferior era superior a la frecuencia
deseada (100Hz). Esto se debe a que los condensadores de desacople eran demasiado
pequeos. Para solucionar este inconveniente, se aumentaron un poco las capacitancias de los
condensadores de entrada y salida de las seales, y el condensador de desacople de la
resistencia de emisor.

Adems de esto, la ganancia obtenida era un poco superior a la deseada (25Hz). Este
inconveniente se solucion aumentando levemente la resistencia de degeneracin de emisor. Al
disear este amplificador se estaban utilizando ecuaciones de ganancia ms complejas, pero en
el desarrollo de este laboratorio optamos por utilizar una simplificacin que se corroborar en la
prctica:



Se tuvo tambin un inconveniente al medir la ganancia con seales de alta frecuencia, ya que la
seal de entrada observada en el osciloscopio era menor a la seal que se supona que estaba
saliendo del generador de funciones. El inconveniente es que en este caso no se puede saber si
el problema es que en altas frecuencias la seal se cae en la salida del generador de funciones, o
si la seal se est cayendo en la entrada del osciloscopio. En este caso, se decidi asumir que la
seal de salida del generador estaba bien, y que la seal se estaba cayendo en el osciloscopio.

Conclusiones

Al desarrollar este laboratorio se tuvieron varios problemas al disear el amplificador, y fue
necesario cambiar varias veces el diseo. Inicialmente se estaba utilizando una ecuacin de
ganancia un poco compleja, que dificultaba el diseo del amplificador. Luego de la realizacin del
laboratorio, se pudo observar que es necesario decidir qu tan til es un modelo, para poder
determinar si se puede utilizar un modelo ms sencillo para agilizar los procesos de diseo.


PRACTICA II: Duplicador de Ft y Neutralizacin

Vamos a disear la polarizacin del transistor que utilizamos en el amplificador; es decir, vamos a
fijar el punto de operacin del transistor para que el amplificador tenga una corriente ID de 2mA.La
configuracin que utilizamos es la configuracin universal para una fuente de alimentacin y un
divisor de tensin en la compuerta del transistor., como el circuito mostrado en la figura 1, teniendo
en cuenta los valores del modelo SPICE para el voltaje umbral y la constante k,n: Vt = 2V y k,n =
0.1665mA/V.

* CD4007 NMOS and PMOS transistor SPICE models
*
.model nnMOS NMOS (
+ Level=1 Gamma= 0 Xj=0 W=30u L=10u
+ Tox=1200n Phi=.6 Rs=0 Kp=111u Vto=2.0 Lambda=0.01
+ Rd=0 Cbd=2.0p Cbs=2.0p Pb=.8 Cgso=0.1p
+ Cgdo=0.1p Is=16.64p N=1 )
* The default W and L is 30 um and 10 um respectively and AD and AS should not
be included.

.model ppMOS PMOS (
+ Level=1 Gamma= 0 Xj=0 W=60u L=10u
+ Tox=1200n Phi=.6 Rs=0 Kp=55u Vto=-1.5 Lambda=0.04
+ Rd=0 Cbd=4.0p Cbs=4.0p Pb=.8 Cgso=0.2p
+ Cgdo=0.2p Is=16.64p N=1 )
* The default W and L is 60 um and 10 um respectively and AD and AS should not
be included.


ID=kn*(VGS-Vt)2
2=0.1665*(VGS-2)^2
As, tenemos para Vgs los valores de -1.4658 V 5.4658V. Descartamos el primero por no cumplir
la condicin de estar el transistor en la regin de saturacin, pues Vgs debe ser mayor a Vt.

Asumiremos un criterio que sigue que VG=VRD=1/3VDD=4V
RS=(VGS - VG)/ID=(5. 4658 4)/2=0.7329K 710R
y RD=VRD/ID=4/2= 2K

Para calcular R1 y R2, tenemos en cuenta que la impedancia de entrada del amplificador debe ser
ms alta que 50K y que , de donde obtenemos que
y utilizamos est relacin en la impedancia de entrada .




Verificamos el punto de operacin con estas resistencias en el circuito:
VG=0+12*2/(2+1.5) = 6.857V; VS=0.71ID
ID=0.1665*(6.857 - 0.71*ID - 2)^2

de donde resolvemos para ID los valores de 1.98mA y 23.61mA. El primer valor es muy cercano al
valor establecido previamente para nuestro caso, as que descartamos el otro valor. Procedemos a
calcular Vgs y Vds.

VGS=6.857 - 0.71*1.98=5.451V
VDS=12 - (2+0.71)*3.33=6.6342V

Valores del Modelo hbrido
Calcularemos, desde ahora, todos los parmetros del modelo por transconductancia del transistor
para agilizar los clculos en la parte posterior, en el anlisis en seal de los amplificadores.

gm=2(kn*IDQ)^(1/2) =2*(0.1665*1.98)^0.5=1.148 mA/V
ro=(lambda*IDQ)^-1=(0.01*1.98)^-1=50.5 K
1/gm=871.08

Amplificador Fuente Comn

RF=600R ro=15.015 K
RG=R1||R2=1.322M
RL'=15.015||1.5||100=1.345 K
RD||ro=15.015||1.5=1.36 K
Av=vovs=-1.836*1.449*1.3221322+0.6*VsVs=-2.659
Av'=vovg=-1.836*1.449*VgVg=-2.6604
Zi=1.322 M Zo=1.471 K
Ai=Vo/ZLVs/(Zi+RF)=Av*Zi+RFZL=-2.659*1322+0.6100 =-13.226


PRACTICA III: Amplificador selectivo en frecuencia

1. Carga LC

2. Multiplicador de frecuencia por armonicos.


Fig 2.1. Circuito en base comn usado.
El Diseo del circuito:

Para el diseo del circuito se escogi un transistor NPN con Ref: 2N3904, en configuracion de
base comn para poder garantizar un ancho de banda considerablemente grande, es decir mayor
a los 0.8MHz solicitado en la guia del laboratorio.

estos son los siguientes datos del transistor mencionado:

.model Q2N3904 NPN(Is=6.734f Xti=3 Eg=1.11 Vaf=74.03 Bf=416.4 Ne=1.259
+ Ise=6.734f Ikf=66.78m Xtb=1.5 Br=.7371 Nc=2 Isc=0 Ikr=0
+ Cjc=3.638p Mjc=.3085 Vjc=.75 Fc=.5 Cje=4.493p Mje=.2593 Vje=.75
+ Tr=239.5n Tf=301.2p Itf=.4 Vtf=4 Xtf=2 Rb=10 Rc=1)

Como el primer paso diseamos el circuito de tal forma que obtengamos una correcta
polarizacin. Escogemos una corriente de

. y un



despreciando la resistencia del inductor, escogemos el voltaje emisor de tal manera:




y la corriente del emisor es:



teniendo el voltaje en el emisor y la corriente del emisor hallamos la


Por tanto:



Segn la frmula para la estabilidad de la polarizacin:



Escogemos a



Y para el clculo de

primero debemos hallar la corriente


Por tanto:



Normalizando la resistencia:



Analisis modelo :







(


)


(


)



resolviendo las ecuaciones del modelo , obtenemos los siguientes

, correspondientes
a los

respectivamente.



Por tanto los

correspondientes al circuito son:



Entonces:



Y el ancho de banda sera:



Carga LC:

para la carga LC, elegimos un inductor de





Se utilizan cuatro condensadores en paralelo, de 47, 47, 27 y 27pF

Por tanto la frecuencia de resonancia del circuito sera:



Resultados

Para aumentar el ancho de banda fue necesario disminuir el factor de calidad, Q, poniendo una
impedancia en serie a L, con R = 22

Finalmente, los elementos dispuestos en el circuito fueron:
L = 270 uH; C = 47pF + 47pF + 27 pF
Lo que proporciona una frecuencia de resonancia de 798 KHz. La frecuencia de resonancia del
circuito, al medirla con el analizador de espectros, y su ancho de banda (a -3dB de la potencia
mxima) se consignan a continuacin. El amplificador cumple con el requisito de tener una
ganancia mayor a 150
fo = 810 Khz
BW = 25 Khz
Avo = 530 V/V
PRACTICA IV: Amplificador de Potencia

Andrs Corredor


PRACTICA V: Osciladores

Para el diseo del oscilador de frecuencia fija utilizamos el amplificador con red resonante
realimentada, como se muestra en la figura del ejemplo:



Cuya frecuencia de resonancia, puede obtenerse de la red resonante:




Recalculando la frecuencia de resonancia en para 10 MHz, se obtiene con condensadores de 10
nF:

También podría gustarte