Está en la página 1de 6

Leccin 1 - Parte 2

Anlisis de las Seales



En electrnica digital es una prctica habitual, tanto en el plano terico como en el
prctico que, todo tipo de seales con las que se trata, son consideradas seales
digitales (perfectamente cuadradas), y se da por sentado o por lo menos no se
menciona que, estn exentas de rebotes, y aqu reside el primer y quizs el mayor
problema para un principiante No considerar los efectos de los rebotes
Nunca des por sentado que, la seal que necesitas est exenta de
rebotes. AS!"#$A%!&
!a que "sta es, como todos debemos saber, la principal fuente de fallos o
errores #i no te aseguras que no hay rebotes, corres el riesgo de no saber si el
resultado es el esperado $or lo tanto%
&seg'rate que la seal est bien generada ! que un pulso, es uno y no
una sucesin de pulsos (un tren de impulsos)
(omprueba siempre el tipo de lgica que sigue el circuito Estudia el
modo en que traba)a una puerta, para *er si se trata de lgica positi*a o
negati*a
En principio y solo en principio, un circuito electrnico creado mediante circuitos
integrados (+() estndar, bien sea de la familia ,,- o (./#, suele emplearse
en su diseo la lgica positi*a
&unque es frecuente encontrar lo que se llama lgica mixta, tambi"n llamada
funcional, que utiliza la lgica positi*a y la negati*a .ediante este m"todo, se
pueden simplificar los circuitos
(uando se trata de un circuito en el que est" incorporado un +( de -#+ (larga
escala de integracin), en el que tal*ez lle*e un microcontrolador, se puede
decir que, sus !'S y de ()S, se han de realimentar, es decir, tienen que
conectarse a positi*o (01cc) a tra*"s de sendas resistencias (su *alor depende
de la alimentacin 01cc, para 21cc, sobre 345 ohmios) *"ase la fig 6, de
manera que puedan ser excitadas a su ni*el, con la seal que introduzcamos o
las puertas que les siguen -a razn para usar este tipo de realimentacin es
que, al poner a positi*o las E7#, se e*itan en parte los parsitos electrnicos
8igura 6
#i sigues estos conse)os, estars en el buen camino
& continuacin, *eremos cmo podemos generar un impulso sin rebotes
9e todos es conocido que, al cerrar un interruptor, se produce un rebote
mecnico de sus contactos que no se puede e*itar y consecuentemente, estos
saltos son lo que producen ms de un cierre del circuito, (esto que en
electricidad, tiene una importancia relati*a, cuando se trata de electrnica
digital, es un problema muy gra*e), lo que queramos era un 'nico pulso, o sea
que ha aparecido el rebote, produciendo un n'mero indeterminado de pulsos,
que sern considerados como datos a tratar
+maginemos que pretendemos aumentar el contador de tantos de un marcador,
en un punto y el pulsador no est protegido contra los rebotes, es fcil suponer
que, no sera posible aadir un 'nico tanto al mencionado marcador, con las
consecuencias que acarrear tal efecto
En la siguiente figura, se aprecia lo expuesto
8igura :
En la figura :, la seal de la derecha del interruptor, muestra lo que ;realmente;
presenta el pulsador (+) a su salida, se puede apreciar que en realidad, se
producen una serie de picos que el sistema interpretar como otras tantas
seales indi*iduales y esto, no es lo que deseamos
En la misma figura, se representa una ca)a con una entrada de *atos y una
salida +, la cual representa el circuito que e*ita los rebotes & su derecha la
seal (/), como se aprecia, en ella existe un primer estado ba)o - (pulsador en
reposo) < seguido de un estado alto = (pulsador acti*o) < para terminar con otro
estado ba)o - (pulsador en reposo), formando as el con)unto un pulso >usto lo
que desebamos, un 'nico pulso
!S+)!,A *!L -.$-).%/ AN%.$$!(/%!.
1eamos el esquema que podemos usar para proteger un pulsador del efecto
rebote o sea, el circuito antirrebote En electrnica existen una di*ersidad de
formas de lograr un mismo resultado y todos son buenos, en otras palabras,
siempre que el resultado sea el correcto, no importan los medios utilizados
$or razones de peso, se debe considerar como me)or circuito, aquel que,
utilizando un mnimo de componentes, de un resultado considerado excelente
En principio se presenta un circuito en la figura 3, que utiliza un interruptor +,
una puerta lgica ? (,rigger<#chmitt, 53-#@:, (93AB:) )unto con un
condensador electroltico ( cuyo *alor se puede aumentar o reducir (@ u87C:1)
y un par de resistencias D de @4
8igura 3
&l utilizar este circuito, nos *emos obligados a considerar una red con la
constante de tiempo del condensador ( con una de las D y el disparador
#chmitt ?, para e*itar los transitorios parsitos
El esquema que se *e en la figura 3, en esencia esta basado en la constante
de tiempo de carga7descarga formada por el condensador ( con la resistencia
D que lo alimenta, cuya respuesta es escuadrada mediante la puerta
disparador #chmitt ?
AN0L.S.S1
&l cerrar +, el condensador (, se descargar a tra*"s de D (lnea a trazos 9),
hasta la tensin de basculamiento A,B1 para ,,- y su salida #, pasar a ni*el
alto (=) Eo obstante, cuando se abra +, el condensador se cargar de nue*o y
cuando su tensin alcance los @,51 la salida #, bascular a ni*el ba)o -
9ebido a las caractersticas del esquema, los rebotes de los contactos
mecnicos, no tendrn efecto en la seal de entrada en ? ya que cuando "stos
se producen, el condensador se est cargando o en el otro caso se est
descargando (como ya se *io en la parte @), con lo que los rebotes sern
absorbidos por el condensador
-a capacidad del condensador se podr aumentar, en funcin del n'mero de
rebotes mecnicos del interruptor &unque, no es con*eniente que sea muy
alto, el efecto de hist"resis, puede retrasar demasiado la carga y no podra
generar un posterior impulso a tiempo Eormalmente su *alor puede estar entre
A,A6Auf y @uf o poco ms
)n paso 2s
En el apartado anterior, *imos cmo e*itar los rebotes de un interruptor, un
buen procedimiento, si seorF cuando se trata de un interruptor, el cual se
caracteriza por que permanece esttico en una posicin, hasta que decidimos
cambiar la misma El circuito, es bastante estable, pero su aplicacin no se
utiliza muy a menudo debido a que, no puede generar impulsos muy rpidos y
a que cambia de estado con solo cambiar el estado del interruptor +
#i lo que queremos es un sistema ms seguro, es decir, que aunque se repita
la operacin de acti*arlo, "ste no cambie =emos de pensar en otro esquema
que se base en una especie de memoria
El sistema que se a)usta a las exigencias especificadas, puede ser la bscula
$S, la cual est compuesta por dos puertas realimentadas, NAN*, aunque la
estudiaremos con puertas N/$ seg'n se aprecia en la figura 2, as como su
tabla de la *erdad
8igura 2
(omo ya se *io, el comportamiento de una puerta N/$ realimentada, se puede
considerar una c"lula de memoria, la cual una *ez en estado alto 3 no pasa a
ni*el ba)o L, mientras no se aplique una seal de puesta a cero PA- ($eset)
9e esta manera, se logra una alta seguridad, cuando se utiliza un conmutador,
el circuito, es mucho ms estable que en el anterior caso de la figura 2
&hora *eamos el diagrama de tiempos
8igura C
#in embargo, existe un estado de indeterminacin seg'n se aprecia en la tabla
y sera con*eniente disponer de un tipo de bscula que nos asegurara la no
indeterminacin -a solucin pasa por disponer un in*ersor entre las entradas
$ y S, esto har que estas entradas est"n en oposicin entre s, e*itando el
estado de indeterminacin #e puede intercalar un in*ersor entre las dos
entradas, de modo que no tengamos el estado de indeterminacin
$ero as, tendramos una sola entrada de datos *, necesitando nue*as
entradas en la bscula, para ponerla a @ (Preset) y de borrado (-lear) para
ponerla a A, adems de, una entrada de relo) (-L4)
En la figura 5, podemos apreciar todas estas entradas y las salidas + y su
complemento, los puntos P en el diagrama, indican que la salida + sigue a la
entrada *, mientras la seal de -L4 est" alta &dems se puede apreciar un
elemento nue*o, el 8lanco de subida de la seal de relo), que en las bsculas
establece el momento de intercambio del dato de entrada en * a la salida +
En la figura se representa un +( 53-#53 o similar
8igura 5
-a diferencia entre el flip-flop * y la bscula *, est relacionado con la forma
de utilizar la seal de relo) #eg'n se di)o, el estado de salida de la bscula
aparece, slo en el instante en que la seal de relo5 pasa del ni6el l7ico
ba5o L al ni6el alto 3, 8 en nin79n otro caso Es decir con el flanco
ascendente del relo5, tal como se aprecia en el diagrama de tiempos en la
figura 5
Es decir, la transicin de un dato en la entrada 9, a la salida G, en las
bsculas *, se produce con el flanco de subida o flanco acti6o y en un
:lip-:lop *, ocurre con el flanco de ba5ada o flanco de disparo. Esta es, en
esencia la ms importante diferencia
$or lo tanto, para e*itar las interferencias o rebotes, se optar por usar el
sistema ms adecuado para cada caso y sobre todo, depender del +( que
tengamos disponible en ese momento o en todo caso, utilizar las puertas que
nos HsobrenH en el circuito electrnico general, cosa que es bastante usual -o
que ahorrar espacio y dar ms rendimiento a nuestro traba)o Este tema de
las bsculas, por su comple)idad lo *eremos con mayor profundidad en otra
parte
Para continuar pulsa el botn adecuado ;