Está en la página 1de 30

www.monografias.

com
Apuntes para Prctica de Electrnica Digital
1. Inversor lgico simple
2. Diseo de un candado electrnico
3. Control remoto electrnico.
4. Cominacin de puertas lgicas And
!. Comproacin del teorema de "organ.
#. $a puerta %and
&. Cominacin de puertas
'. $a puerta (r
). Puertas %or
1*. $as puertas E+or
11. ,scula - .lip / .lops.
12. Contadores - registros
13. Codi.icadores / decodi.icadores - multiple+ores.
14. Elementos aritm0ticos digitales.
15. "emorias con semiconductores.
I%1E23(2 $45IC( 3I"P$E6 P27C8ICA %(.1
(,9E8I1(3 DE $A P2AC8ICA.- Familiarizarse con el conexionado, funcionamiento y
comprobacin de los estados lgicos de un C.I. compuesto por 6 inversores ue realizan la funcin
lgica !o.
"A8E2IA$E3 %ECE3A2I(3.: C.I. "#$#, diodos %eds &se'alizadores de estado lgico(,
alimentacin de ) *cc, interruptor &opcional(.
DIA52A"A DE$ C(%E;I(%AD( C.I.
E3<=E"A DE$ "(%8A9E
!ota+ %as patillas ,#+ *cc &)*-C( y "+ .!-
DE3A22($$( DE $A P2AC8ICA.
,. /ellenar /epresentar los diagramas de tiempo ue se obtienen como respuesta al estado del
0ulsador 1 de entrada al inversor.
1
Alimentacin
1; + 5 V
8; Tierra
7404
14 13 12 11 10 9 8

1 2 3 4 5 6 7
Salida
A
S T
2. 3i la patilla , del "#$# ueda al aire &sin conexin(, indicar cu4l ser4 el nivel lgico de la patilla
2. /azone su respuesta y comprobarla.
5. 3i la patilla 2 del "#$# tiene un nivel lgico cero, indicar las tensiones existentes en las patillas
a y ,# del mismo.
Comprobar el correcto funcionamiento de otro cualuiera de los 6 inversores existentes en el
"#$#.
C=AD2=P$E I%1E23I4% $(5ICA6 P2AC8ICA %o.2
(,9E8I1(3 DE $A P2AC8ICA.: 1n4lisis experimental del comportamiento de los inversores
en serie.
E3<=E"A DE "(%8A9E.:
1

DE3A22($$( DE $A P2AC8ICA
,. 3i la patilla del circuito integrado se cortocircuita a tierra, indicar el nivel lgico de la patilla ,$
de salida del monta6e de la figura anterior. &arriba(.
2. 73e nota a simple vista, alg8n retardo en la propagacin del estado lgico a lo largo de los
inversores en serie9.
Indicar el tiempo de retardo en un circuito integrado ::% est4ndar.
5. /ellenar el diagrama de tiempos correspondiente al pulsador 1, mostrado en la siguiente
figura+

1&pulsador(
, &tensin c.c.(---------------------------------------------------------------------------------------
: & indicador ( ----------------------------------------------------------------------------------------
# & tensin c.c. ( --------------------------------------------------------------------------------------
; & indicador ( ---------------------------------------------------------------------------------------
I%1E23(2 $45IC( "(3. P2AC8ICA %o. 3.
(,9E8I1(3 DE $A P2AC8ICA.: Funcionamiento y caracter<sticas de los inversores lgicos
fabricados con la tecnolog<a =>3.
DIA52A"A DE C(%E;I(%AD( DE$ CI2C=I8( I%8E52AD(.:
,6 ,) ,# ,5 ,2 ,, ,$ ?

@suema del monta6e.-
2
1 2 3 4 5 6 11 10
S T U V W
Salida
4 / 6 del 7404
1 2 3 4 5 6 7 8
Entrada
Sin !l"ar
#!l"ad$
%&
%&
404'
Alimentacin
1; + 5 V
8; Tierra
3 :
1

%(8A 6 :Angase en cuenta ue las patillas , y B del #$#? Can de conectarse a los polos de la
alimentacin.
DE3A22($$( DE $A P2AC8ICA 6
,. 3i la patilla 5 ueda al aire, indicar el nivel lgico de la patilla 2.
2. Indicar todas las diferencias conocidas entre las caracter<sticas de los inversores =>3 y los de
la familia ::%.
5. /ellenar el diagrama de tiempos mostrado en la siguiente figura.
0ulsado
1 &pulsador(
5 &tensin c.c.(---------------------------------------------------------------------------------------
: & indicador ( ----------------------------------------------------------------------------------------
2 & tensin c.c. ( --------------------------------------------------------------------------------------
$A P=E28A $(5ICA A%D >?@. P2AC8ICA %o. 4.
(,9E8I1(3 DE $A P2AC8ICA.: Familiarizarse con el comportamiento y las caracter<sticas de
las puertas 1!- integradas.
DIA52A"A DE C(%E;I(%AD( DE$ CI2C=I8( I%8E52AD(6
,# ,5 ,2 ,, ,$ ? B


EsAuema del montaBe.:
0
3
Salida Entrada
3 2
Sin !l"ar
7408
1 2 3 4 5 6 7

Alimentacin
14; + 5 V
7; Tierra
Entrada"
Salida
1 / 4 del 7408
A
(
S
T
3
1
2
,. 1limentacin de un integrado por " & - ( y el pin ,# & D (.
2. Cuando el interruptor est4 abierto, se toma el , lgico.
5. Cuando el interruptor esta cerrado, se tiene el $ lgico.
#. 3e saca la tabla de verdad.
P2AC8ICA %o. 4A
DE"(382ACI4% DE$ P=%8( $45IC(.
@l punto lgico se comporta como una compuerta 1!-.
*cc
D ,# ,5 ,2 ,, ,$ ? B
, 2 5 # ) 6

=ediante esta compuerta se demuestra el punto lgico ue consiste en ue un punto se unen
varias se'ales, y para obtener la respuesta se analiza como si se tratase de una compuerta 1!-,
esta compuerta nos indica ue si una de las entradas es igual a $, la salida es $.
P2AC8ICA %o. 4,
DE"(382ACI(% DE$ P=%8( $(5IC(
4
SA)*+A
Tierra
7
0
0
1
0
1
1
0
1
0
SA)*+A
7404
P2AC8ICA %o. 4C
DI3EC( DE =% CA%DAD( E$EC82(%IC(
A , C D E
$ $ $ $ $
$ $ $ , $
$ $ , $ $
$ $ , , $
$ , $ $ $
$ , $ , $
$ , , $ $
$ , , , $
, $ $ $ $
, $ $ , ,
, $ , $ $
, $ , , $
, , $ $ $
, , $ , $
, , , $ $
, , , , $
E E
31%I-1 + @ F , 1 G C -
C(%82($ 2E"(8( E$EC82(%IC(.
DE3A22($$( DE $A P2AC8ICA
,. 3i las patillas , y 2 del "#$B uedan al aire &sin conectar( indicar el nivel lgico de la patilla 5.
2. Hn cortocircuito a tierra de las patillas , y 2, 71 ue nivel lgico fuerza a la salida de la puerta
ue constituye9
5. /ellenar el diagrama de tiempos de la figura siguiente.
1 &interruptor(
G &interruptor(
3 &indicador( - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
: &indicador( - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -
5
&errad$
A,iert$
&errad$
A,iert$
1
A
(
&
+
C(",I%ACI(% DE P=E28A3 $(5ICA3 A%D6 P2AC8ICA %o. !
(,9E8I1( DE $A P2AC8ICA.: 1nalizar, experimentalmente, el comportamiento de un con6unto
de puertas 1!- interconectadas y averiguar la ecuacin lgica a la ue responde.
E3<=E"A DE$ "(%8A9E.:
DE3A22($$( DE $A P2AC8ICA6
,. >btener la ecuacin lgica a la ue el esuema de la figura anterior responde.
2. 3i el interruptor C se aver<a e introduce siempre a un nivel lgico ba6o, indicar en ue
5. Completar el diagrama de los tiempos de las siguientes figuras.
A
,
C
D
3
8
=
C("P2(,ACI(% DE$ 8E(2E"A DE "(25A%. P2AC8ICA %o. #.
(,9E8I1( DE $A P2AC8ICA.: -emostrar, experimentalmente, la validez de uno de los teoremas
de =>/.1!+
1 D G F 1 . G
E3<=E"A DE$ "(%8A9E.:
6
4
5
&
+
A
(
1
2
10
'
12
13
3
6
S T
8
11
U
7408
1
2
3
A
B
S
1
3
2
4
7404
7408
DE3A22($$( DE $A P2AC8ICA6
,. Completar la tabla de verdad de la siguiente figura+
A , A D , A . ,
A D , A . ,
A D ,
$ $
$ ,
, $
, ,
2. Comprobar, experimentalmente, el comportamiento del esuema de la figura perteneciente al
esuema del monta6e de la pagina anterior, e indicar a ue columna de la tabla de verdad
anterior corresponde.
5. Indicar como demuestra el esuema de la figura anterior, el teorema de morgan arriba
enunciado.
#. 7 Cu4l es el interAs del teorema de morgan, deducido en la practica9
). 7Iue tipo de puerta lgica sustituye a todo el circuito refle6ado en la figura anterior9
$A P=E28A %A%D6 P2AC8ICA %o. &
(,9E8I1( DE $A P2AC8ICA.: Comprobar, en la realidad, el comportamiento de una puerta
!1!- integrada.
DIA52A"A DE C(%E;I(%AD( DE$ CI2C=I8( I%8E52AD(
@l presente gr4fico se encuentra en la p4gina siguiente+
,# ,5 ,2 ,, ,$ ? B
E3<=E"A DE "(%8A9E.
DE3A22($$( DE $A P2AC8ICA6
,. /ellenar la tabla de verdad de la siguiente figura, comprobando el resultado en la pr4ctica.
A , 3
$ $ ,
$ ,
, $
, ,
7
7400
1 2 3 4 5 6 7

Alimentacin
14; + 5 V
7; Tierra
A
B
S
6
4
5
2. Indicar el estado de 3 si las patas # y ) uedan al aire. -educir la respuesta.
5. Con una puerta !>/ y los inversores ue se deseen, dibu6ar el diagrama lgico al ue
esuema de la figura superior perteneciente al esuema de monta6e responde.
#. 3i se cortocircuitan entre s< las patillas # y ) del circuito integrado "#$$, 7Cu4l ser4 el estado
de lgico de 39
C(",I%ACI(% DE P=E28A36 P2AC8ICA %o. '
(,9E8I1( DE $A P2AC8ICA.: Interconexionar diferentes puertas y analizar su funcionamiento.
E3<=E"A DE "(%8A9E.:
DE3A22($$( DE $A P2AC8ICA.:
,. >btener la formula lgica simplificada a la ue el esuema o la figura anterior responde.
2. @n ue casos 3 y : poseen el mismo estado lgico.
5. Completar el diagrama de tiempos de la siguiente figura, al mismo tiempo ue se va
implementando en la pr4ctica.
A
,
C
D
3
8
#. /ealizar el esuema lgico anterior &primera(, usando 8nicamente puertas lgicas !>/.
$A P=E28A (26 P2AC8ICA %o. )
(,9E8I1( DE $A P2AC8ICA.: Comprobar el funcionamiento de varias puertas >/
interconectadas.
DIA52A"A DE C(%E;I(%AD( DE$ CI2C=I8( I%8E52AD(6
8
EsAuema del montaBe.:
DE3A22($$( DE $A P2AC8ICA6
,. -educir la ecuacin lgica a la ue el esuema de la figura anterior responde.
2. /ellenar la tabla de verdad siguiente, de forma pr4ctica es decir, al mismo tiempo ue se va
comprobando en la realidad, mediante el esuema de la figura anterior.
'
Alimentacin
14 ; + 5-
7 . Tierra
8 4 2 1
A , C D 3 8
$ $ $ $ $
, $ $ $ ,
$ , $ $ ,
$ $ , $ ,
$ $ $ , ,
, , $ $
$ $ , ,
, $ , $
$ , $ ,
$ , , $
, $ $ ,
, , , $
$ , , ,
, $ , ,
, , $ ,
, , , ,
P=E28A3 %(26 P2AC8ICA %o. 1*
(,9E8I1(3 DE $A P2AC8ICA.: @studiar el comportamiento real de las puertas !>/.
DIA52A"A DE C(%E;I(%AD( DE$ CI2C=I8( I%8E52AD(.
E3<=E"A DE$ "(%8A9E.:
DE3A22($$( DE $A P2AC8ICA6
,. 1veriguar la ecuacin lgica al ue el esuema de la figura anterior responde.
2. /esolver el esuema lgico de la figura anterior, empleando exclusivamente puertas lgicas
!1!-.
5. Completar pr4cticamente el diagrama de tiempos de la siguiente figura+
A
10
Alimentacin
14 ; + 5-
7 . Tierra
,
C
3
$A3 P=E28A3 E;(26 P2AC8ICA %o. 11
(,9E8I1(3 DE $A P2AC8ICA.: 1nalizar el comportamiento y Cabituarse a la manipulacin de
las puertas >/ @JC%H3I*13 o @J>/.
DIA52A"A DE C(%E;I(%AD( DE$ CI2C=I8( I%8E52AD(.
E3<=E"A DE$ "(%8A9E.:
DE3A22($$( DE $A P2AC8ICA6
,. Cuando 3 E ,, como debe estar los cuatros interruptores de entrada.
2. -efinir la ecuacin lgica del esuema de la figura anterior.
5. /esolver el esuema de la figura anterior con puertas !>/ solamente.
#. Completar pr4cticamente el diagrama de tiempos de la siguiente figura+
,A3C=$A ? F$IP / F$(P3.
,A3C=$A 2 / 3 C(% P=E28A3 %(26 P2AC8ICA %o. 1.
(,9E8I1( DE $A P2AC8ICA.: =ontar una b4scula partiendo de puertas lgicas y comprobar su
funcionamiento.
E3<=E"A DE "(%8A9E.:
11
Alimentacin
14 ; + 5-
7 . Tierra
DE3A22($$( DE $A P2AC8ICA+
,. Indicar uA estados debe cumplir 1 y G para obtener en las salidas la condicin de
KIndeterminacinL.
2. 7IuA estados deben tener las entradas 1 y G de la b4scula para ue los dos led de salida, H y
*, permanezcan apagados.
5. Completar el diagrama de tiempo de la siguiente figura.
A
,
= ><@
1 ><@
,A3C=$A 2 / 3 C(% P=E28A3 %A%D6 P2AC8ICA %o. 2
(,9E8I1( DE $A P2AC8ICA.: =ontar una b4scula con puertas K!1!-L estudiar su
funcionamiento y encontrar las diferencias con las
dise'adas con puertas !>/.
E3<=E"A DE "(%8A9E6
12
DE3A22($$( DE $A P2AC8ICA6
,. Indicar ue estados de las entradas 1y G provocan en las salidas de condicin de
KIndeterminacinL.
2. @xplicar, brevemente, las diferencias entre el funcionamiento de la b4scula / M 3 con puertas
!>/ y la confeccionada con puertas !1!-.
5. /ellenar el diagrama de tiempos de la figura siguiente+
A
,
C
D
,A3C=$A 2 / 3 C(% E%82ADA3 DE 2E$(9 ( DE AC8I1ACI4%6 P2AC8ICA %o. 3
(,9E8I1(3 DE $A P2AC8ICA.: 1umentar la comple6idad de los monta6es con puertas,
realizando una b4scula con puertas !1!- y con una entrada de relo6. Comprobar el
funcionamiento y la utilidad de este tipo de b4scula.
E3<=E"A DE "(%8A9E.:
13
DE3A22($$( DE $A P2AC8ICA.:
,. Indicar cu4l ser4 el estado de las salidas si los tres interruptores de entrada est4n cerrados,
introduciendo nivel ,. /azonar la respuesta.
2. 7N si los tres interruptores est4n abiertos, generando un nivel $9
5. Indicar la funcin de la entrada Cp.
#. Completar el diagrama de tiempos de la siguiente figura.
31
21
CP
Patilla )
Patilla 13
<
E
<
,A3C=$A 8IP( D6 P2AC8ICA %o. 4.
(,9E8I1( DE $A P2AC8ICA.: Comprobar el funcionamiento real de una b4scula tipo -,
montada con puertas !1!-.
E3<=E"A DE "(%8A9E.:
14
DE3A22($$( DE $A P2AC8ICA6
,. 7@n ue ocasiones estar4n al mismo nivel las patillas , y # del circuito integrado "#$$ usado
en el monta6e9
2. 7Cu4l ser4 el estado de las entradas para ue se produzcan la condicin de
KindeterminacinL9
5. IuA venta6a fundamental supone la b4scula - con relacin a las / M 39.
#. Completar el diagrama de tiempos de la figura siguiente.
Patilla 1 >&4**@
Patilla 2 - ! >&4**@
Patilla ' >&4**@
Patilla 1 >&4**@
F$IP / F$(P I%8E52AD( DE$ 8IP( D6 P2AC8ICA %o. !.
(,9E8I1( DE $A P2AC8ICA.: Comprobar el funcionamiento KF%I0 - F%>0L integrado en un cCip
y analizar la actuacin de las entradas K0/@3@: y C%@1/L.
DIA52A"A DE C(%E;I(%AD( ? 8A,$A DE 1E2DAD DE C.I. &4&4.:
:abla de la verdad
15
Entrada
D
3alida
<
3alida
<
% & $ ( % & $ ( O & , (
O & , ( O & , ( % & $ (
E3<=E"A DE$ "(%8A9E.:
DE3A22($$( DE $A P2AC8ICA6
,. Completar el diagrama de tiempos de la siguiente figura y analizar el comportamiento de las
entradas 0/ y C%/.
CP
P2
C$2
D
<
<
F$IP / F$(P I%8E52AD( DE$ 8IP( 9 / G6 P2AC8ICA %o. #.
(,9E8I1(3 DE $A P2ACI8CA.: =ane6ar el KFI%0 - F%>0L P M Q y analizar sus diferencias con
los restantes tipos de KF%I0 - F%>0L.
DIA52A"A DE C(%E;I(%AD( ? 8A,$A DE 1E2DAD DE$ C.I. &4&3.
16
1 2 3 4 5 6 7 8 ' 10 11 12
E3<=E"A DE "(%8A9E.:
DE3A22($$( DE $A P2AC8ICA.:
,. @stando las entradas P y Q a nivel ,, 7Cu4ntas veces pasa I a nivel , si se aplican 5#
impulsos de relo6 por Cp9.
2. Completar el diagrama de tiempo de la siguiente figura.
04gina siguiente.
C(%8AD(2E3 ? 2E5I382(3
C(%8AD(2 ,I%A2I(6 P2AC8ICA %o.1.
(,9E8I1( DE $A P2AC8ICA.: @studiar experimentalmente la evolucin de un contador
asincrnico compuesto por dos flip M flops P MQ.
Entrada
9
Entrada
G
3alida
<
% & $ ( % & $ ( In
% & $ ( O & , ( % & $ (
O & , ( % & $ ( O & , (
O & , ( O & , ( In
17
E3<=E"A DE "(%8A9E6
DE3A22($$( DE $A P2AC8ICA6
,. Completar el diagrama de tiempos ue se presenta en la siguiente figura+
2. Cada cuantos impulsos los indicadores marcados con , y 2 son $ &1pagados(
simult4neamente9
5. @xplicar brevemente, la razn por lo ue las entradas P y Q de los flip M flops est4n al aire &sin
conectar(.
#. Construir la tabla de la verdad a la ue responde el circuito de esta pr4ctica &p4gina
anterior(.
C(%8AD(2 ,CD6 P2AC8ICA %o. 2
(,9E8I1( DE $A P2AC8ICA.:Comprobar pr4cticamente y analizar el funcionamiento de un
contador GC- &binario codificado en decimal(.
18
E3<=E"A I%8E2%( ? DI382I,=CI(% DE PA8I$$A3 DE$ C.I. &4)*
E3<=E"A DE "(%8A9E6
DE3A22($$( DE $A P2AC8ICA6
,. Completar el siguiente diagrama de tiempos.
A
F
,
<A
<,
1'
<C
<D
2. Cada cuantos impulsos de relo6 cambia el indicador B9
5. -ibu6ar la tabla de verdad de este contador.
DI1I3(2 P(2 D(36 P2AC8ICA %o. 3
(,9E8I1(3 DE $A P2AC8ICA.: 3e trata de exponer de forma pr4ctica del C.I. "#?$ como
divisor por dos+
E3<=E"A DE "(%8A9E6
DE3A22($$( DE $A P2AC8ICA6
,. Completar el diagrama de tiempos ue se exponen en la siguiente figura.
2. Calcular la relacin entre la frecuencia de entrada, F y la salida.
5. Comprobar el funcionamiento de los pulsadores encargados de la puesta a $ y de la puesta a
nueve.
#. @n uA ocasiones est4n I1 y IC simult4neamente a ,.
A
,
F
<A
<,
<C
<D
C(%8AD(2 ,I<=I%A2I(6 P2AC8ICA %o. 4
(,9E8I1(3 DE $A P2AC8ICA.: /ealizacin pr4ctica y comprobacin del funcionamiento de un
contador biuinario.
E3<=E"A DE$ "(%8A9E6
20
DE3A22($$( DE $A P2AC8ICA6
,. /ellenar el diagrama de tiempos de la siguiente figura.
A
,
F
<A
<,
<C
<D
2. /ealizar la tabla de verdad del contador biuinario.
5. @n ue ocasiones est4n activados &encendidos( simult4neamente los cuatros diodos led9
2E5I382( DE DE3P$AHA"IE%8(. P2AC8ICA %o. !
(,9E8I1(3 DE $A P2AC8ICA.: Construccin de un registro de desplazamiento de cuatro bits y
evolucin experimental de los flip M flops de los ue consta.
E3<=E"A DE "(%8A9E6
DE3A22($$( DE $A P2AC8ICA6
,. /ellenar el diagrama de tiempos de la siguiente figura.
21
,
F
A
<1
<2
<3
<4
2. Cuantos impulsos de relo6 son necesarios para vaciar completamente el registro de
desplazamiento9
5. @n uA momento de la se'al de relo6 se efect8a la transferencia de bits en los flip M flops.
#. C4rguese el dato ,$,$ en el registro.
C(DIFICAD(2E3 / DEC(DIFICAD(2E3 ? "=$8IP$E;(2E3.
DI3P$A? DE & 3E5"E%8(36 P2AC8ICA %o. 1
(,9E8I1(3 DE $A P2AC8ICA.: Comprobar el funcionamiento real de un display de "
segmentos, activando cada uno de ellos de forma independiente a travAs de unas resistencias e
interruptores
E3<=E"A DE "(%8A9E6
%(8A6 @l negativo del display se proporciona a travAs de los interruptores &conectados a tierra(.
-iodos del 4nodo com8n.
DE3A22($$( DE $A P2AC8ICA6
,. 1ctivar los segmentos adecuados para ue se visualicen los n8meros del $ al ? e indicarlos en
la tabla siguiente+
$+ )+
,+ 6+
2+ "+
5+ B+
#+ ?+
2. 1ctivar los segmentos adecuados para visualizar la letra 1.
5. 1ctivar e ir indicando los diodos ue se deben encender para obtener todas las letras posibles
del abecedario.
C(DIFICAD(2 ,CD A & 3E5"E%8(36 P2AC8ICA %o. 2.
(,9E8I1(3 DE $A P2AC8ICA.: Comprobar, experimentalmente, el comportamiento de un
codificador ue recibe un cdigo GC- y lo transforma en el cdigo correspondiente a los displays
de " segmentos, donde se visualiza, en decimal dicCo cdigo de entrada.
22
E3<=E"A DE$ "(%8A9E.:
%(8A6 @l negativo o tierra del display :I% 5,2 se proporciona a travAs del "##".
DE3A22($$( DE $A P2AC8ICA6
,. @xperimentar pr4cticamente y apuntar en la siguiente tabla, el signo ue visualiza el display
para condiciones expuestas. EEE EEEE
a( 1 F ,R G F $R C F ,R - F $R %: F ,R /GI F ,
EEE EEEE
b( 1 F $R G F ,R C F $R - F $R %: F ,R /GI F ,
EEE EEEE
c( 1 F $R G F $R C F ,R - F ,R %: F ,R /GI F ,
EEE EEEE
d( 1 F $R G F $R C F $R - F $R %: F $R /GI F ,
EEE EEEE
e( 1 F $R G F ,R C F $R - F $R %: F ,R /GI F $
EEEE
2. Indicar ba6o ue condiciones se ilumina /G>.
5. /azonar la visualizacin ue se produce en el apartado C de la tabla anterior.
#. 7@s posible, con los # interruptores de entrada visualizar la letra @9. Conseguirlo si es posible
pr4cticamente y razonar la respuesta.
C(%8AD(2 I DEC(DIFICAD(2 ,CD A & 3E5"E%8(36 P2AC8ICA %o. 3
(,9E8I1(3 DE $A P2AC8ICA.: 1 base de un contador ya conocido utilizar el codificador y el
display para la visualizacin del conta6e.
E3<=E"A DE$ "(%8A9E6
23
%(8A6 0ara el normal funcionamiento del circuito, %: y /GI deben estar a nivel ,.
DE3A22($$( DE $A P2AC8ICA6
,. 1plicar impulsos de relo6 a la entrada del circuito de la figura anterior y a la vista del
funcionamiento, explicar brevemente la funcin de cada uno de los circuitos integrados.
2. 7IuA sucede en el conta6e en el caso de ue durante el mismo, /GI F $9
5. 7N si /GI F , y %: F $9
#. 7Cu4l es el flanco de los impulsos de relo6 aplicados a F ue produce el incremento del
contador9
). 7Cada cu4ntos impulsos implicados en F, pasa el display por el valor 59
DEC(DIFICAD(2 2 A 46 P2AC8ICA %o. 4
(,9E8I1(3 DE $A P2AC8ICA.: =onta6e y comprobacin del funcionamiento de un decodificador
de dos entradas &cdigo binario( a cuatro salidas. 3e emplear4n puertas lgicas simple.
E3<=E"A DE$ "(%8A9E6
DE3A22($$( DE $A P2AC8ICA6
,. /ellenar la tabla de la siguiente figura, anotando los niveles de los indicadores.
A , 3* 31 32 33
$ $
$ ,
, $
, ,
24
2. 3i el inversor presente tras el pulsador 1 se cortocircuita, indicar los cambios ue se
producir<an en la tabla anterior.
"=$8IP$E;(2 ' A 16 P2AC8ICA %o. !.
(,9E8I1(3 DE $A P2AC8ICA.: =onta6e y puesta en marcCa de un circuito integrado multiplexor
de B entradas a , salida &"#2),(.
E3<=E"A DE$ "(%8A9E6
DE3A22($$( DE $A P2AC8ICA.:
,. Colocar a nivel de cero los interruptores I, P y Q de seleccin y comprobar como el estado del
interruptor de entrada 1 se refle6a o sale por 3, indicador ue visualiza la salida del multiplexor.
2. /epetir el apartado anterior con todas las combinaciones de los interruptores I, P y Q,
comprobando en cada caso cu4l es la entrada ue se refle6a en el indicador 3 de salida.
1notar los resultados.
5. Confeccionar la tabla de verdad de este multiplexor.
5E%E2AD(2 I DE8EC8(2 DE PA2IDAD PA2. P2AC8ICA %o. #.
(,9E8I1(3 DE $A P2AC8ICA.: Comprobar experimentalmente, el monta6e y funcionamiento de
un generador de paridad par, as< como el de un detector de la misma paridad, empleando en la
construccin puertas lgicas simples.
E3<=E"A DE$ "(%8A9E.: -e acuerdo a la figura siguiente se monta un generador de paridad
par.
DE3A22($$( DE $A P2AC8ICA6
,. Completar la tabla de verdad ue se obtiene con el monta6e de la figura anterior.
A , 3a 3 P
$ $
, $
$ ,
, ,
2. 1 continuacin realizar el monta6e de un detector de paridad par ue responda al esuema de
la siguiente figura.
5. Confeccionar la tabla de verdad correspondiente al esuema de la figura anterior, razonando
los resultados pr4cticos obtenidos en su realizacin.
25
E$E"E%8(3 A2I8"E8IC(3 DI5I8A$E3.
3="AD(2 C("P$E8( C(% ACA22E(6 P2AC8ICA %o. 1.
(,9E8I1(3 DE $A P2AC8ICA.: 1 base de puertas lgicas, montar un sumador completo.
0osteriormente, analizar su funcionamiento.
E3<=E"A DE$ "(%8A9E.:
DE3A22($$( DE $A P2AC8ICA6
,. Hna vez montado el esuema de la figura anterior, llenar la tabla de verdad siguiente.
A , C 3uma A D ,
3s
Acarreo
3c
$ $ $
$ , $
, $ $
, , $
$ $ ,
$ , ,
, $ ,
, , ,
2. Comparar la tabla de verdad obtenida con los algoritmos aritmAticos a los ue responde la
suma de dos bits con acarreo previo.
5. Indicar el tipo de sumador &serie o paralelo( ue emplea varios circuitos como el descrito en
esta pr4ctica para conseguir la suma de n8meros de varios bits.
2E38AD(2 C("P$E8( C(% $$E1ADA. P2AC8ICA %o. 2.
(,9E8I1(3 DE $A P2AC8ICA.: =onta6e y funcionamiento de un restador completo de dos bits
con llevada, a base de puertas lgicas simples.
26
E3<=E"A DE$ "(%8A9E.:

DE3A22($$( DE $A P2AC8ICA6
,. %lenar experimentalmente la tabla de verdad siguiente.
2. Comparar la tabla anterior con los algoritmos de la resta con llevada.
5. -ibu6ar el esuema de un restador para n8meros compuestos de 5 bits, empleando como
base el esuema de la presente pr4ctica.
A , C 2esta A / ,
3r
$levada
3c
$ $ $
$ , $
, $ $
, , $
$ $ ,
$ , ,
, $ ,
, , ,
=%IDAD $(5IC( A2I8"E8ICA >A$=@6 P2AC8ICA %o. 3.
(,9E8I1(3 DE $A P2AC8ICA.: Comprobar experimentalmente el funcionamiento de una 1%H,
implementada por el circuito integrado "#,B, &opera con bits(.
E3<=E"A DE "(%8A9E.: /ealizar el monta6e mostrado en la figura siguiente, bas4ndose en el
circuito integrado "#,B,.

27
DE3A22($$( DE $A P2AC8ICA.:/ellenar los resultados de salida ofrecidos en la tabla de la
siguiente figura, interpretando el significado de las operaciones denominadas+ m4s, menos, D y -.
(peracin 3eleccin Carr-
Cn
"odo
"
Dato A Dato , 3alida
F F
1 m4s G
,$$, , $ $$,, $,$,
F F
1 menos G
$,,$ $ $ ,$$, $,,,
F F 1 . G ,$,, J , $,,$ $$,,
F F 1 D G ,,,$ J , ,,$$ $$$,
F F 1 S G $,,$ J , $,$, ,,$$
%(8A6 %as entradas Carry &Cn( y =odo &=(, se conectan al positivo o al negativo de la
alimentacin, seg8n se precise en ellas un nivel , $.
%a entrada &=( selecciona la forma de operar de la 1%H &%gica o 1ritmAtica(.
J F diferente
"E"(2IA3 C(% 3E"IC(%D=C8(2E3.
"E"(2IA 2A% E38A8ICA DE C(%FI5=2ACI(% 1# + 46 P2AC8ICA %o. 1.
(,9E8I1(3 DE $A P2AC8ICA.: Comprobacin del funcionamiento de una memoria /1=
est4tica de 6# bit con una matriz compuesta de ,6 palabras de # bits cada una.
E3<=E"A DE$ "(%8A9E6
/ealizar de acuerdo a la siguiente figura.
%(8A6 %os datos de salida &3, a 3#( se obtienen invertidos respecto a los de entrada &-, a -#(.
28
DE3A22($$( DE $A P2AC8ICA6
,. =ontar el circuito de la figura anterior, poniendo el interruptor KIL &lectura - escritura(
a nivel ,, &lectura(.
3eleccionar una l<nea cualuiera por medio de los interruptores 1 a - e introducir un dato a
travAs de los interruptores @ a O.
1 continuacin, pasar el interruptor I a nivel $ y, seguidamente, a nivel ,, con lo ue se
consigue la grabacin de los datos en la memoria.
2. /epetir la operacin anterior, eligiendo, por una parte diferentes cdigos para los interruptores
1 a - ue seleccionan unas de las ,6 l<neas o palabras de la memoria y, por otra, introducir en
cada una diferentes datos mediante los interruptores @ a O. Ir anotando, para cada l<nea, cu4l
es el dato ue se introduce.
5. Hna vez llenas las ,6 palabras con los datos deseados, colocar el interruptor I a nivel , e ir
seleccionando las diferentes palabras, comprobando ue los datos de salida visualizados por
los led corresponden con los de entrada ue se grabaron previamente &o6o con la inversin(.
#. Finalmente, grabar el dato binario ,,,, en todas las l<neas o posiciones de memoria.
0osteriormente, comprobar la correcta grabacin.
). -esconectar la fuente de alimentacin del circuito y, a continuacin, comprobar el contenido
de las ,6 posiciones.
Ing. El0ctrico 9os0 Antonio ,aJurto 2oldn
2'
Andres 5onJalo Constante "urillo
Hniversidad %aica @loy 1lfaro de =anabi
@cuador
papipapicmTCotmail.com
30