Está en la página 1de 14

DIAGRAMA A BLOQUES DE UNA COMPUTADORA

BUS DE DATOS: Interconecta los dispositivos de entrada/salida, la memoria


RAM y el CU!
BUS DE DIRECCIO"ES: Se #tili$a para direccional las localidades de memoria
y los dispositivos de entrada/salida!
ROCESADOR
Se considera el cere%ro de la comp#tadora !Controla la
operaci&n de la comp#tadora y lleva a ca%o las '#nciones del
procesamiento de datos! (eneralmente se le conoce como
cp# por la si)la en in)les de central process #nit! Esta
'ormado por la #nidad de control la #nidad aritm*tica l&)ica y
re)istros!
+a #nidad de control es el n,cleo del procesador s#s '#nciones son:
A- +eer e interpretar las instr#cciones de los pro)ramas!
B- Diri)ir la operaci&n de los componentes internos del procesador!
C- Controlar el 'l#.o de entrada/salida de pro)rama y datos en RAM!
+A U"IDAD DE CO"TRO+ ESTA /ORMADA OR:
RE(ISTRO DE I"TRUCCIO": Contienen la con'i)#raci&n 0#e identi'ica a la
instr#cci&n 0#e en ese momento se esta e.ec#tando!
RE(ISTRO DE ROOSITO (E"ERA+: Memorias de alta velocidad 0#e
almacena los datos 0#e re0#ieren procesamiento inmediato e in'ormaci&n de
control!
CO"TADOR DE RO(RAMA: Contiene la direcci&n de RAM de la si)#iente
instr#cci&n 0#e se e.ec#tara! Al inicio contiene la primera direcci&n del
pro)rama! Cada ve$ 0#e se termina #na instr#cci&n, se incrementa
a#tom1ticamente en #no!
RE+O2: El relo. es #n circ#ito oscilador 0#e )enera p#lsos a #na 'rec#encia
constante! Estos p#lsos sincroni$an la e.ec#ci&n de cada instr#cci&n! Si en #na
comp#tadora el relo. tiene #n periodo de 344ns se dice 0#e tra%a.a a 34 M 5$!
E+ DECODI/ICADOR: Se encar)a de e6traer el c&di)o de operaci&n de la
instr#cci&n 0#e esta en el re)istro de instr#cci&n lo anali$a y determina el
con.#nto de pasos elementales en 0#e se descompone esa instr#cci&n
concreta y emite, a trav*s del sec#anciador, las se7ales necesarias al resto de
elementos para s# e.ec#ci&n!
E+ SECUE"CIADOR: Env8a mediante el %#s de datos se7ales de controla
tam%i*n llamadas microordenes a los componentes del sistema! Estas
microordenes sincroni$adas por el relo. 5acen 0#e se vaya e.ec#tando la
instr#cci&n!


U"IDAD ARITMETICA +O(ICA
Se le conoce como al#, si)las en in)les de 9arit5metic lo)ia #nit -! Es #n
con.#nto de circ#itos electr&nicos di)itales 0#e reali$an operaciones aritm*ticas
y l&)icas elementales! Se com#nica con las otras #nidades a trav*s del %#s! +a
al# esta constit#ida por :
Circ#ito operacional: Es #n con.#nto de
comp#ertas %1sicas or)ani$adas en
di'erentes arre)los para llevar aca%o las
operaciones!
Re)istros de entrada: (#ardan los datos
0#e necesita #na instr#cci&n para ser
e'ect#ada
Ac#m#lador: (#arda los res#ltados de las operaciones reali$adas por el circ#ito
operacional! Se conecta con los re)istros de entrada 9en caso de encadenaci&n-
y con el %#s de datos para la transmisi&n de res#ltados a la #nidad de control o a
la memoria!
Re)istro de estado: (r#po de %iesta%les 0#e )#ardan condiciones de la ,ltima
operaci&n 0#e p#eda a'ectar a operaciones posteriores
MEMORIA RIMARIA
Circ#itos donde se almacenan en 'orma temporal los pro)ramas y los datos!
+a in'ormaci&n procesada por el cp# se almacena normalmente en la memoria
principal 5asta 0#e termina la e.ec#ci&n del pro)rama! E6isten di'erentes tipos de
memoria primaria:
ROM 9read only memory-! :iene pro)ramada de 'a%rica
solo p#ede leerse #n e.emplo es el %ios
/las5: 9memoria instant1nea- memoria no vol1til 0#e el #s#ario p#ede alterar
es parte de m#c5os dispositivos de entrada/salida y de almacenamiento!
Cac5e: Tra%a.a de 'orma similar a la ram pero acelera y 'acilita a#n m1s la
transmisi&n de datos e instr#cciones! Se dice 0#e es ; o < veces m1s r1pida
0#e la ram pero es m#c5o mas cara se #%ica entre el procesador y la ram
RAM 9random access memory- memoria de lect#ra/escrit#ra #s#almente se
conoce como memoria principal todos los pro)ramas y datos de%en tras'erirse a
ram desde #n dispositivo de entrada! +a memoria esta dividida en celdas
n#meradas consec#tivamente! A esta n#meraci&n se le conoce como direcci&n
de memoria! +a memoria ram es vol1til!
E+EME"TOS DE U"A MEMORIA
3- Re)istro de memoria de datos contiene la direcci&n de memoria de celda en
la 0#e se va a reali$ar #na operaci&n de lect#ra o de escrit#ra!
=- Re)istro de intercam%io de memoria en operaciones de lect#ra reci%e el
dato 0#e se lee para enviarle a otra #nidad a trav*s del %#s! Si la operaci&n
es escrit#ra entonces el %#s reci%e #n dato procedente de otra #nidad!
>- Selector de memoria: conecta la celda con la 0#e va a reali$ar #na
operaci&n con el re)istro de intercam%io de memoria
MEMORIA SECU"DARIA
Son los diversos dispositivos en los c#ales se almacena in'ormaci&n en 'orma
semipermanente !los datos de almacenan en la memoria sec#ndaria y l#e)o se
llevan a la memoria ram act#almente e6iste #na )ran variedad de medios de
almacenamiento sec#ndario entre estos podemos mencionar: disco 'le6i%le
cintas ma)n*ticas disco d#ro CD ROM dvd etc!
CICLO de Instruccin
+a e.ec#ci&n de #na instr#cci&n invol#cra dos 'ases: la primera es la 'ase de
%,s0#eda de la instr#cci&n
En donde se 5ace la trans'erencia de la instr#cci&n 0#e se va a e.ec#tar desde
la RAM a la Unidad de Control! +a se)#nda es la 'ase de e.ec#ci&n la c#al
consiste en la reali$aci&n de todas las acciones 0#e


Con'orman la instr#cci&n en s8!
FASE DE BUSQUEDA

3- +a #nidad de control env8a #n micro orden para 0#e el Contador de
ro)rama pase s# contenido
Al Re)istro de Direcci&n de Memoria!
=- El selector activa la celda!
>- El contenido de la celda pasa al Re)istro de Intercam%io de Memoria
?- +a instr#cci&n pasa al Re)istro de Instr#cci&n
;- El Decodi'icador anali$a la instr#cci&n, se prepara para activar el circ#ito 0#e
reali$a la operaci&n En la A+U e in'orma al sec#enciador!
<- El contador de pro)rama se a#to incrementa en 3!
FASE DE EJECUCIN
3! Se transmite la direcci&n de la primera instr#cci&n del Re)istro de Instr#cci&n
al Re)istro de Direcci&n de Memoria!
=! El selector conecta la celda al Re)istro de Intercam%io de Memoria y e6trae
el operando 3!
>! El operando pasa del Re)istro de Intercam%io de Memoria al Re)istro de
Entrada 3!
?! Se transmite la direcci&n del se)#ndo operando del Re)istro de Instr#cci&n
al Re)istro de Direcci&n de Memoria!
;! El selector conecta la celda al Re)istro de Intercam%io de Memoria y e6trae
el operando >!
<! El operando pasa del Re)istro de Intercam%io de Memoria al Re)istro de
Entrada =!
@! El sec#enciador manda #n micro orden a la A+U para 0#e e.ec#te la
operaci&n! El res#ltado se (#arda en el Ac#m#lador!
A! El res#ltado pasa de la Al# al Re)istro de Intercam%io de Memoria!
B! Se trans'iere la direcci&n donde se va a )#ardar el res#ltado al Re)istro de
Direcci&n de
Memoria!
34! Se activa la celda con el Selector y el res#ltado pasa del Re)istro de
Intercam%io de Memoria a la celda de memoria!